PCB电磁兼容设计要点
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
PCB电磁兼容设计要点
印制电路板中的电磁干扰问题包括公共阻抗耦合、串扰、高频载流导线产生的辐射,以及印制线条对高频辐射的感应等。以下阐述了在PCB设计时为满足电磁兼容性必须注意的事项。
1. PCB中的公共阻抗耦合问题
让模拟和数字电路分别拥有自己的电源和地线通路,在可能的情况下,应尽量加宽这两部分电路的电源与地线或采用分开的电源层与接地层,以便减小电源与地线回路的阻抗,减小任何可能在电源与地线回路中的干扰电压。
一单独工作的PCB的模拟地和数字地可在系统接地点附近单点汇接,如电源电压一致,模拟和数字电路的电源在电源入口单点汇接,如电源电压不一致,在两电源较近处并一1~2nf的电容,给两电源间的信号返回电流提供通路。
如此PCB是插在母板上的,则母板的模拟和数字电路的电源和地也要分开,模拟地和数字地在母板的接地处接地,电源处理与上面一样。
2. PCB的布局
设计要求归结如下:
•当高速、中速和低速数字电路混用时,在印制板上要给它们分配不同的布局区域。
•对低电平模拟电路和数字逻辑电路要尽可能地分离。
图1是印制板的最佳布局。因为这种布局可以使高频电流在印制板上的走线路径变短,有助于降低线路板内部的串扰、公共阻抗耦合和辐射发射。
图2 则表示了在线路板上有模拟电路的情况。模拟与数字电路要分开;至于线路板上的逻辑电路仍采用图1的类似布局,即让高速逻辑电路尽可能在线路板的边缘。
图1:数字电路印制板的布局图2:数字与模拟电路混合使用时的布局
3 多层印制板设计
3.1 数字电路的电磁兼容设计中要考虑的是数字脉冲的上升沿和下降沿所决定的频带宽而不是数字脉冲的重复频率。方形数字信号的印制板设计带宽定为1/πtr,通常要考虑这个带宽的十倍频。
3.2 多层印制板设计要决定选用的多层印制板的层数。多层印制板的层间安排随着电路而变,但有以下几条共同原则。
(1)电源平面应靠近接地平面,并且安排在接地平面之下。这样可以利用两金属平板间的电容作电源的平滑电容,同时接地平面还对电源平面上分布的辐射电流起到屏蔽作用。
(2)布线层应安排与整块金属平面相邻。这样的安排是为了产生通量对消作用。
(3)把数字电路和模拟电路分开,有条件时将数字电路和模拟电路安排在不同层内。如果一定要安排在同层;可采用开沟、加接地线条、分隔等方法补救。模拟的和数字的地、电源都要分开,不能混用。数字信号有很宽的频谱,是产生干扰的主要来源。
(4)在中间层的印制线条形成平面波导,在表面形成微带线,两者传输特性不同。
(5)时钟电路和高频电路是主要的干扰和辐射源,一定要单独安排、远离敏感电路。
(6)不同层所含的杂散电流和高频辐射电流不同,布线时不能同等看待。
3.3 多层PCB的典型布层安排:
1 2 3 4 5 6 7 8 9 10
2层S1,G S2,P
4层S1 G P S2
6层S1 G S2 S3 P S4 差
6层S1 S2 G P S3 S4 一般
6层S1 G S2 P G S3 好
8层S1 S2 G S3 S4 P S5 S6 差
8层S1 G S2 S3 G P S4 S5 一般
8层S1 G S2 G P S3 G S4 好
10层S1 G S2 S3 G P S4 S5 G S6
3.4 两个基本原则
多层印制板设计中有两个基本原则用来确定印制线条间距和边距:
20-H原则所有的具有一定电压的印制板都会向空间辐射电磁能量,为减小这个效应,印制板的物理尺寸都应该比最靠近的接地板的物理尺寸小20H,其中H是两个印制板面的间距。按照一般典型印制板尺寸,20H一般为3mm左右。
2-W原则当两条印制线间距比较小时,两线之间会发生电磁串扰,串音会使有关电路功能失常。为避免发生这种干扰,应保持任何线条问距不小于二倍的印制线条宽度,即不小于2W,W为印制线路的宽度。印制线条的宽度取决于线条阻抗的要求,太宽会减少布线的密度,增加成本;大窄会影响传输到终端的信号的波形和强度。
3.5 接地设计
3.5.1 要建立分布参数的概念,高于一定频率时,任何金属导线都要看成是由电阻、电感构成的器件。所以,接地引线具有一定的阻抗并且构成电气回路,不管是单点接地还是多点接地,都必须构成低阻抗回路进入真正的地或机架。25mm长的典型的印制线大约会表现15nH到20nH的电感,加上分布电容的存在,就会在接地板和设备机架之间构成谐振电路。
3.5.2 接地电流流经接地线时,会产主传输线效应和天线效应。当线条长度为1/4波长时,可以表现出很高的阻抗,接地线实际上是开路的,接地线反而成为向外辐射的夭线。
3.5.3 接地板上充满高频电流和干扰场形成的涡流,因此,在接地点之间构成许多回路,这些回路的直径(或接地点间距)应小于最高频率波长的1/20。如图3所示.
4 其它布线要求
•专用零伏线和VCC的走线宽度应≥1mm。
•要为模拟电路专门提供一根零伏线。
•单面或双面板的电源线和地线应尽可能靠近,最好的方法是电源线布在印制板的一面,而地线布在印制板的另一面,上下重合,这会使电源的阻抗为最低。另外,整块印制板上的电源和地线要呈“井”字分布,以便使布线的电流达到均衡。
•印制线路设计中还要特别注意电流流过电路中的导线环路尺寸,因为这些回路就相当于正在工作中的小天线,随时随地向空间进行辐射。特别是要注意时钟部分的走线,因为这部分是整个电路中工作频率最高的。
•信号走线(特别是高频信号)要尽量短,因为它们是典型的发射天线;
•晶振要尽量靠近IC,且布线要较粗;
•晶振外壳接地;
•PCB板上的线宽不要突变,导线不要突然拐角。
•为了减少平行走线时的串扰,必要时可增加印刷线条间的距离;或在走线之间有意识地安插一根零伏线,作为线条之间的隔离;
•每个IC的电源管脚要加旁路电容(一般为104)和平滑电容(10uF~100uF)到地大面积IC每个角的电源管脚也要加旁路电容和平滑电容。
•如有可能,在PCB板的接口处加RC低通滤波器或EMI抑制元件(如磁珠、信号滤波器等),以消除连接线的干扰;但是要注意不要影响有用信号的传输;
•PCB板的信号接口要尽可能多地分配一些零伏线的连接脚,并均匀地将信号线分开。