大学毕业论文设计模板

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

贺州学院毕业论文

系别物理与电子信息工程系

专业机电一体化

年级2009级

学号×××××

学生姓名×××

联系方式××××××××

指导教师xxx

完成时间2010 年05 月10 日

×××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××××。

目录

摘要 (2)

1 前言 (4)

2 方案设计 (5)

2.1功能要求 (5)

2.2方案论证 (5)

3 系统原理 (5)

3.1原理 (5)

3.2等精度测量的误差计算 (6)

4系统硬件的设计 (7)

4.1 AT89S52的结构和功能 (7)

4.1.1 AT89S52引脚结构 (7)

4.1.2 单片机时钟电路 (7)

4.1.3 复位 (7)

4.1.4 入输出引脚 (8)

4.2 74HC393结构及功能 (8)

4.3 74H14结构及功能 (8)

4.4 74HC04结构与功能 (8)

4.5 74HC74结构及功能 (8)

4.6 74HC00结构和功能 (8)

4.7 74LS245结构和功能 (9)

4.8 系统模块 (9)

4.8.1放大模块 (9)

4.8.2 整形电路 (9)

4.8.3分频模块 (9)

4.8.4测频控制模块 (9)

5 系统软件的设计 (10)

5.1 初始化程序 (10)

5.2 主程序 (10)

6 调试及性能分析 (10)

6.1调试与测试 (10)

6.2 性能分析 (10)

7 结论 (10)

参考文献 (11)

附录 (12)

致谢 (13)

摘要

1 前言 (4)

2 方案设计 (5)

2.1功能要求 (5)

2.2方案论证 (5)

3 系统原理 (5)

3.1原理 (5)

3.2等精度测量的误差计算 (6)

4系统硬件的设计 (7)

4.1 AT89S52的结构和功能 (7)

4.1.1 AT89S52引脚结构 (7)

4.1.2 单片机时钟电路 (7)

4.1.3 复位 (7)

4.1.4 入输出引脚 (8)

4.2 74HC393结构及功能 (8)

4.3 74H14结构及功能 (8)

4.4 74HC04结构与功能 (8)

4.5 74HC74结构及功能 (8)

4.6 74HC00结构和功能 (8)

4.7 74LS245结构和功能 (9)

4.8 系统模块 (9)

4.8.1放大模块 (9)

4.8.2 整形电路 (9)

4.8.3分频模块 (9)

4.8.4测频控制模块 (9)

5 系统软件的设计 (10)

5.1 初始化程序 (10)

5.2 主程序 (10)

6 调试及性能分析 (10)

6.1调试与测试 (10)

6.2 性能分析 (10)

7 结论 (10)

参考文献 (11)

附 录 (12)

致 谢 ........................................................................... 13 1 前言

单片机以其功能强、体积小、可靠性高、造价低和开发周期短等优点,成为在实时检测和自动控制领域中广泛应用的器件,在工业生产中成为必不可少的器件,尤其是在日常生活中发挥的作用也越来越大。 用单片机和数字电路设计的频率计以读数直观、数字准确、功耗低、体积小、质量轻、信号稳定的优点,解决了现有技术中各种数字仪表由外加干电池供电,不能连续在电路中工作的问题,被电子工程人员广泛应用,并有着广阔的发展前景。

频率计的基本原理是用一个频率稳定度高的频率源作为基准时钟,对比测量其他

信号的频率。通常情况下计算每秒内待测信号的脉冲个数,此时我们称闸门时间为

1

秒。闸门时间也可以大于或小于一秒。闸门时间越长,得到的频率值就越准确,但闸门时间越长则每测一次频率的间隔就越长。闸门时间越短,测的频率值刷新就越快,但测得的频率精度就受影响。

2 方案设计

功能要求

1)测量正弦波、方波和三角波。

2)测量电压≥300mv。

3

)测频范围宽,Fx=1Hz~10MHz。

(4)采用多周期同步测量的等精度测频,在同一闸门内,各被测频率的测度近似相等(因为实际闸门时间与预置门时间并不严格相等)。当闸门时间为10s,基频为1MHz时,测频可能产生的误差≈10-7。

方案论证

1)控制设计

方案一:使用FPGA芯片,应用标准化的硬件描述语言VHDL的数据类型,结构模型层次化,利用丰富的数据类型和层次化的结构模型,可对复杂的数字

系统进行逻辑设计并用计算机进行仿真。

方案二:使用AT89S52为核心,应用C语言对其编程控制外围电路。

3 系统原理

3.1原理

等精度测频的实现方法可简化为图3-1框图。

标准频率(fs)信号从CNT1的时钟输入端CLK输入;经整形后的被测信号(fx)从CNT2的时钟输入端CLK输入。每个计数器的CEN输入端为时钟使能端控制时钟输入。当预置门信号为高电平(预置时间开始)时,被测信号的上升沿通过D触发器的输出端,同时启动两个计数器计数;同样,当预置门信号为低电平时,被测信号的上升沿通过D 触发器的输出端,同时关闭计数器的计数。

相关文档
最新文档