时序逻辑电路试题
(完整版)时序逻辑电路习题与答案
第12章时序逻辑电路自测题一、填空题1.时序逻辑电路按状态转换情况可分为时序电路和时序电路两大类。
2.按计数进制的不同,可将计数器分为、和N进制计数器等类型。
3.用来累计和寄存输入脉冲个数的电路称为。
4.时序逻辑电路在结构方面的特点是:由具有控制作用的电路和具记忆作用电路组成。
、5.、寄存器的作用是用于、、数码指令等信息。
6.按计数过程中数值的增减来分,可将计数器分为为、和三种。
二、选择题1.如题图12.1所示电路为某寄存器的一位,该寄存器为。
A、单拍接收数码寄存器;B、双拍接收数码寄存器;C、单向移位寄存器;D、双向移位寄存器。
2.下列电路不属于时序逻辑电路的是。
A、数码寄存器;B、编码器;C、触发器;D、可逆计数器。
3.下列逻辑电路不具有记忆功能的是。
A、译码器;B、RS触发器;C、寄存器;D、计数器。
4.时序逻辑电路特点中,下列叙述正确的是。
A、电路任一时刻的输出只与当时输入信号有关;B、电路任一时刻的输出只与电路原来状态有关;C、电路任一时刻的输出与输入信号和电路原来状态均有关;D、电路任一时刻的输出与输入信号和电路原来状态均无关。
5.具有记忆功能的逻辑电路是。
A、加法器;B、显示器;C、译码器;D、计数器。
6.数码寄存器采用的输入输出方式为。
A、并行输入、并行输出;B、串行输入、串行输出;C、并行输入、串行输出;D、并行输出、串行输入。
三、判断下面说法是否正确,用“√"或“×"表示在括号1.寄存器具有存储数码和信号的功能。
( )2.构成计数电路的器件必须有记忆能力。
( )3.移位寄存器只能串行输出。
( )4.移位寄存器就是数码寄存器,它们没有区别。
( )5.同步时序电路的工作速度高于异步时序电路。
( )6.移位寄存器有接收、暂存、清除和数码移位等作用。
()思考与练习题12.1.1 时序逻辑电路的特点是什么?12.1.2 时序逻辑电路与组合电路有何区别?12.3.1 在图12.1电路作用下,数码寄存器的原始状态Q3Q2Q1Q0=1001,而输入数码D3D2D1D0=0110时,在CP的作用下,Q3Q2Q1Q0状态如何变化?12.3.2 题图12.2所示移位寄存器的初始状态为111,画出连续3个C P脉冲作用下Q2Q1Q0各端的波形和状态表。
电子技术基础复习题-时序逻辑电路
《电子技术基础》复习题时序逻辑电路一、填空题:1.具有“置0”、“置1”、“保持”和“计数功能”的触发器是()2.触发器有门电路构成,但它不同门电路功能,主要特点是:()型触发器的直接置0端Rd、置1端Sd的正确用法是()4.按触发方式双稳态触发器分为:()5.时序电路可以由()组成6.时序电路输出状态的改变()7.通常寄存器应具有()功能8.通常计数器应具有()功能9. M进制计数器的状态转换的特点是设初态后,每来()个CP时,计数器又重回初态。
10.欲构成能记最大十进制数为999的计数器,至少需要()个双稳触发器。
11. 同步时序逻辑电路中所有触发器的时钟端应()。
二、选择题:1.计数器在电路组成上的特点是()a)有CP输入端,无数码输入端 b) 有CP输入端和数码输入端 c) 无CP输入端,有数码输入端2.按各触发器的状态转换与CP的关系分类,计数器可分为()计数器。
a)加法、减法和加减可逆 b)同步和异步 c)二、十和M进制3. 按计数器的状态变换的规律分类,计数器可分为()计数器。
a)加法、减法和加减可逆 b)同步和异步 c)二、十和M进制4 按计数器的进位制分类,计数器可分为()计数器。
a)加法、减法和加减可逆 b)同步和异步 c)二、十和M进制5. n位二进制加法计数器有()个状态,最大计数值是()。
a)2n-1 b)2n c)2n-16.分析时序逻辑电路的状态表,可知它是一只()。
(a) 二进制计数器(b)六进制计数(c) 五进制计数器7. 分析如图所示计数器的波形图,可知它是一只()。
(a) 六进制计数器(b) 七进制计数器(c) 八进制计数器8、逻辑电路如图所示,当A=“0”,B=“1”时,C脉冲来到后JK触发器()。
(a) 具有计数功能(b) 保持原状态(c) 置“0” (d) 置“1”9、逻 辑 电 路 如 图 所 示, 分 析 C ,S ,R 的 波 形,当 初 始 状 态 为“0”时, t 1 瞬 间 输 出 Q 为 ( )。
专题16 时序逻辑电路
专题16 时序逻辑电路一、单项选择题1.(2019年高考题,第41题)如图所示同步RS触发器的符号,该触发器CP端触发方式正确的是A.上升沿触发 B.下降沿触发 C.高电平触发 D.低电平触发第41题图2.(2019年高考题,第42题)如图所示的组合逻辑电路,为使输出端Y=1,则输入A、B、C、D端有()A.4种组合 B.3种组合 C.2种组合 D.1种组合第42题图3.(2019年高考题,第43题)如图所示,设D触发器的初态为0,信号A接到CP端,则Q端输出波形正确的是()第43题图4.(2018年高考题,第42题)如图所示,电路具有( )A.置“0”功能 B.置“1”功能 C.D触发器功能 D.T触发器功能第42题图5.(2017年高考题,第41)如图所示电路,把K触发器的K两端用非门相连接,则连接后的触发器具有 ( )A.置反、置0和置1功能 B.置反功能C.置0和置1功能 D.与K触发器相同功能6.(2019年第一次联考题,第38题)设所有触发器的初始状态皆为0,触发器在时钟信号作用下输出电压波形不为0的是( )7.(2019年第二次联考题,第40题)设集成十进制加法计数器的初始状态为Q3Q2Q1Q0=0000,输入频率为10 kHz的CP脉冲,则Q3的频率为。
( )A.1 kHz B.1.25 kHz C.2.5 kHz D.5 kHz8.(2019年第二次联考题,第41题)如图所示电路具有的功能是( )A.置0 B.置1 C.保持 D.计数第41题图(2019年第三次联考题,第39题)如果一个寄存器的数码是“同时输入,同时输出”,9.则该寄存器是采用。
( )A.串行输入,串行输出 B.串行输入,并行输出C.并行输入,串行输出 D.并行输入,并行输出10.(2018年第一次联考题,第41题)有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP作用下,四位数据的移位过程是( )A.1011—0110—1100—1000—0000 B.1011—0101—0010—0001—0000A.1011—1000—1100—0110—0000 B.1011—0001—0010—0101—000011.(2018年第一次联考题,第42题)电路如图所示(图中为下降沿JK触发器),触发器当前状态Q3Q2Q1为011,则在时钟脉冲作用下,触发器下一状态为( )第42题图A.110 B.100 C.010 D.00012.(2018年第二次联考题,第38题)在同步触发器中,当S=0,R=1时,CP脉冲作用后,触发器处于( )A.原状态 B.0状态 C.1状态 D.不确定13.(2018年第二次联考题,第40题)现对全班38位同学进行编码,至少需要的二进制码的位数是( )A.5位 B.6位 C.7位 D.38位14.(2018年第二次联考题,第41题)下列电路中,属于时序逻辑电路的是( ) A.译码器 B.计数器 C.全加器 D.比较器15.(2018年第三次联考题,第38题)集成电路74LS148是________优先编码器。
时序逻辑电路练习及答案(2)
时序逻辑电路练习及答案一、填空题(每空2分,共22分)1、时序逻辑电路中一定包含__________。
2、时序逻辑电路在任一时刻的输出不仅取决于_________,而且还取决于__________。
3、根据存储电路中触发器的动作特点不同,时序逻辑电路可以分为________时序逻辑电路和________时序逻辑电路。
4、若要构成七进制计数器,电路需要个状态,最少用个触发器,它有个无效状态。
5、若两个电路状态在相同的输入下有相同的输出,并且转换到同样一个次态去,则称这两个状态为___________。
6、触发器在脉冲作用下同时翻转的计数器叫做计数器, n位二进制计数器的容量等于。
二、判断题(每题2分,共10分)1、时序电路包含组合电路和存储电路两部分,存储电路是必不可少的。
2、同步时序逻辑电路中的无效状态是由于状态表没有达到最简所造成的。
3、即使电源关闭,移位寄存器中的内容也可以保持下去。
4、采用 74LS161 芯片可构成地址计数器,但最多不能超过 8 位地址。
5、74LS190 芯片和74HC190芯片功能完全相同三、选择题(每题3分,共18分)1、下列电路中,能够存储数字信息的是();A 译码器;B 全加器;C 寄存器;D 编码器;2、时序逻辑电路的输出状态的改变( )。
A. 仅与该时刻输入信号的状态有关;B. 仅与时序电路的原状态有关;C. 与A.、B.皆有关D.输出信号的次态3、( )触发器可以用来构成移位寄存器。
A. 基本R-SB. 同步R-SC. 同步D D. 边沿D4、用n个触发器构成计数器,可得到最大计数长度是()。
2 nA、nB、n2C、n2D、15、用触发器设计一个24进制的计数器,至少需要( )个触发器。
A、 3B、4C、 5D、66、一个4位的二进制加计数器,由0000状态开始,经过25个时钟脉冲后,此计数器的状态为( )A、1100B、1000C、1001D、1010四、时序逻辑电路的分析(30分)电路如图所示,按要求进行分析。
第6章_时序逻辑电路
数字电子技术(第5版)第6章时序逻辑电路1.(334)利用()可以把集成计数器设计成初态不为零的计数器。
答案.反馈置数法2.(318)时序逻辑电路由( ) 和( ) 两部分组成。
答案.组合电路存储电路3.(337)一个4位的扭环形计数器有()个状态。
答案. 84.(335)集成计数器的级联方式有()和()两种方式。
答案.异步同步5.(333)利用()和()可以改变集成计数器的计数长度。
答案.反馈归零法反馈置数法6.(332)一个模为24的计数器,能够记录到的最大计数值是()。
答案. 237.(331)计数器的模表示计数器的()计数长度。
答案.最大8.(329)构成时序电路的各触发器的时钟输入端都接在一起,这种时序电路称为()。
答案.同步时序电路9.(328)时序电路的输出不仅与电路的()有关,还与电路的()有关。
答案.现态输入信号10.(327)摩尔型时序电路的输出仅由电路的()决定,而与电路的( ) 无关。
(注:教材中没有讲述摩尔型电路的概念,故删去此题)答案.现态输入信号11.(326) 时序逻辑电路的功能描述有 ( ) 、 ( ) 、 ( ) 、 ( ) 。
答案. 逻辑方程式 状态表 状态图 时序图12.(330) 异步时序电路中的各触发器的状态转换 ( )同一时刻进行的。
答案. 不是在13.(336) 一个4位的环形计数器有( )个状态。
答案. 414.(325) 时序逻辑电路可分为 ( ) 和 ( ) 两大类。
答案. 同步时序电路 异步时序电路15.(354) 分析如图7307所示电路,说明其功能。
图7307输 入输 出CR LD T CT P CT CP 3D 2D 1D 0D 3Q 2Q 1Q 0QCO0 × × × × × × × × 000 10××↑3d 2d 1d 0d 3d 2d 1d 0d1111↑×××× 计数 110×××××× 保持 11××××××保持答案. 经分析知,采用了74LS160的同步置数功能。
数字电路基础-组合逻辑电路和时序逻辑电路考试试卷
数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。
B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。
C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。
D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。
7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。
2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。
3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。
21章 题库——时序逻辑电路+答案
第21章 触发器和时序逻辑电路一、填空题1、JK 触发器的特性方程为:=+1n Q ________________________。
2、时钟触发器按照结构和触发方式不同可分为:_________、__________、_________和主从式触发器四种。
3、T 触发器的特性方程为=+1n Q _________________。
4、4个触发器组成的寄存器可以存储__________位二进制数。
5、将JK 触发器的J 端连在Q 端上,K 端接高电平。
假设)(t Q =0,则经过50个CP 脉冲作用后,它的状态)50(+t Q =_____。
6、对于时钟RS 触发器,若要求其输出“0”状态保持不变,则输入的RS 信号应为________。
7、组成计数器的各个触发器的状态能在时钟信号到达时同时翻转,它属于__________ 计数器。
(填“同步”或“异步”)8、当JK 触发器的输入J=1,K=0时,触发器的次态Q n+1=____________。
9、若要构成十二进制计数器,最少要用__________个触发器。
10、构成一个模6的同步计数器最少要________个触发器。
11、一个 JK 触发器有____个稳态,它可存储____位二进制数。
二、选择题1、下列触发器中有空翻现象的是_________。
A 、同步式触发器B 、维持阻塞式触发器C 、主从式触发器D 、边沿式触发器 2、在以下各种电路中,属于时序电路的有__________。
A 、译码器B 、计数器C 、数据选择器D 、编码器 3、JK 触发器当J=K=1时,Q n+1=__________。
A 、0B 、1C 、Q nD 、 Q n4、下列触发器中逻辑功能最多是_______。
A 、J-K 触发器B 、D 触发器C 、T 触发器D 、T ′触发器 5、在CP 有效的情况下,当输入端D=0时,则D 触发器的输出端=+1n Q ________。
第七章 时序逻辑电路题库
1.JK触发器可完成:保持、置0、置1、翻转四种功能。
(对)2、JK触发器只有置0、置1两种功能。
(错)3、JK触发器只有保持、翻转两种功能。
(错)4、JK触发器可完成:保持、置0、置1、计数四种功能。
(错)5、RS触发器没有不确定的输出状态。
(错)6、RS触发器有不确定的输出状态。
(对)7、仅具有保持和翻转功能的触发器是RS触发器。
(错)8、仅具有保持和翻转功能的触发器是T触发器。
(对)9、仅具有保持和翻转功能的触发器是T’触发器。
(错)10、仅具有翻转功能的触发器是T’触发器。
(对)11、同步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。
(对)12、同步时序逻辑电路中各触发器的时钟脉冲CP不是同一个信号。
(错)13、异步时序逻辑电路中各触发器的时钟脉冲CP不是同一个信号。
(对)14、异步时序逻辑电路中各触发器的时钟脉冲CP是同一个信号。
(错)15、触发器在某一时刻的输出状态,不仅取决于当时输入信号的状态,还与电路的原始状态有关。
(对)16、触发器进行复位后,其两个输出端均为0.(错)17、触发器进行复位后,其两个输出端均为1.(错)18、触发器与组合电路两者都没有记忆能力。
(错)19、基本RS触发器要受时钟脉冲的控制。
(错)20、Qn+1表示触发器原来所处的状态,即现态。
(错)21、Qn表示触发器原来所处的状态,即现态。
(对)22、当CP处于下降沿时,触发器的状态一定发生翻转。
(错)23、当CP处于上升沿时,触发器的状态一定发生翻转。
(错)24、所谓单稳态触发器,只有一个稳定状态,而不具有其他的状态。
(错)25、JK触发器能够克服RS触发器存在的缺点。
(对)26、寄存器具有记忆功能,可用于暂存数据。
(对)27、74LS194可执行左移、右移、保持等几种功能。
(对)28、在异步计数器中,当时钟脉冲到达时,各触发器的翻转是同时发生的。
(错)29、可逆计数器既能作加法计数,又能作减法计数。
(对)30、 计数器计数前不需要先清零。
时序逻辑电路习题
触发器一、单项选择题:(1)对于D触发器,欲使Q n+1=Q n,应使输入D=。
A、0B、1C、QD、(2)对于T触发器,若原态Q n=0,欲使新态Q n+1=1,应使输入T=。
A、0B、1C、Q(4)请选择正确的RS触发器特性方程式。
A、B、C、 (约束条件为)D、(5)请选择正确的T触发器特性方程式。
A、B、C、D、(6)试写出图所示各触发器输出的次态函数(Q)。
n+1A、B、C、D、(7)下列触发器中没有约束条件的是。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器二、多项选择题:(1)描述触发器的逻辑功能的方法有。
A、状态转换真值表B、特性方程C、状态转换图D、状态转换卡诺图(2)欲使JK触发器按Q n+1=Q n工作,可使JK触发器的输入端。
A、J=K=0B、J=Q,K=C、J=,K=QD、J=Q,K=0(3)欲使JK触发器按Q n+1=0工作,可使JK触发器的输入端。
A、J=K=1B、J=0,K=0C、J=1,K=0D、J=0,K=1(4)欲使JK触发器按Q n+1=1工作,可使JK触发器的输入端。
A、J=K=1B、J=1,K=0C、J=K=0D、J=0,K=1三、判断题:(1)D触发器的特性方程为Q n+1=D,与Q无关,所以它没有记忆功能。
()n(2)同步触发器存在空翻现象,而边沿触发器和主从触发器克服了空翻。
()(3)主从JK触发器、边沿JK触发器和同步JK触发器的逻辑功能完全相同。
()(8)同步RS触发器在时钟CP=0时,触发器的状态不改变( )。
(9)D触发器的特性方程为Q n+1=D,与Q n无关,所以它没有记忆功能( )。
(10)对于边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次( )。
四、填空题:(1)触发器有()个稳态,存储8位二进制信息要()个触发器。
(2)在一个CP脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的(),触发方式为()式或()式的触发器不会出现这种现象。
时序逻辑电路练习题
时序逻辑电路练习题时序逻辑电路是数字电路中一种非常常见和重要的电路,它可以用于实现各种功能,包括存储器、计数器、时钟、状态机等等。
在学习时序逻辑电路的过程中,我们需要进行一些练习题来提高自己的能力和理解。
本文将为您呈现几道时序逻辑电路的练习题,希望能够帮助您更好地理解和掌握这一知识点。
练习题一:设计一个电路,实现一个4位二进制计数器。
该计数器在每个时钟上升沿时加1。
当计数器达到1111(15)时,下一个时钟上升沿时将其复位为0000(0)。
解答:我们可以使用D触发器来设计这个计数器。
首先使用四个D触发器来存储四个位的计数值,然后通过时钟信号和逻辑门来实现计数器的功能。
练习题二:设计一个电路,实现一个带有使能信号的计数器。
当使能信号为高电平时,计数器正常计数;当使能信号为低电平时,计数器保持当前计数值不变。
解答:我们可以在练习题一的基础上进行修改,添加一个与非门和一个与门来实现使能功能。
当使能信号为高电平时,与非门输出为低电平,使得计数器可以正常计数;当使能信号为低电平时,与非门输出为高电平,使得计数器的输入被禁止,从而保持当前计数值。
练习题三:设计一个电路,实现一个带有异步复位功能的计数器。
当复位信号为高电平时,计数器立即清零;否则,计数器在每个时钟上升沿时加1。
解答:我们可以在练习题一的基础上进行修改,添加一个与门和一个或门来实现异步复位功能。
当复位信号为高电平时,与门输出为低电平,使得计数器的输入被禁止,并且或门输出为低电平,将计数值清零;否则,与门输出为高电平,使得计数器的输入被允许,计数器在每个时钟上升沿时加1。
练习题四:设计一个电路,实现一个带有加载功能的计数器。
当加载信号为高电平时,计数器的值加载为输入的设定值;否则,计数器在每个时钟上升沿时加1。
解答:我们可以在练习题一的基础上进行修改,添加一个与门和一个或门来实现加载功能。
当加载信号为高电平时,与门输出为低电平,使得计数器的输入被禁止,并且或门输出为高电平,将计数器的值加载为输入的设定值;否则,与门输出为高电平,使得计数器的输入被允许,计数器在每个时钟上升沿时加1。
第七章 几种常用的时序逻辑电路试题及答案
第七章 几种常用的时序逻辑电路一、填空题1.(9-1易)与组合逻辑电路不同,时序逻辑电路的特点是:任何时刻的输出信号不仅与____________有关,还与____________有关,是______(a.有记忆性b.无记忆性)逻辑电路。
2.(9-1易)触发器是数字电路中______(a.有记忆b.非记忆)的基本逻辑单元。
3.(9-1易)在外加输入信号作用下,触发器可从一种稳定状态转换为另一种稳定状态,信号终止,稳态_________(a.不能保持下去 b. 仍能保持下去)。
4.(9-1中)JK 触发器是________(a.CP 为1有效b.CP 边沿有效)。
5.(9-1易)1n n n Q J Q K Q +=+是_______触发器的特性方程。
6.(9-1中)1n n Q S RQ +=+是________触发器的特性方程,其约束条件为___________。
7.(9-1易)1n n n Q T Q T Q +=+是_____触发器的特征方程。
8. (9-1中)在T 触发器中,若使T=____,则每输入一个CP ,触发器状态就翻转一次,这种具有翻转功能的触发器称为'T 触发器,它的特征方程是________________。
9.(9-1难)我们可以用JK 触发器转换成其他逻辑功能触发器,令 __________________,即转换成T 触发器;令_______________, 即转换为'T 触发器;令________________,即转换成D 触发器。
10.(9-1难)我们可以用D 触发器转换成其他逻辑功能触发器,令 __________________,即转换成T 触发器;令_______________, 即转换为'T 触发器。
11.(9-2易)寄存器存放数据的方式有____________和___________;取出数据的方式有____________和___________。
5章时序逻辑电路复习题
时序逻辑电路一、选择题:1、相同计数器的异步计数器和同步计数器相比,一般情况下( )A. 驱动方程简单B. 使用触发器个数少C. 工作速度快D. 以上都不对2、n级触发器构成的环形计数器,其有效循环的状态数是( )A. n个B. 2个C. 4个D. 6个3、下图所示波形是一个( C )进制加法计数器的波形图。
试问它有( A )个无效状态。
A .2; B. 4 ; C. 6; D. 12CPQ1Q2Q34、设计计数器时应选用()。
A.边沿触发器 B.基本触发器C.同步触发器 D.施密特触发器5、一块7490十进制计数器中,它含有的触发器个数是( )A. 4B. 2C. 1D. 66、n级触发器构成的扭环形计数器,其有效循环的状态数是( )A. 2n个B. n个C. 4个D. 6个7、时序逻辑电路中一定包含()A.触发器B.组合逻辑电路C.移位寄存器D.译码器8、用n个触发器构成计数器,可得到的最大计数长度为()A. 2n C.2n D.n9、有一个移位寄存器,高位在左,低位在右,欲将存放在其中的二进制数乘上(4)10,则应将该寄存器中的数()A.右移二位B.左移一位C. 右移二位D.左移一位10、某时序逻辑电路的状态转换图如下,若输入序列X=1001时,设起始状态为S1,则输出序列Z=()X/Z 0/11/0 S1 S2 0/01/1A. 0101 .1011 C11、、一位8421BCD码计数器至少需要()个触发器A. 4B. 3C.512、利用中规模集成计数器构成任意进制计数器的方法有( ABC )A.复位法 B .预置数法 C .级联复位法 13、在移位寄存器中采用并行输出比串行输出 ( )。
A.快B.慢C.一样快D.不确定14、用触发器设计一个24进制的计数器,至少需要( )个触发器。
A. 5 .4 C D. 315、在下列逻辑电路中,不是组合逻辑电路的有( )。
A. 寄存器B.编码器C.全加器D. 译码器 16、一个 4 位移位寄存器可以构成最长计数器的长度是( )。
第十三章 时序逻辑电路习题及答案
第十三章时序逻辑电路习题及答案一、填空题1、数字逻辑电路常分为组合逻辑电路和两种类型。
2、时序逻辑电路是指任何时刻电路的稳定输出信号不仅与当时的输入信号有关,而且与有关。
3、时序逻辑电路由两大部分组成。
4、时序逻辑电路按状态转换来分,可分为两大类。
5、时序逻辑电路按输出的依从关系来分,可分为两种类型。
6、同步时序电路有两种分析方法,一种是另一种是。
7、同步时序电路的设计过程,实为同步时序电路分析过程的过程。
8、计数器种类繁多,若按计数脉冲的输入方式不同,可分两大类。
9、按计数器进制不同,可将计数器分为。
10、按计数器增减情况不同,可将计数器分。
11、二进制计数器是逢二进一的,如果把n个触发器按一定的方式链接起来,可枸成。
12、一个十进制加法计数器需要由 J-K触发器组成。
13、三个二进制计数器累计脉冲个数为;四个二进制计数器累计脉冲个数为。
14、寄存器可暂存各种数据和信息,从功能分类,通常将寄存器分为。
15、数码输入寄存器的方式有;从寄存器输出数码的方式有。
16、异步时序逻辑电路可分为和。
17、移位寄存器中,数码逐位输入的方式称为。
18、计数器可以从三个方面进行分类:按__ _ _方式,按_________________方式,按______________方式。
19、三位二进制加法计数器最多能累计__个脉冲。
若要记录12个脉冲需要___个触发器。
20、一个四位二进制异步加法计数器,若输入的频率为6400H Z,在3200个计数脉冲到来后,并行输出的频率分别为______H Z,_____ H Z,____ H Z,_____ H Z。
一个四位二进制加法计数器起始状态为1001,当最低位接收到4个脉冲时,各触发器的输出状态是:Q0为__;Q1为__;Q2为__;Q3为__。
21、时序逻辑电路的特点是:任意时刻的输出不仅取决于______________,而且与电路的______有关。
22、寄存器一般都是借助有________功能的触发器组合起来构成的,一个触发器存储____二进制信号,寄存N位二进制数码,就需要__个触发器。
时序逻辑电路题库(79道)
时序逻辑电路1、对双JK集成触发器74LS112引脚功能叙述错误的是——[单选题]A 16脚是VccB 8脚是GNDC 1脚是CP1D 16脚是GND正确答案:D2、图示74LS112中表示——[单选题]A 低电平时置1B 低电平时置0C 高电平时置1D 高电平时置0正确答案:A3、如图示74LS112的中CP引脚是——[单选题]A 8号引脚B 14号引脚C 1号引脚和13号引脚D 8号引脚和12号引脚正确答案:C4、D触发器用作计数型触发器时,输入端D的正确接法是——[单选题]A D=0B D=1C D=D D=Q正确答案:C5、以下图示中属于下降沿触发的是——[单选题]A 图AB 图BC 图CD 图D正确答案:C6、如图所示为某触发器工作时前6个CP的波形,期间没有出现的功能是——[单选题]A 保持B 翻转C 置1D 置0正确答案:A7、双D集成触发器CD4013的7号引脚是——[单选题]A VSSB VDDC 1QD 2SD正确答案:A8、下列哪项表示基本RS触发器的符号——[单选题]ABCD正确答案:A9、图示74LS112的说法正确的是——[单选题]A 内部有1个JK触发器B 内部有2个JK触发器C 内部有3个JK触发器D 内部有4个JK触发器正确答案:B10、如图所示波形, CP时钟脉冲第5个下降沿时,触发器实现的功能为——[单选题]A 保持B 翻转C 置1D 置0正确答案:B11、双D集成触发器CD4013的时钟脉冲CP的引脚是——[单选题]A 14脚B 7脚C 3脚与11脚D 5脚与11脚正确答案:C12、如图所示逻辑符号所表示的触发器是——[单选题]A RSB JKC DD T正确答案:C13、JK触发器有( )触发信号输入端。
——[单选题]A 一个B 二个C 三个D 四个正确答案:B14、十进制数13的8421BCD码为( )。
——[单选题]A 00001101B 00010011C 00100011D 00001011正确答案:B15、D触发器当D=Q时,实现的逻辑功能是——[单选题]A 置0B 置1C 保持D 翻转正确答案:C16、主从JK触发器的初态为0,JK=11时,经过2020个触发脉冲后,其状态变化及输出状态为——[单选题]A 一直为0B 由0变为1,然后一直为1C 在01间翻转,最后为1D 在01间翻转,最后为0正确答案:D17、在RS触发器的逻辑符号中表示——[单选题]A 低电平时置1B 高电平时置1C 低电平时置0D 高电平时置0正确答案:C18、关于JK触发器的错误表述是——[单选题]A 对于输入信号没有制约条件B 不允许JK同时为1C 允许JK同时为1D 允许JK同时为0正确答案:B19、主从RS触发器是在时钟脉冲CP的( ),根据输入信号改变状态。
《时序逻辑电路》单元基础练习题
《时序逻辑电路》单元基础练习题一、填空题1、触发器具有种稳定状态。
在输入信号消失后,能保持输出状态不变,也就是说它具有功能。
在适当触发信号作用下,从一个稳态变为另一个稳态,因此,触发器可作为信息的存贮单元。
2、主从型触发器可以避免现象的产生。
3、触发器按照逻辑功能来分,类型主要有、、和,以及只具有功能的计数型触发器。
4、与非门构成的基本RS触发器的约束条件是R+S不能为。
5、触发器电路中,S D端、R D端可以根据需要预先将触发器或,而不受的同步控制。
6、JK触发器具有、、和逻辑功能。
7、为提高触发器工作的可靠性,增强抗干扰能力,常用触发器。
其输出状态仅取决于CP 或时触发器的状态。
8、在数字电路中,按照逻辑功能和电路特点,各种数字集成电路可分为逻辑电路和逻辑电路两大类。
9、时序电路一般由具有作用的电路和具有作用的电路两部分组成。
10、常用于接收、暂存、传递数码的时序电路是。
存放n位二进制数码需要个触发器。
11、能实现操作的电路称为计数器。
计数器按CP控制方式不同可分为计数器和计数器。
进制计数器是各种计数器的基础。
12、一个完整的数字译码显示电路通常由,,和四部分组成。
13、数码寄存器采用的方式存储数码,移位寄存器具备的特点。
14、计数电路还常用作器。
15、在频率测试电路中,若在0.0002s内,显示器显示为1000,则待测频率为KH Z。
二、选择题1、基本RS 触发器电路中,触发脉冲消失后,其输出状态( )A :恢复原状态B :保持现状态C :出现新状态D :不能确定 2、触发器与组合逻辑电路比较( )A :两者都有记忆能力B :只有组合逻辑电路有记忆能力C :只有触发器有记忆能力D :两者都没有记忆能力 3、在图中,由JK 触发器构成了( )A :D 触发器B :基本RS 触发器C :T 触发器D :同步RS 触发器 4、D 型触发器逻辑功能为( )A :置0、置1B :置0、置1、保持C 、保持、计数D :置0、置1、保持、计数 5、下列真值表为JK 触发器的真值表的是(A 、B 为输入)( )6、某四位右移寄存器初始并行输出状态为1111,若串行输入数据为1001,则第三个CP 脉冲作用下,并行输出的状态为( )A :1111B :0111C :0011D :1001 7、下列电路中不属于时序电路是( )A :同步计数器B :数码寄存器C :译码器D :异步计数器 8、为了提高电路抗干扰能力,触发脉冲宽度是( )A :越宽越好B :越窄越好C :无关的J KC A B C D9、不能完成计数功能的逻辑图为( )A B C D 10、如图对该触发器波形图说法正确的是( )A :第1时钟脉冲Q 状态错 CP 1 2 3 4B :第2时钟脉冲Q 状态错C :第3时钟脉冲Q 状态错 CPD :第4时钟脉冲Q 状态对 Q 11、下列说法错误的是A :JK 触发器的特性方程是Q n+1=J Q n +K Q nB :n 进制计数器,所计最大十进数为n-1。
时序逻辑电路练习题
时序逻辑电路练习题-CAL-FENGHAI.-(YICAI)-Company One1一、填空题1. 基本RS触发器,当R、S都接高电平时,该触发器具有____ ___功能。
2.D 触发器的特性方程为 ___ ;J-K 触发器的特性方程为______。
3.T触发器的特性方程为。
4.仅具有“置0”、“置1”功能的触发器叫。
5.时钟有效边沿到来时,输出状态和输入信号相同的触发器叫____ _____。
6. 若D 触发器的D 端连在Q端上,经100 个脉冲作用后,其次态为0,则现态应为。
7.JK触发器J与K相接作为一个输入时相当于触发器。
8. 触发器有个稳定状态,它可以记录位二进制码,存储8 位二进制信息需要个触发器。
9.时序电路的次态输出不仅与即时输入有关,而且还与有关。
10. 时序逻辑电路一般由和两部分组成的。
11. 计数器按内部各触发器的动作步调,可分为___ ____计数器和____ ___计数器。
12. 按进位体制的不同,计数器可分为计数器和计数器两类;按计数过程中数字增减趋势的不同,计数器可分为计数器、计数器和计数器。
13.要构成五进制计数器,至少需要级触发器。
14.设集成十进制(默认为8421码)加法计数器的初态为Q4Q3Q2Q1=1001,则经过5个CP脉冲以后计数器的状态为。
15.欲将某时钟频率为32MHz的CP变为16MHz的CP,需要二进制计数器个。
16. 在各种寄存器中,存放 N 位二进制数码需要个触发器。
17. 有一个移位寄存器,高位在左,低位在右,欲将存放在该移位寄存器中的二进制数乘上十进制数4,则需将该移位寄存器中的数移位,需要个移位脉冲。
18.某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此其稳态为态,暂稳态为态。
19.单稳态触发器有___ _个稳定状态,多谐振荡器有_ ___个稳定状态。
20.单稳态触发器在外加触发信号作用下能够由状态翻转到状态。
数电-时序逻辑电路练习题
计数器的有效(yǒuxiào)状态数为
( )。
A 16 个
×
B 8个
×
C 10 个
√
D 12 个
×
分析提示
图示电路,构成任意进制计数器所用的方法为 LD 复位 法 。
计数范围为:
预置数输入端的数值 0000 ~ 使 LD 为0时的状态1001
共10个有效状态。
19
第十九页,共35页。
数字(shùzì)电子技术
数字电子技术自测练习
第 5 章 时序(shíxù)逻辑电路
单项选择题 填空题
1
第一页,共35页。
数字(shùzì)电子技术
第 5 章 时序逻辑电路
1、时序(shíxù)逻辑电路在结构上
( A) 。必须有组合逻辑电路
×
B 必须有存储电路
√
C 必有存储电路和组合逻辑电路 ×
D 以上均正确
×
单项选择题
分析提示
( )。 A 3 进制
×
B 6 进制
√
C 8 进制
×
D 2 进制
×
分析提示
n 位扭环形计数器,由 n 个触发器构成(gòuchéng),有效状 态数 = 2 n 。 计数器的进制数 = 有效状态数 。
9 第九页,共35页。
数字电子(diànzǐ)技术 题
第 5 章 时序逻辑电路
9、 4 位环形(huán xínɡ)计数器中,无效状态的个数为
Q1Q2Q3Q4 1000 1100 1110 1111
0000 0001 0011 0111
15 第十五页,共35页。
数字电子技术(jìshù)
第 5 章 时序逻辑电路
单项选择题
时序逻辑电路 练习题
时序逻辑电路练习题时序逻辑电路练习题时序逻辑电路是数字电路中的一种重要设计方式,它能够根据输入信号的变化和特定的时钟信号来产生输出信号。
在实际应用中,时序逻辑电路被广泛应用于计算机、通信设备、控制系统等领域。
为了更好地理解和掌握时序逻辑电路的设计原理和方法,下面将给出一些练习题供大家练习和思考。
1. 请设计一个基于D触发器的时序逻辑电路,实现一个2位二进制计数器。
要求计数器能够按照顺序输出0、1、2、3、0、1、2、3...的序列。
2. 假设有一个时序逻辑电路,输入信号A、B和时钟信号CLK,输出信号Y。
当A=1,B=0时,Y=1;当A=0,B=1时,Y=0;其他情况下,Y保持不变。
请设计该时序逻辑电路的逻辑电路图。
3. 一个时序逻辑电路有两个输入信号A和B,一个输出信号Y。
当A=1且B=0时,Y=1;当A=0且B=1时,Y=0;其他情况下,Y保持不变。
请使用JK触发器设计该时序逻辑电路的逻辑电路图。
4. 设计一个时序逻辑电路,实现一个3位二进制计数器。
要求计数器能够按照顺序输出000、001、010、011、100、101、110、111、000...的序列。
5. 假设有一个时序逻辑电路,输入信号A、B和时钟信号CLK,输出信号Y。
当A=1,B=0时,Y=1;当A=0,B=1时,Y=0;当A=1,B=1时,Y保持不变;其他情况下,Y取反。
请设计该时序逻辑电路的逻辑电路图。
6. 设计一个时序逻辑电路,实现一个4位二进制计数器。
要求计数器能够按照顺序输出0000、0001、0010、0011、0100、0101、0110、0111、1000、1001、1010、1011、1100、1101、1110、1111、0000...的序列。
7. 假设有一个时序逻辑电路,输入信号A、B和时钟信号CLK,输出信号Y。
当A=1,B=0时,Y=1;当A=0,B=1时,Y=0;当A=1,B=1时,Y=1;其他情况下,Y=0。
时序逻辑电路练习及答案(1)
时序逻辑电路模块6-1一、填空题(每空2分,共18分)1、时序逻辑电路通常包含_______电路和_________电路两部分组成。
2、时序逻辑电路的基本构成单元是____________。
3、构造一个模6计数器,电路需要个状态,最少要用个触发器,它有个无效状态。
4、四位扭环形计数器的有效状态有个。
5、移位寄存器不但可_________ ,而且还能对数据进行 _________。
二、判断题(每题2分,共10分)1、时序逻辑电路的输出状态与前一刻电路的输出状态有关,还与电路当前的输入变量组合有关。
2、同步计数器的计数速度比异步计数器快。
3、移位寄存器不仅可以寄存代码,而且可以实现数据的串-并行转换和处理。
4、双向移位寄存器既可以将数码向左移,也可以向右移。
5、由四个触发器构成的计数器的容量是16三、选择题(每题3分,共18分)1、同步时序电路和异步时序电路比较,其差异在于后者()。
A.没有触发器 B.没有统一的时钟脉冲控制C.没有稳定状态 D.输出只与内部状态有关2、时序逻辑电路中一定是含()A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器3、8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.84、计数器可以用于实现()也可以实现()。
A .定时器B .寄存器C .分配器D .分频器5、用n个触发器构成扭环型计数器,可得到最大计数长度是()。
A、nB、2nC、2nD、2n-16、一个 4 位移位寄存器可以构成最长计数器的长度是()。
A.8B.12C.15D.16四、时序逻辑电路的分析(34分)分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路实现的的逻辑功能。
A为输入变量。
五、计数器的分析题(20分)集成4位二进制加法计数器74161的连接图如图所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第五章时序电路
一、选择题
1.同步计数器和异步计数器比较,同步计数器的显著优点是。
A.工作速度高
B.触发器利用率高
C.电路简单
D.不受时钟C P控制。
2.把一个五进制计数器与一个四进制计数器串联可得到进制计数器。
A.4
B.5
C.9
D.20
3.下列逻辑电路中为时序逻辑电路的是。
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
4.N个触发器可以构成最大计数长度(进制数)为的计数器。
A.N
B.2N
C.N2
D.2N
5.N个触发器可以构成能寄存位二进制数码的寄存器。
A.N-1
B.N
C.N+1
D.2N
6.五个D触发器构成环形计数器,其计数长度为。
A.5
B.10
C.25
D.32
7.同步时序电路和异步时序电路比较,其差异在于后者。
A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
8.一位8421B C D码计数器至少需要个触发器。
A.3
B.4
C.5
D.10
9.欲设计0,1,2,3,4,5,6,7这几个数的计数器,如果设计合理,采用同
步二进制计数器,最少应使用级触发器。
A.2
B.3
C.4
D.8
10.8位移位寄存器,串行输入时经个脉冲后,8位数码全部移入寄存器中。
A.1
B.2
C.4
D.8
11.用二进制异步计数器从0做加法,计到十进制数178,则最少需要个触发器。
A.2
B.6
C.7
D.8
E.10
12.某电视机水平-垂直扫描发生器需要一个分频器将31500H Z的脉冲转换为60H
Z 的脉冲,欲构成此分频器至少需要 个触发器。
A.10
B.60
C.525
D.31500
13.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的数左移8
位,完成该操作需要 时间。
A.10μS
B.80μS
C.100μS
D.800m s
14.若用J K 触发器来实现特性方程为AB Q A Q n 1n +=+,则J K 端的方程为 。
A.J =A B ,K =B A +
B.J =A B ,K =B A
C.J =B A +,K =A B
D.J =B A ,K =A B
15.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要 片。
A.3
B.4
C.5
D.10
16.若要设计一个脉冲序列为1101001110的序列脉冲发生器,应选用 个触发器。
A.2
B.3
C.4
D.10
二、判断题(正确打√,错误的打×)
1.同步时序电路由组合电路和存储器两部分组成。
( )
2.组合电路不含有记忆功能的器件。
( )
3.时序电路不含有记忆功能的器件。
( )
4.同步时序电路具有统一的时钟CP 控制。
( )
5.异步时序电路的各级触发器类型不同。
( )
6.环形计数器在每个时钟脉冲CP 作用时,仅有一位触发器发生状态更新。
( )
7.环形计数器如果不作自启动修改,则总有孤立状态存在。
( )
8.计数器的模是指构成计数器的触发器的个数。
( )
9.计数器的模是指对输入的计数脉冲的个数。
( )
10.D 触发器的特征方程Q n +1=D ,而与Q n 无关,所以,D 触发器不是时序电路。
( )
11.在同步时序电路的设计中,若最简状态表中的状态数为2N ,而又是用N 级
触发器来实现其电路,则不需检查电路的自启动性。
( )
12.把一个5进制计数器与一个10进制计数器串联可得到15进制计数器。
( )
13.同步二进制计数器的电路比异步二进制计数器复杂,所以实际应用中较少使
用同步二进制计数器。
( )
14.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态S N只是短暂的过渡状态,不能稳定而是立刻变为0状态。
()
三、填空题
1.寄存器按照功能不同可分为两类:寄存器和寄存器。
2.数字电路按照是否有记忆功能通常可分为两类:、。
3.由四位移位寄存器构成的顺序脉冲发生器可产生个顺序脉冲。
4.时序逻辑电路按照其触发器是否有统一的时钟控制分为时序电路和
时序电路。
答案
一、选择题
1.A
2.D
3.C
4.D
5.B
6.A
7.B
8.B
9.B
10. D
11. D
12. A
13. B
14.AB
15. A
16. C
二、判断题
1.√
2.√
3.√
4.√
5.×
6.×
7.√
8.×
9.× 10.×
11.√ 12.× 13.× 14.√
三、填空题
1.移位数码
2.组合逻辑电路时序逻辑电路
3.4
4.同步异步
(注:文档可能无法思考全面,请浏览后下载,供参考。
可复制、编制,期待你的好评与关注!)。