数字逻辑电路考试复习

合集下载

数字逻辑复习题

数字逻辑复习题

一、填空题:1、由二值变量所构成的因果关系称为逻辑关系。

能够反映和处理逻辑关系的数学工具称为逻辑代数。

2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。

3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。

在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。

4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。

十进制计数各位的基数是10,位权是10的幂。

5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。

6、进位计数制是表示数值大小的各种方法的统称。

一般都是按照进位方式来实现计数的,简称为数制。

任意进制数转换为十进制数时,均采用按位权展开求和的方法。

7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。

8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。

9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。

10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。

13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。

卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。

14、在化简的过程中,约束项可以根据需要看作1或0。

15、数字逻辑中的有与, 或, 非基本逻辑运算。

16、逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式和卡诺图。

二、判断正误题2、异或函数与同或函数在逻辑上互为反函数。

(对)3、8421BCD码、2421BCD码和余3码都属于有权码。

(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。

(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。

(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

数字逻辑复习题

数字逻辑复习题

《数字逻辑》复习题一选择题1.逻辑表达式Y=AB可以用 ( C ) 实现。

A.正或门B.正非门C.正与门D.负或门2.在( A )的情况下,“或非”运算的结果是逻辑 1 。

A.全部输入是0 B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为13.CMOS数字集成电路与TTL数字集成电路相比突出的优点是( A )。

A. 微功耗B. 高速度C. 高抗干扰能力D. 电源范围宽4.在下列逻辑电路中,不是组合逻辑电路的有( D )。

A. 译码器B. 编码器C. 全加器D. 寄存器5.一块数据选择器有三个地址输入端,则它的数据输出端最多应有( D )。

A.3B.6C.7D.86.组合逻辑电路的特点是( B )。

A. 输出与以前输入有关B. 输出只由当时输入决定C. 输出与原来输出有关D. 输出由当时和以前输入共同决定7.若在编码器中有90个编码对象,则要求输出二进制代码位数为( C )位。

A.5B.6C.7D.88.数据选择器,某瞬间在选择变量作用下,从多路信号中选出( C )。

A.2路B.全部C.1路D. 4路9.八路数据分配器,其地址输入端有( C )个。

A.1B.2C.3D.4E.810.同步计数器和异步计数器比较,同步计数器的显著优点是( A )。

A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制11.8 位移位寄存器,串行输入时经( D )个脉冲后,8位数码全部移入寄存器中。

A.1B.2C.4D.812.只读存储器ROM中的内容,当电源断掉后又接通,存储器中的内容( D )。

A.全部改变B.全部为0C.不可预料D.保持不变13.基本的逻辑运算是( C )。

A. 异或B. 与非C. 与、或、非D. 或非14.格雷码的特点是位置相邻的数码中只有( A )。

A. 一位不同B. 二位不同C. 高位相同,其他全不同D. 各位全不同15.函数F= <!--[if !vml]--><!--[endif]-->的反函数是( A )。

数字逻辑电路复习题与答案

数字逻辑电路复习题与答案

_、单选题1、十进制整数转换为二进制数一般采用()。

A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。

A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。

A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。

A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。

A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。

A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。

A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。

A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。

A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。

A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。

B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。

A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。

数字逻辑

数字逻辑

数字逻辑在线考试复习资料单选题2.八路数据选择器应有( B )个选择控制端A2B3C6D83.指出下列电路中能够把串行数据变成并行数据的电路应该是(C )A JK触发器B 3/8线译码器C移位寄存器D十进制计数器下列四个数中与十进制(163)10不相等的是( A)A(43)16B(10100011)2C(000101100011)8421BCDD(1001000011)81.一个T触发器,在T=1时,来一个时钟脉冲后,则触发器( D )A 保持原态B 置0C置1D 翻转9.n级触发器构成的环形计数器,其有效循环的状态数为(A )An个B2n方个C2n-1个D 2n个2.若逻辑表达式为P=(A+B)•(A+C)•(A+D),则可以用来实现该逻辑表达式功能门的是(D )A 与门B 或门C 非门D 或与门1.为了使时钟控制的RS触发器的次态为1,RS的取值应为(B)A RS=00B RS=01C RS=10D RS=112.TTL电路中,高电平VH的标称值是(C)B 2.4VC 3.6VD 5V10.个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出A 4B 6C 8D 163.使用256x4位EPROM芯片构成2048x32位存储器,共需EPROM芯片____片 (A)A 64B 32C 48D 165.十进制数25转换为二进制数为( D )A 110001B 10111C 10011D 110014.下列说法正确的是(A)A 已知逻辑函数A+B=AB,则A=BB 已知逻辑函数A+B=A+C,则B=CC 已知逻辑函数AB=AC,则B=CD 已知逻辑函数A+B=A,则B=15.A+BC=(C)A A+BB A+CC (A+B)(A+C)D B+C6.既考虑低位进位,又考虑向高位进位,应选用(C )A 编码器B 半加器C 全加器D 计数器7.十进制数78所对应的二进制数和十六进制数分别为( B)B 1001110B,4EHC 1100001B,C2HD 1001110B,9CH8.16K×8RAM,其地址线和数据线的数目分别为( D)A 8条地址线,8条数据线B 10条地址线,4条数据线C 16条地址线,8条数据线D 14条地址线,8条数据线15.若用1表示高电平,0表示低电平,则是(A )A 正逻辑B负逻辑C 正、负逻辑D 任意逻辑9.用0、1两个符号对100个信息进行编码,则至少需要( B)A 8位B 7位C 9位D 6位10.TTL与非门多余的输入端不应连接的为(D)A 低电平B 高电平C 与有用端并联D +Vcc1.欲使一路数据分配到多路装置应选(D )A编码器B分配器C选择器D译码器2.计算机键盘上有101个键,若用二进制代码进行编码,至少应为(B )位。

数电试题及答案

数电试题及答案

数电试题及答案一、选择题(每题5分,共20分)1. 在数字电路中,以下哪个不是基本的逻辑门?A. 与门B. 或门C. 非门D. 异或门答案:D2. 一个触发器可以存储的二进制数是:A. 1位B. 2位C. 3位D. 4位答案:A3. 以下哪个不是组合逻辑电路的特点?A. 无记忆功能B. 输出只依赖于当前输入C. 有记忆功能D. 输出与输入的逻辑关系固定答案:C4. 一个8位二进制计数器的计数范围是:A. 0-7B. 0-15C. 0-255D. 0-511答案:C二、填空题(每题5分,共20分)1. 在数字电路中,最小的可存储单元是______。

答案:触发器2. 一个D触发器的输出Q与输入D的关系是:当时钟脉冲上升沿到来时,Q变为D的______。

答案:值3. 在数字电路中,一个4位的二进制数可以表示的最大十进制数是______。

答案:154. 一个5进制计数器的计数范围是______。

答案:0-4三、简答题(每题10分,共30分)1. 请解释什么是同步电路和异步电路,并说明它们的主要区别。

答案:同步电路是指电路中的所有触发器都由同一个时钟信号控制,从而确保所有触发器在同一时刻更新其状态。

异步电路则没有统一的时钟信号,触发器的状态更新是独立进行的,可能会因为触发器的响应时间不同而导致时序问题。

2. 什么是摩尔斯电码,它在数字通信中有什么应用?答案:摩尔斯电码是一种早期的数字编码系统,通过不同的点(短脉冲)和划(长脉冲)的组合来表示字母、数字和标点符号。

在数字通信中,摩尔斯电码用于无线电通信,因为它可以有效地在嘈杂的信道中传输信息。

3. 解释什么是寄存器,并说明它在计算机系统中的作用。

答案:寄存器是一种高速的存储设备,用于存储指令、数据或地址。

在计算机系统中,寄存器用于快速访问和处理信息,它们是CPU内部的存储单元,用于执行算术和逻辑操作。

四、计算题(每题10分,共30分)1. 假设有一个4位的二进制计数器,起始计数值为0000,每次计数增加1。

数字逻辑及电路复习题及答案

数字逻辑及电路复习题及答案

"数字逻辑与电路"复习题第一章数字逻辑根底〔数制与编码〕一、选择题1.以下代码中为无权码的为 CD。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为 AB 。

A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用 C 位二进制数来表示。

A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为 B 。

A. 10 101B. 0010 0101C. 100101D. 101015.在一个8位的存储单元中,能够存储的最大无符号整数是 CD 。

A.〔256〕10B.〔127〕10C.〔FF〕16D.〔255〕10 6.与十进制数〔53.5〕10等值的数或代码为 ABCD 。

A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与八进制数(47.3)8等值的数为:A B 。

A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常用的BC D码有C D 。

A.奇偶校验码B.格雷码C.8421码D.余三码二、判断题〔正确打√,错误的打×〕1. 方波的占空比为0.5。

〔√〕2. 8421码1001比0001大。

〔×〕3. 数字电路中用"1〞和"0〞分别表示两种状态,二者无大小之分。

〔√〕4.格雷码具有任何相邻码只有一位码元不同的特性。

〔√〕5.八进制数〔17〕8比十进制数〔17〕10小。

〔√〕6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

〔√〕7.十进制数〔9〕10比十六进制数〔9〕16小。

〔×〕8.当8421奇校验码在传送十进制数〔8〕10时,在校验位上出现了1时,说明在传送过程中出现了错误。

〔√〕三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1和 0来表示。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算2. 一个逻辑门的输入端悬空时,相当于输入()。

A. 0B. 1C. 低电平D. 高电平3. 下列哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在时延4. 在数字电路中,一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 85. 一个4位二进制计数器可以计数的最大值是()。

A. 7B. 15C. 16D. 2556. 下列哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路状态B. 具有记忆功能C. 输出与输入之间存在时延D. 输出只依赖于当前输入7. 在数字电路中,一个D触发器的输出Q与输入D的关系是()。

A. Q=DB. Q=非DC. Q=D的非D. Q=非D的非8. 一个3线-8线译码器可以译码的输入信号有()种。

A. 2B. 4C. 8D. 169. 在数字电路中,一个JK触发器可以工作在()状态。

A. 稳定状态B. 振荡状态C. 稳定状态和振荡状态D. 以上都不是10. 一个8位A/D转换器的量化步长是()。

A. 1/8B. 1/16C. 1/256D. 1/512二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是___________。

2. 一个2进制计数器的计数范围是___________。

3. 一个3位二进制数可以表示的最大十进制数是___________。

4. 在数字电路中,逻辑“或”运算的符号是___________。

5. 一个4位二进制数可以表示的最大十进制数是___________。

6. 在数字电路中,逻辑“非”运算的符号是___________。

7. 一个5位二进制数可以表示的最大十进制数是___________。

《数字逻辑》考试答案

《数字逻辑》考试答案

中国石油大学(北京)远程教育学院《数字逻辑》期末复习题一、单项选择题1.TTL 门电路输入端悬空时,应视为 ( A )A. 高电平B. 低电平C. 不定D. 高阻2. 最小项A B C D的逻辑相邻项是(D)A . ABCD B. ABCD C. AB CD D. ABCD3.全加器中向高位的进位 C i 1为( D)A. A i B i C iB. A i B i( A i B i )C iC. A i B i C iD. ( A i C i ) B i4.一片十六选一数据选择器,它应有(A)位地址输入变量A.4B. 5C. 10D. 165.欲对 78 个信息以二进制代码表示,则最少需要( B )位二进制码A. 4B. 7C. 78D. 106.十进制数 25 用 8421BCD码表示为( B )A.10 101B.0010 0101C.100101D.101017.常用的 BCD码有( C )A: 奇偶校验码B:格雷码C:8421码D:ASCII码8.已知 Y A AB AB ,下列结果中正确的是(C)A:Y=A B:Y=B C:Y=A+B D:Y A B 9.下列说法不正确的是( D)A:同一个逻辑函数的不同描述方法之间可相互转换B:任何一个逻辑函数都可以化成最小项之和的标准形式C:具有逻辑相邻性的两个最小项都可以合并为一项D:任一逻辑函数的最简与或式形式是唯一的10.逻辑函数的真值表如下表所示,其最简与或式是( C )A: ABC ABC ABC B: ABC ABC ABC C: BC ABD: BC AC11.以下不是逻辑代数重要规则的是( D ) 。

A. 代入规则B. 反演规则C. 对偶规则D. 加法规则12.已知函数 FAB (C DE)的反函数应该是 (A) 。

A. F A B C (D E)B. F A BC (DE)C. F A B C (D E)D.F A B C (DE)13.组合逻辑电路一般由(A)组合而成。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算通常使用哪种逻辑门来实现?A. 非门B. 或门C. 与门D. 异或门答案:C2. 一个触发器可以存储多少位二进制信息?A. 1位B. 2位C. 3位D. 4位答案:A3. 下列哪种类型的门电路可以实现逻辑“或非”运算?A. 与门B. 或门C. 非门D. 异或门答案:B4. 在数字电路中,一个D触发器的输出Q在时钟脉冲的上升沿时如何变化?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B5. 一个4位二进制计数器可以计数到的最大数值是多少?A. 15B. 16C. 255D. 256答案:B6. 在数字电路中,逻辑“异或”运算通常使用哪种逻辑门来实现?A. 与门B. 或门C. 异或门D. 与非门答案:C7. 一个JK触发器在J=0,K=1时的输出Q的状态是什么?A. 保持不变B. 翻转状态C. 变为0D. 变为1答案:B8. 一个3线到8线译码器可以产生多少个不同的输出?A. 3B. 8C. 27D. 64答案:B9. 在数字电路中,一个锁存器和一个触发器的主要区别是什么?A. 锁存器可以同步操作,触发器不能B. 触发器可以同步操作,锁存器不能C. 锁存器和触发器没有区别D. 锁存器和触发器都可以异步操作答案:B10. 一个8位寄存器可以存储的最大数值是多少?A. 255B. 256C. 511D. 512答案:A二、填空题(每空1分,共10分)1. 在数字电路中,逻辑“非”运算通常使用______门来实现。

答案:非2. 一个2位二进制计数器可以计数到的最大数值是______。

答案:33. 如果一个触发器的当前状态是1,并且接收到一个时钟脉冲,那么在没有其他输入的情况下,触发器的下一个状态将是______。

答案:14. 一个4线到16线译码器的输出线数量是______。

答案:165. 在数字电路中,一个D触发器的输出Q在时钟脉冲的下降沿时______。

数字逻辑期末考试题及答案

数字逻辑期末考试题及答案

数字逻辑期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是答案:D2. 一个三输入的与门,当输入全为1时,输出为:A. 0B. 1C. 随机D. 无法确定答案:B3. 一个异或门的真值表中,当输入相同时,输出为:A. 1B. 0C. 随机D. 无法确定答案:B4. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. AND触发器答案:D5. 在数字电路中,同步计数器和异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 计数精度D. 计数方式答案:B6. 一个4位二进制计数器,其最大计数值为:A. 15B. 16C. 32D. 64答案:A7. 以下哪个不是数字逻辑设计中常用的简化方法?A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 逻辑表简化答案:C8. 在数字电路中,一个信号的上升沿指的是:A. 信号从0变为1的瞬间B. 信号从1变为0的瞬间C. 信号保持不变D. 信号在变化答案:A9. 一个D触发器的Q输出端在时钟信号上升沿时:A. 保持不变B. 翻转状态C. 跟随D输入端D. 随机变化答案:C10. 以下哪个不是数字逻辑中的状态机?A. Moore机B. Mealy机C. 有限状态机D. 无限状态机答案:D二、填空题(每空2分,共20分)11. 在布尔代数中,逻辑与操作用符号______表示。

答案:∧12. 一个布尔函数F(A,B,C)=A∨B∧C的最小项为______。

答案:(1,1,1)13. 在数字电路设计中,卡诺图是一种用于______的工具。

答案:布尔函数简化14. 一个4位二进制加法器的输出端最多有______位。

答案:515. 一个同步计数器在计数时,所有的触发器都______时钟信号。

答案:接收16. 一个JK触发器在J=K=1时,其状态会发生______。

数字逻辑电路复习题

数字逻辑电路复习题

数字逻辑电路复习题1、数制与编码(-21)10 =( )10补(78.8)16=( )10(0.375)10=( )2(65634.21)8=( )16(121.02)16=( )4(49)10 =( )2=( )16(-1011)2 =( )反码=( )补码四位二进制数1111的典型二进制格林码为( )2、化简逻辑函数F (A 、B 、C 、D )=∏M (0、2、5、7、8、10、13、15)。

3、说明同步时序逻辑电路的分析步骤。

4、说明什么是组合逻辑电路。

5、说明什么是Moore 型时序逻辑电路。

6、完成下列代码之间的转换:(1)(0101 1011 1101 0111.0111)8421BCD =( )10;(2)(359.25)10=( )余3;(3)(1010001110010101)余3=( )8421BCD 。

7、试写出下列二进制数的典型Gray 码:101010,10111011。

8、用逻辑代数公理和定理证明:①C B A ⊕⊕=A ⊙B ⊙C②)B A (⊕⊙B A AB = ③C AB C B A C B A ABC A ++=⋅ ④C A C B B A C A C B B A ++=++ ⑤1B A B A B A AB =+++9、将下列函数转化成为最小项表达式和最大项表达式①F (A 、B 、C 、D )=)D C )(C B A )(B A )(C B A (++++++②F (A 、B 、C )=C A C B A BC A C AB +++③F (A 、B 、C 、D )=)B AC )(C B (D D BC ++++④F (A 、B 、C 、D )=ABCD D C B A D B A B C +++10、利用卡诺图化简逻辑函数F (A 、B 、C 、D )=4m (10,11,12,13,14,15)∑ 11、将下列函数简化,并用“与非”门和“或非”门实现该电路并判断有无竞争冒险现象,并予以消除。

数电考试题及答案

数电考试题及答案

数电考试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑运算是()。

A. 与运算B. 或运算C. 非运算D. 异或运算答案:C2. 一个触发器可以存储()位二进制信息。

A. 1B. 2C. 4D. 8答案:A3. 以下哪个不是组合逻辑电路的特点?()A. 输出只依赖于当前输入B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的历史状态D. 输出状态不依赖于电路的初始状态答案:B4. 一个4位二进制计数器可以计数的最大值是()。

A. 15B. 16C. 255D. 256答案:B5. 以下哪个不是时序逻辑电路的特点?()A. 输出不仅依赖于当前输入,还依赖于电路的历史状态B. 输出与输入之间存在时间延迟C. 输出状态不依赖于电路的初始状态D. 输出状态依赖于电路的初始状态答案:C6. 在数字电路中,使用最多的触发器是()。

A. SR触发器B. JK触发器C. D触发器D. T触发器答案:C7. 一个3线-8线译码器可以译码()种不同的输入信号。

A. 3B. 4C. 8D. 27答案:C8. 以下哪个不是数字电路的优点?()A. 高抗干扰性B. 高稳定性C. 低功耗D. 易于集成答案:C9. 在一个二进制计数器中,如果计数器从0开始计数,那么它的第一个状态是()。

A. 0000B. 0001D. 0101答案:B10. 以下哪个不是数字电路设计中常用的简化方法?()A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 电阻网络简化答案:D二、多项选择题(每题3分,共15分)11. 下列哪些是数字电路中常用的逻辑门?()A. 与门B. 或门D. 异或门E. 与非门答案:ABCDE12. 在数字电路中,以下哪些因素会影响电路的稳定性?()A. 电源电压波动B. 温度变化C. 信号传输延迟D. 电路的初始状态E. 电路的负载答案:ABDE13. 以下哪些是时序逻辑电路的基本组成元素?()A. 触发器B. 计数器D. 译码器E. 编码器答案:ABC14. 在数字电路中,以下哪些是常用的计数器类型?()A. 二进制计数器B. 十进制计数器C. 约翰逊计数器D. 环形计数器E. 移位寄存器答案:ABCD15. 以下哪些是数字电路设计中常用的测试方法?()A. 功能测试B. 时序测试C. 静态测试D. 动态测试E. 模拟测试答案:ABCD三、填空题(每题2分,共20分)16. 在数字电路中,一个基本的与门电路有 ______ 个输入端和______ 个输出端。

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷

数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。

B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。

C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。

D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。

7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。

2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。

3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。

数字电路考试题目及答案

数字电路考试题目及答案

数字电路考试题目及答案一、选择题(每题2分,共20分)1. 以下哪个选项是数字电路中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有以上选项答案:D2. 在数字电路中,一个输入为0,另一个输入为1时,或门的输出是什么?A. 0B. 1C. 不确定D. 无输出答案:B3. 一个触发器的初始状态是0,当触发器的时钟信号上升沿到来时,触发器的状态会如何变化?A. 保持不变B. 变为1C. 变为0D. 随机变化答案:B4. 下列哪个不是数字电路中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 模拟计数器答案:D5. 在数字电路中,一个D触发器的Q输出和Q'输出之间的关系是什么?A. 相同B. 相反C. 无关系D. 有时相同有时相反答案:B6. 一个4位二进制计数器能表示的最大数值是多少?A. 15B. 16C. 255D. 256答案:B7. 以下哪个不是数字电路中的编码方式?A. 二进制编码B. 格雷码编码C. 十进制编码D. 模拟编码答案:D8. 在数字电路中,一个异或门的输出为1的条件是什么?A. 输入相同B. 输入不同C. 至少一个输入为0D. 至少一个输入为1答案:B9. 一个3线到8线解码器有多少个输入线?A. 3B. 4C. 5D. 8答案:A10. 在数字电路中,一个锁存器和触发器的主要区别是什么?A. 锁存器可以保持一个稳定的状态,而触发器不能B. 触发器可以保持一个稳定的状态,而锁存器不能C. 两者没有区别D. 两者都是存储设备答案:B二、填空题(每题2分,共20分)1. 在数字电路中,一个3位二进制计数器可以表示的最大数值是__7__。

2. 如果一个触发器的J和K输入都是1,则触发器的状态将会__翻转__。

3. 在数字电路中,一个4位二进制计数器有__16__个不同的状态。

4. 一个D触发器的输出Q在时钟信号的__上升沿__时更新。

5. 一个3线到8线解码器可以产生__8__个输出。

数字逻辑电路

数字逻辑电路
4、设计一个按自然顺序变化的5进制同步加法计数器,计数规则为逢5进位,产生一个进位输出要求:
(1)利用JK触发器及附加门电路实现模五的同步计数器的设计,并画出电路图。
《数字逻辑电路》复习资料1
一、逻辑函数化简
1.用代数法化简,
2.用卡诺图法化简, , 为无关项
二、分析题
1、分析下图所示逻辑电路,列出真值表,说明其逻辑关系。
2、分析下图所示同步时序逻辑电路,作出状态转移表和状态图,说明这个电路能对何种序列进行检测?
三、设计题
1.设计一个三输入的组合逻辑电路,当输入的二进制码小于5时,输出为0,大于等于5时,输出为1。要求:
1.用公式法化简,
2.用卡诺图法化简,
二、综合题
1、试用3线—8线译码器74LS138和门电路实现下列函数。
Z(A、B、C)=AB+ C
2. 74HC151功能表如下图所示,试用一片8选1数据选择器74HC151实现逻辑 。
74HC151功能表
3.分析下列电路的逻辑功能:写出驱动方程,输出方程以及状态方程,画出状态图.
2.设计一个按自然顺序变化的6进制加法计数器,计数规则为逢6进位,产生一个进位输出。要求:
(1)选用边沿JK触发器设计实现该功能的同步时序逻辑电路,并画出逻辑电路图。
(2)利用二-五-十进制异步计数器进行设计,画出逻辑电路图。
74LS290的功能表74LS290的逻辑示意图
答案
一、逻辑函数化简
1.(1)
(3)用非门和与非门实现
用非门和与非门实现该电路的逻辑图如下图(a)所示
(4)用74HC138实现
A、B、C从A2、A1、A0输入,令
用74HC138实现该电路的逻辑图见下图(b)

数字逻辑期末考试试卷含答案

数字逻辑期末考试试卷含答案

数字逻辑期末考试试卷含答案一、选择题(共10题,每题2分,共20分)在下列选项中选择正确答案,并在答题卡上填写对应答案的字母。

1. 逻辑门是数字电路中最基本的组成单元,它由多个电子器件组合而成,能够实现逻辑运算。

下列不属于逻辑门的是:A. 与门B. 或门C. 非门D. 电容门2. 在数字电路中,最简单的存储单元是:A. 寄存器B. 计数器C. 缓存器D. 锁存器3. 二进制数是由二个字符0和1组成的数,它在计算机中占有重要地位。

下面哪个是5的十进制表示?A. 101B. 0101C. 110D. 00001014. 半加器是指具有两个输入端和两个输出端的二进制加法器。

下列选项中,不属于半加器的是:A. 异或门B. 与门C. 或门D. 非门5. 在数字电路中,集成电路是指将多个电子器件集成到一个芯片上,以实现特定功能。

下列选项中不属于集成电路的是:A. 与门B. 或门C. 霍尔开关D. 计数器6. 在计算机中,ALU指的是运算器,负责进行各种算术和逻辑运算。

下面哪个选项不属于ALU的功能?A. 加法运算B. 乘法运算C. 与门逻辑运算D. 异或门逻辑运算7. 时钟信号是数字电路中常见的同步信号,用于控制电路的工作时间。

下列选项中,不属于时钟信号的是:A. 脉冲信号B. 方波信号C. 高电平信号D. 低电平信号8. 译码器是指将输入的数字代码转换为特定信号输出,用于对输入数字进行解码。

下面哪个选项不属于译码器?A. 74LS138B. 74LS74C. 74LS47D. 74LS869. 在数字电路中,多路选择器是一种常用的逻辑电路,具有多个输入和一个输出。

下列选项中不属于多路选择器的是:A. 2:1选择器B. 4:1选择器C. 8:1选择器D. 16:1选择器10. D触发器是一种常用的时序元件,能够存储一个比特的数据。

下列选项中,不属于D触发器的是:A. RS触发器B. JK触发器C. T触发器D. D触发器与门二、填空题(共5题,每题4分,共20分)根据题目所给条件,在答题卡上填写正确的答案。

数字逻辑电路复习ppt

数字逻辑电路复习ppt

实际逻 辑问题
真值表
逻辑表达式
最简(或最 合理)表达式
逻辑图
例4-3 有一火灾报警系统,设有烟感、温感与紫外光感三 种不同类型得火灾探测器。为了防止误报警,只有当其中有两种 或两种类型以上得探测器发出火灾探测信号时,报警系统才产生 报警控制信号,试设计产生报警控制信号得电路。
思路:逻辑抽象:探测器得火灾探测信号应为电路得输入,令A、 B、C分别代表烟感、温感与紫外光感三种探测器得探测信 号,“1”表示有火灾探测信号, “0”表示没有火灾探测信号;
数字逻辑电路复习
第一章 数制与编码
数字系统中得信息有两类:数码信息与代码信息
➢数码:用来表示数量得大小。如90分,101元等
➢数制:用数字来表示数量大小方法及运算规则体制。
➢ 编码:用数字代表不同得状态、事物或信息称为编码,它不
含有数量得意义。如身份证号码,银行帐号等
➢码制:为了便于记忆与处理,在编制代码时总要遵循一定得
Y AAA m
6
21 0
6
Y7 A2 A1 A0 m7
每个输出对应一个最小项
Y i mi Mi
2、 8选1数据选择器CT54S151/CT74S151
表4-3-12 8选1数据选择器真值表
S
A2
A1
A0
Y
W
1
×
×
×
0
1
0
0
0
0
D0
D0
0
0
0
1
D1
D1
0
0
1
0
D2
D2
0
0
1
1
D3
D3
0
1
0

数字逻辑电路第3章复习题

数字逻辑电路第3章复习题

一、分析题:1、试分析如下面图(a )和图(B)所示逻辑电路,说明分别是什么逻辑功能。

(10分).2、(10分)、试分析下图所示逻辑电路。

2B L =11AC&L &=1&3-1、(12分)、分析下图电路的逻辑功能。

要求写出逻辑函数表达式,画出真值表,说明电路的逻辑功能。

3-2(8分)、由译码器74138和8选1数据选择器74151组成如下图所示的逻辑电路。

X 2X 1X 0及Z 2Z 1Z 0为两个三位二进制数,试分析下图电路的逻辑功能。

(74138是3-8线译码器,74151是8选1数据选择器)。

A1&B1&&L≥1≥1≥1≥1LAB(a)(b)5Y 6D 074138D 13401A Y 7G 0Y 13D A 52D Y D A 6G D 1Y Y Y D 274201Y2BD 74151G 2A1A A 02A Y1X 02X X 10Z Z Z 24、(6分)由译码器74138和门电路组成的电路如下图所示,试写出L 1、L 2的最简表达式。

5、6、(12分)、下图所示的TTL 门电路中,要求实现下列规定的逻辑功能时,其连接有无错误?说明正确或错误的理由。

如有错误请改正。

CD AB L ⋅=1 AB L =2 C AB L +=3+V &R PC D&L CCB A 1B&A =1V CCL 2&L 3CB A ≥1(a ) (b) (c)7、(12分)、在下图(a )(b )(c )中,所有的门电路都为TTL 门,设输入A 、B 、C 的波形如图(d )所示,试分析电路的逻辑关系,写出表达式,并定量画出各输出的波形图。

BA =1V CCL 1≥1A 2L BC &≥1EN&△B C1G L 3A &ABC(a)(b)(c)(d)8、(8分)、分析下图所示电路,求输入S 1、S 0各种取值下的输出Y ,填入下表中。

数字逻辑电路试题及答案

数字逻辑电路试题及答案

数字逻辑电路试题及答案一、填空题(每空1分,共10分)1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。

2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__.3.已知某函数F的反函数为,则其原函数F= ;而F的对偶函数则为F*= 。

4.试将函数,写成标准的积之和形式,即(0,1,2,4,5,6,8,9,10 ).5.逻辑代数中的三种基本逻辑运算是与、或、非。

6.1个触发器可以存放 1 位二进制数,它具有记忆功能。

二、选择题(每小题2分,共10分)1.已知某电路的输入A、B和输出Y的波形如下图所示,该电路实现的函数表达式为 D 。

(A)A⊙B (B)A?B(C) (D)2.用0,1两个符号对100个信息进行编码,则至少需要 B 。

(A)8位(B) 7位(C) 9位(D) 6位3.下列电路中属于组合电路的是 D 。

(A)集成触发器(B)多谐振荡器(C)二进制计数器(D)3—8译码器4.下列电路中只有一个稳定状态的是 C 。

(A)集成触发器(B) 施密特触发器(C)单稳态触发器(D) 多谐振荡器5.为产生周期性矩形波,应当选用 C 。

(A) 施密特触发器(B) 单稳态触发器(C) 多谐振荡器 (D) 译码器三、逻辑函数化简(共10分)用卡诺图法化简下列逻辑函数,结果为最简与或式。

(每题5分,共10分) .解:四、分析题(共45分)1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。

⒉列真值表:(2分)2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟解:3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。

解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1,⑵写状态方程(2分) ,)⑶列全状态转换表(2分) ⑷画全状态转换图(2分⑸功能(2分):该电路为一个三进制同步计数器,并且具有自启动功能。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
(1-4)
作业题 P70 题1.11(b)、(d)、(f) 题1.12 ⑴、⑶ P71 题1.13 ⑵ 题1.14 ⑵、⑷ 题1.15 ⑶、⑹
(1-5)
作业题 P71 题1.16(a) P72 题1.17 画出[题1.4] ⑴中函数的逻 辑图

(1-6)
作业题 P135 题2.2 P136 题2.3(a)
Y1 A B 0 A B
Y2 A B
Y3 AB 0 (AB 2-10)
作业题 P139 题2.13 P140 题2.15 P141 题2.16
(2-11)
一、填空题 1、使用(三态门 )可以实现总线结构;使用(OC )门可 实现“线与”逻辑。 2、TTL门输入端口为 “与” 逻辑关系时,多余的 输入端可(悬空 )处理;TTL门输入端口为 “或” 逻 辑关系时,多余的输入端应接(低)电平;CMOS门输 入端口为“与”逻辑关系时,多余的输入端应接(高 ) 电平,具有“或”逻辑端口的CMOS门多余的输入端 应接( 低)电平;即CMOS门的输入端不允许( 悬空)。 3、TTL与非门的电路结构由(输入级)、(中间放大级) 和(输出级 )三部分组成。
5、8个输入的编码器,按二进制编码,其输出的编码 有( 3 ) 位。 6、3个输入的译码器,最多可译码出( 8 ) 路输出。
(3-19)
二、单项选择题 1、在二进制译码器中,若输入有4位代码,则输出有 ( D )信号。 A、 2 个 B、 4个 C、 8个 D、16个 2、若在编码器中有50个编码对象,则要求输出二进 制代码位数为( B )位。 A、5 B 、6 C、10 D、50 3、在在大多数情况下,对于译码器而言( A )。 A、其输入端数目少于输出端数目 B、其输入端数目多于输出端数目 C、其输入端数目与输出端数目几乎相同
二、单项选择题 1、如一个16选1的数据选择器,其地址输入端有( C ) 个。 A、 1 B 、2 C 、4 D、16 2、八路数据分配器,其地址输入端有( C )个。 A、 1 B、2 C 、3 D、4
(3-22)
作业题 P227 题3.16(1) P227 题3.17实现题3.13(2)
(3-23)
(4-26)
作业题 P274 题4.2
题4.3
(4-27)
一、填空题 1、同步RS触发器:CP=0时输出端Q和Q的状态 (保持不变);CP=1时RS变化将引起触发器输出端Q 和Q的状态(变化) 。 2、同步D触发器的特性方程是( Q n1 D ) 。 二、选择题 1、没有约束条件的触发器是(⑵)。 ⑴基本RS触发器 ⑵同步D触发器 ⑶同步RS触发器 2、若将D触发器的D端连接到Q端上,经过100个脉 冲后,它的次态Q(t+100)=0,则现态Q(t)应为(⑴)。 ⑴ Q(t)=0 ⑵ Q(t)=1 ⑶ 与原态无关
(2-7)
一、填空题
1、三极管截止时的特点是(iB≈0,iC≈0 );三极管饱 和导通时的特点是( uBE≈0.7V,uCE=UCES≤0.3V ) 。 2、MOS管截止时,iD=0,MOS管如同一个( 断开)了 的开关。MOS管导通后,如同一个具有一定导通电阻 RON( 闭合)了的开关。 3、正逻辑的与门是负逻辑的(或门);正逻辑的或门 是负逻辑的(与门)。 二、单项选择题 1、如果晶体三极管的( B ),则该管工作于饱和区。 A、发射结正偏,集电结反偏 B、发射结正偏,集电结正偏 C、发射结反偏,集电结正偏 D、发射结反偏,集电结反偏。 (2-8)
(1-2)
作业题 P69 题1.7 (写出Y1、Y4的标准与或式) 题1.8 ⑴ 、⑷ 题1.9 ⑴、⑷、⑺ P70 题1.10 ⑴、⑶
(1-3)
一、填空题 1、描述逻辑函数各个变量取值组合和函数值对应关 系的表格叫 ( 真值表 )。 2、传统逻辑函数化简的常用方法有( 公式化简法 ) 和( 图形化简法(卡诺图法))。 3、乘积项的个数最少、每个乘积项中相乘的变量个 数也最少的与或表达式,称为( 最简与或式 )。 二、单项选择题 1、n个变量可以构成( C )个最小项。 A、 n B、2n C 、 2n D 、 2 n- 1 2、标准与或式是由( D )构成的逻辑表达式。 A、最大项之积 B、最小项之积 C、最大项之和 D、最小项之和
2、一片容量为1024字节×4位的存储器,表示有( C ) 个存储单元。 A、1024 B 、4 C、4096 D 、8
(3-24)
作业题 P273 题4.1
(4-25)
一、填空题 1、按照电路结构和工作特点的不同,将触发器分成(基本 触发器)、(同步触发器)和(边沿触发器)。 2、由与非门构成的基本RS触发器的特征方程为: ( n1 ) n;约束条件为:(RS=0)。 Q S RQ 3、填写下表所示的RS触发器特性表中的Qn+1。 二、选择题 n+1 R S Q 1、已知R、S是或非门构成的基本RS触发器 输入端,则约束条件为(⑴)。 0 0 Qn ⑴ RS=0 ⑵R+S=1 ⑶ RS=1 ⑷ R+S=0 0 1 1 2、有1个与非门构成的基本RS触发器,欲使 1 0 0 不用 Qn+1=Qn,则输入信号应为(⑷)。 1 1 ⑴ S=0,R=1 ⑵ S=R=1 ⑶ S=1,R=0 ⑷ S=R=0
作业题 P136 题2.4 (a) (d) (f) (k) 题2.5 (a) (b) 题2.6 (c) (d)
(2-9)
一、填空题 1、在CMOS反相器是由( NMOS)管和(PMOS )管组成 的( 互补)电路。 2、当MOS门电路输入端通过电阻(不论电阻阻值为 多少)接到VDD时,其逻辑状态相当于( 1 );当MOS 门电路输入端通过电阻(不论电阻阻值为多少)接到 地时,其逻辑状态相当于( 0 )。 二、分析题 1、试写出下图CMOS门电路各个输出信号的逻辑表 达式。
(2-12)
二、单项选择题 1、下列门电路工作速度最快的一种是( A )。 A、TTL B、CMOS C、NMOS D、PMOS
2、为实现 F AB CD,下列电路接法正确的是( C )。
A B C D &
F
A B C D
&
F
&
A
&
B +5V R F
A B C D
& & C
+5V R F
A B C D
(3-20)
作业题 P227 题3.13(2) P227 题3.16(1)
(3-21)
一、填空题 1、从若干输入数据中选择一路作为输出的电路叫做 (数据选择器 )。 2、能够将1个输入数据,根据需要传送到m个输出端 的任何1个输出端的电路,称为(数据分配器 )。
3、在多路数据传输过程中,能够根据需要将 ( 其中任意一路) 挑选出来的电路,叫做数据选择器。
& & D
(2-13)
作业题 P225 题3.1(a) P226 题3.4
(3-14)
一、填空题 1、组合逻辑电路是指任何时刻电路的稳定输出,仅 仅只决定于(该时刻各个输入变量的取值 )。 2、从电路结构上看,组合逻辑电路是由常用门电路 组合而成,其中既无( 从输出到输入的反馈连接 ),也 不包含( 可以存储信号的记忆元件 )。 二、分析题 1、组合电路如下图所示,分析该电路的逻辑功能。 解:⑴ 由逻辑图逐级写 & 出逻辑表达式。为了写表达 A 式方便,借助中间变量P ≥1 & P &
(7-32)
P ABC Y AP BP CP A ABC B ABC C ABC
B C
Y
&
(3-15)
作业题 P225 题3.2(b)
(3-16)
一、填空题 1、两个1位二进制数相加叫做(半加器 )。两个同位的 加数和来自低位的进位三者相加叫做(全加器 )。 2、比较两个多位二进制数大小是否相等的逻辑电路, 称为( )。 数值比较器 二、单项选择题 1、如需要判断两个二进制数的大小或相等,可以使 用( D )电路。 A、译码器 B、编码器 C、数据选择器 D、数据比较器 2、只考虑本位数而不考虑低位来的进位的加法称为 ( B )。 A、全加 B、半加 C、全减 D、半减
(4-30)
作业题 P446 题7.1 题7.2 一、填空题 1、D/A转换器是把(数字)量转换为(模拟)量 的转换器。 2、(转换精度)和(转换速度)是衡量D/A转换 器性能优劣的主要指标。
(7-31)
作业题 P446 题7.5 一、填空题 1、A/D转换器是把(模拟)量转换为(数字)量的转换 器。 2、(转换精度)和(转换速度)是衡量A/D转换器性能 优劣的主要指标。 3、A/D转换过程四个步骤的顺序是(采样、保持、 量化、编码 )。 二、选择题 1、对电压、频率、电流等模拟量进行数字处理之前, 必须将其进行( B )。 A、D/A转换 B、A/D转换 C、直接输入 D、随意
(3-17)
作业题 P227 题3.12 P227 题3.14
(3-18)
一、填空题 1、用文字、符号或者数码表示特定对象的过程,叫 做(编码)。 2、用n位二进制代码对N=2n个信号进行编码的电路称 为(二进制编码器)。 3、半导体数码显示器的内部接法有两种形式:共 (阳) 极接法和共(阴 )极接法。 4、对于共阳接法的发光二极管数码显示器,应采用 ( 低 )电平驱动的七段显示译码器。
(4-28)
作业题 P274 题4.4 题4.5
(4-29)
一、填空题 1、边沿触发器具有共同的动作特点,即触发器的次态仅取 决于CP信号的(上升沿)或(下降沿)到达时输入的逻辑状态, 而在这时刻之前或之后,输入信号的变化对触发器输出的状 态没有影响。 n 1 n n 2、边沿JK触发器的特性方程为( Q J Q KQ ) 。 3、触发器逻辑功能的表示方法有(特性表)、(卡诺图)、 (特性方程)、(状态图)和(时序图)5种。 二、选择题 1、JK触发器欲在CP作用后保持原状态,则JK的值是(⑷)。 ⑴JK=11 ⑵JK=10 ⑶JK=01 ⑷JK=00 2、P255图4.3.5所示边沿JK触发器是在CP的(⑵)触发的。 ⑴上升沿 ⑵下降沿 ⑶高电平 ⑷低电平
相关文档
最新文档