USB电路端口抗干扰保护设计方案
USB保护电路的EMC设计

USB保护电路的EMC设计1.确定电路布局电路布局是EMC设计中的重要一环。
首先,需要将接地电路的尽可能短。
接地电路是消除电磁串扰的关键,良好的接地是保证设备EMC性能的基础。
其次,将高频信号线与低频信号线分离布局,减少彼此之间的相互干扰。
此外,还需要根据系统需求,合理布局各个电路模块,减少信号线的长度和走线面积。
2.适当选择滤波器滤波器的设计对于EMC起着至关重要的作用。
在USB保护电路中,常常需要使用滤波器来抑制高频噪声和滤除电源线上的电磁干扰。
常用的滤波器包括LC滤波器、Ferrite Beads和EMI滤波器等。
在选择滤波器时,需要根据系统的特点和需求,合理选择滤波器的参数和类型。
3.良好的接地设计良好的接地设计是EMC设计中的重要一环。
首先,需要构建星型接地系统,即将所有的接地点连接在一起,并与外部接地点相连接。
其次,需要采用大面积的接地层来减少环路面积,并且减少共模噪声的辐射和接收。
另外,还要注意将模拟和数字地线分离布局,减少相互之间的干扰。
4.抗干扰设计在USB保护电路的EMC设计中,抗干扰设计是重要的一环。
主要包括以下几个方面:首先,需要合理选择电容和电感元件,以增加抑制干扰的能力。
其次,需要适当加入屏蔽罩或屏蔽层,以减少电磁辐射和电磁感受。
另外,要合理设置地孔和电流回路,在设计中避免环路,减少电磁干扰。
5.可靠的布线设计布线设计也是EMC设计中的关键一环。
在USB保护电路中,需要合理规划信号线和电源线的走线路径,尽量减少信号线的长度和延迟。
此外,还要合理设计PCB板的层压结构,减少信号线的串扰和电磁辐射。
6.使用合适的材料和元件选择合适的材料和元件也是EMC设计中的重要一环。
例如,选择具有良好屏蔽性能的材料和元件,如磁性材料、屏蔽罩等,以减少电磁辐射和电磁感受。
另外,选择高频特性好的元件,如高频滤波器等,以提高系统的EMC性能。
总结起来,USB保护电路的EMC设计是确保设备电磁兼容性和可靠性的重要环节。
硬件设计:接口--USB2.0电路设计

硬件设计:接⼝--USB2.0电路设计参考资料:⼀、USB2.0物理特性 1.1、USB接⼝ USB连接器包含4条线,其中VBUS、GND⽤于提供5V电源,电流可达500mA;⽽D+、D-⽤于USB数据传输。
D+、D-是⼀组差分信号,差分阻抗为90欧,具有极强的抗⼲扰性;若遭受外界强烈⼲扰,两条线路对应的电平会同时出现⼤幅度提升或降低的情况,但⼆者的电平改变⽅向和幅度⼏乎相同,所以两者之间的电压差值可始终保持相对稳定。
扩展:USB OTG(即USB On-The-Go)技术在完全兼容USB2.0标准的基础上,增添了电源管理(节省功耗)功能,它允许设备既可作为主机,也可作为外设操作,实现了在没有主机的情况下,设备与设备之间的数据传输。
例如数码相机直接连接到打印机上,通过OTG技术,连接两台设备间的USB⼝,将拍出的相⽚⽴即打印出来。
USB OTG接⼝中有5条线: 2条⽤来传送数据D+ 、D-; 2条是电源线VBUS、GND; 1条是ID线,⽤于识别不同的电缆端点,mini-A插头(即A外设)中的ID引脚接地,mini-B插头(即B外设)中的ID引脚浮空。
当OTG设备检测到接地的ID引脚时,表⽰默认的是A设备(主机),⽽检测到ID引脚浮空的设备则认为是B设备(外设)。
1.2、反向不归零编码(NRZI) 反向不归零编码(Non Return Zero Inverted Code)的编码⽅式⾮常简单,即⽤信号电平的翻转代表“0”,信号电平保持代表“1”。
这种编码⽅式既可以保证数据传输的完整性,还不需要传输过程中包含独⽴的时钟信号,从⽽可以减少信号线的数量。
但是当数据流中出现长“1”电平时,就会造成数据流长时间⽆法翻转,从⽽导致接收器丢失同步信号,使得读取的时序发⽣严重的错误;所以在反向不归零编码中需要执⾏位填充的⼯作,当数据流中出现连续6个“1”电平就要进⾏强制翻转(即⾃动添加⼀位“0”电平),这样接收器在反向不归零编码中最多每七位就会出现⼀次数据翻转,从⽽保证了接收器的时钟同步,同时接收器端会扔掉⾃动填充的“0”电平,保证了数据的正确性(即使连续6个“1”电平后为“0”电平,NRZI仍然会填充⼀位“0”电平); USB的数据包就是采⽤反向不归零编码⽅式,所以在总线中不需要时钟信号。
USB应用中的电磁兼容保护设计

USB应用中的电磁兼容保护设计
USB端口对PC外设的发展起到了革命性的推动作用,并且正变得越来越流行,比如在采集测量数据或在机器上安装软件更新等应用中就非常常见。
作为用于数据传输的一种总线系统,只要有移动设备连着的地方就有它的身影。
虽然在日常生活中使用的连接器看起来非常结实,但USB应用开发人员仍然必须重视这些接口的保护。
在Intel公司的高速USB平台设计指南中,甚至提高了考虑USB端口易感性因素的重要性。
Intel建议用电流补偿型扼流圈抑制EMI,再用其它元件防止静电放电(ESD)。
电子设备经常会遭受静电放电。
静电放电脉冲电压可能高达30kV,因此对所有类型的集成电路来说都是非常危险的。
目前有些IC对静电放电来说是安全的,但这种安全性只是对一小部分潜在威胁来说是有保证的。
日常操作表明:额外保护是必不可少的。
只有采取外部保护措施才能开发出整块电路板不受静电放电影响以及高度可靠的产品来。
专门的抑制措施同样也是必需的。
无线联网的电子设备如今是遍地开花,它们的数量正在与日俱增。
使自己的产品不受辐射干扰的影响非常重要。
只有考虑了预期的干扰形式,才能在设计中及时集成必要的抑制元件,进而缩短开发周期。
我们知道,自身产品的辐射型干扰也必须处于某个电平之下。
这可以通过EMC测。
USB3.0系统的ESD防护设计方案

USB3.0系统的ESD防护设计方案目前,USB2.0是最普遍的通用外部数据接口之一,且事实上已成为便携式电脑、上网本和台式机等所有计算机系统的标配接口。
此外,诸如便携式摄像机、数码相机、MP3播放器、电子游戏机、DVD蓝光播放器和电视机,以及手机和DSL/路由器等消费电子产品,也广泛采用USB2.0接口。
在市场上,有些系统可提供比USB2.0高速模式480Mbps高得多的数据率。
例如,千兆以太网的速度是其3倍左右,外部串行ATA(eSATA)则可提供3Gbps的数据率(约6倍)。
但所有这些系统均不向下兼容USB2.0接口,因为它们采用的是不同的系统方法。
USB3.0系统设计挑战2008年11月,USB3.0规范发布。
USB3.0不仅包含USB2.0的全部功能(HS、FS和LS),而且可提供名为超高速(SuperSpeed)的单独的全新超高速数据链路。
超高速链路为下载(从主机到设备,被称为发送方向)和上传(从设备到主机,被称为接收方向)提供了单独的差分数据线路。
超高速模式可提供的最高数据率为5Gbps(图1)。
图 1:USB3.0物理链路在主机侧和设备侧带有ESD防护。
为同时支持USB2.0功能和新的超高速模式,电缆必须采用新的结构,以提供三条差分耦合信号线(TX+/Tx-、RX+/Rx-和D+/D-)。
此外,USB3.0电缆还必须具备Vcc线和GND线。
这种低成本的USB3.0电缆所面临的挑战,是需支持很高的截止频率且不会在相邻的差分耦合线对之间形成干扰(图2a)。
图 2a:USB3.0电缆结构。
为支持USB3.0电缆所包含的全部线路,必须强制规定采用一种新的连接器形状。
新的USB3.0连接器的基本要求,是必须向下兼容USB2.0连接器。
从ESD的角度看,这导致标准A连接器的超高速线路很容易发生ESD冲击(在主机侧和设备侧)。
一种强有力的对策是在USB3.0链路中实现有效的ESD防护机制。
图 2a:USB3.0电缆结构。
USB3.0电路EMC设计以及过压防护

USB3.0电路EMC 设计以及过压防护随着集成电路的飞速发展以及人们对大容量数据,高传输速率的需求,通用串行总线(Universal Serial Bus )USB 接口迎来另一次飞跃,全新的USB3.0规格在2008年底正式完成并公开发布。
USB3.0传输速率达到4.8Gbps ,是USB2.0的10倍,同时最大供电电流达到1000mA ,这对线路的EMC 和过压防护器件器件提出更高要求。
1. EMC 设计USB2.0采用高速差分信号线来传输数据,USB3.0在保留原有的差分信号线基础上新增两对并行的高速差分信号线,实现高速传输的目的。
而超高的传输速率使EMI 辐射更为严重,同时自身也更容易耦合共模噪音,因此对EMC 设计和相关EMC 器件提出更高要求。
针对USB3.0, 需要在不同的线路添加相应的器件来达到降低EMI, 增强EMS 的目的,推荐的设计方案如下:UPZ1608E181-2R0TF SDCW2012-2-900TF SDCW2012U-2-900TF SDCW2012U-2-900TF UPZ1608E181-2R0TF上述设计中分别在供电线路和地线上串联一颗磁珠,可以滤除设备内部耦合噪音,阻止噪音通过数据线向外辐射。
差分线上采用共模扼流电感可以有效抑制共模噪音。
但是相比USB2.0,USB3.0最大供应电流达到1000mA ,根据 USB 3.0标准,供电电压应该保持在5V +/- 5%的范围, 接口电压范围在4.45V ~5.25V, 因此从USB 电源到连接器压降一般不能超过0.3V ,在磁珠上的压降一般不要超过0.1V, 考虑到最大1A 的供给电流,磁珠直流电阻要小于0.1欧姆,额定电流要大于1A 。
综合以上因素,可以选用顺络电子的UPZ1608E181-2R0TF, 直流阻抗标称值0.05欧姆,额定电流2A ,可以很好满足要求。
在共模扼流器的选择上,USB3.0中兼容2.0的数据线的共模扼流器可以沿用USB2.0的器件:SDCW2012-2-900TF 。
USB2.0接口EMC设计方案

USB2.0接口EMC设计方案一、接口概述USB 通用串行总线(英文:Universal Serial Bus,简称USB)是连接外部装置的一个串口汇流排标准,在计算机上使用广泛,但也可以用在机顶盒和游戏机上,补充标准On-The-Go ( OTG)使其能够用于在便携装置之间直接交换资料。
USB接口的电磁兼容性能关系到设备稳定行与数据传输的准确性,赛盛技术应用电磁兼容设计平台(EDP)软件从接口原理图、结构设计,线缆设计三个方面来设计USB2.0接口的EMC设计方案二、接口电路原理图的EMC设计本方案由电磁兼容设计平台(EDP)软件自动生成1. USB2.0接口防静电设计图1 USB 2.0接口防静电设计接口电路设计概述:本方案从EMC原理上,进行了相关的抑制干扰和抗敏感度的设计;从设计层次解决EMC 问题。
电路EMC设计说明:(1)电路滤波设计要点:L1为共模滤波电感,用于滤除差分信号上的共模干扰;L2为滤波磁珠,用于滤除为电源上的干扰;C1、C2为电源滤波电容,滤除电源上的干扰。
L1共模电感阻抗选择范围为60Ω/100MHz ~120Ω/100MHz,典型值选取90Ω/100MHz;L2磁珠阻抗范围为100Ω/100MHz ~1000Ω/100MHz,典型值选取600Ω/100MHz ;磁珠在选取时通流量应符合电路电流的要求,磁珠推荐使用电源用磁珠;C1、C2两个电容在取值时要相差100倍,典型值为10uF、0.1uF;小电容用滤除电源上的高频干扰,大电容用于滤除电源线上的纹波干扰;C3为接口地和数字地之间的跨接电容,典型取值为1000pF,耐压要求达到2KV以上,C3容值可根据测试情况进行调整;(2)电路防护设计要点D1、D2和D3组成USB接口防护电路,能快速泄放静电干扰,防止在热拔插过程中产生的大量干扰能量对电路进行冲击,导致内部电路工作异常。
D1、D2、D3选用TVS,TVS反向关断电压为5V;TVS管的结电容对信号传输频率有一定的影响,USB2.0的TVS结电容要求小于5pF。
USB产品的EFT抗干扰

USB产品的EFT抗干扰分析李保桢中国赛宝实验室、中国广州天河区东莞庄路110号安全与电磁兼容中心EMC室、lbz@ 摘要:本文主要介绍USB产品的EFT抗干扰测试方法和原理,以及给出了一些相应对策建议。
关键词: USB EFT测试干扰抑制USB为Universal Serial Bus之简称,中文名称为:通用序列总线,其特性为随插即用,USB接口适用各种操作系统,不需安装特殊驱动程序,也不需繁复的设备安装过程,透过USB的接口,您即可马上存取您的各项资料或驱动其它硬件,堪称为目前最佳人性化的使用接口,目前USB接口备广泛应用一般计算机配备中例如键盘,鼠标,软盘机,数字相机,CD/DVD-ROM,随身碟与其它储存设备等均可见其身影.USB接口从1.0版本发展到1.1版本,到现在的2.0版本.速度从原来的15Mbps发展到了480Mbps.将来的3.0版本更加会10倍于现有速度,因此USB接口将来发展必定速度更高,应用更加广泛.同时,USB的EMC问题也显得越来越重要,频率的越来越高使得产品要满足EN 55022/GB9254,EN55024/GB17618越来越困难.下面将就USB接口的EFT抗干扰进行探讨.一: 按照IEC61000-4-4/GB/T17626.4电快速瞬变脉冲群EFT抗扰度试验,目的是验证由切换电感性负载、继电器触点弹跳而引起的各种瞬变骚扰的抗干扰能力。
这种试验是一种耦合到电源线路、控制线路、信号线路上的由许多快速瞬变脉冲组成的脉冲群试验。
快速脉冲群是由间隔为300ms的连续脉冲串构成,每一个脉冲串持续15ms,脉冲串由很多单个脉冲的上升沿5ns,持续时间50ns,重复频率5kHz的单个脉冲组成。
实验要点:短上升时间,重复率,低能量。
二:USB接口的EFT测试, USB接口同时带有信号线和5Vdc供电线,因此我们仍然选择用电容耦合夹的干扰注入方式。
因为耦合/去耦网络中的去耦电容(0.1uF左右),以及去耦电感(>100μH),会使工作信号发生严重失真,特别是对于USB2.0等高速端口,影响更为严重。
USB的EMI和ESD设计

B
2.0的EMI和ESD设计
USB接口的传输速率很高,因此如何提高USB信号的传输质量、减小电磁干扰(EMI)和静电放电(ESD)成为USB设计的关键。
由于USB接口具有可热插拔性,USB接口很容易因不可避免的人为因素而导致静电损坏器件,比如死机、烧板等。
因此使用USB接口的用户迫切要求加入防ESD的保护器件。
选用LM 3526器件对USB进行ESD防护
2.对USB外壳地和信号地的处理:有2种方案:
第一种:USB外壳地和信号地之间串接1M电阻,并且还接一个0.01uf的电容到信号地,这样处理的原理和目的1.将影响外壳的噪音滤除,不影响信号地;
2.迫使板子上电流是流入内部的信号地,而不是流到外壳。
所以这样的处理是综合了EMI的滤波和ESD的隔离这两方面的因素。
第二种:采用原有的的方案,USB外壳地和信号地直接接上磁珠
对于这2种方案可采用兼容设计来验证。
3.对于USB2.0的PCB布线,需要考虑以下原则:
1. 差分线对要保持线长匹配,否则会导致时序偏移、降低信号质量以及增加EM I;
2.差分线对之间的间距要保持小于10mm,并增大它们与其它信号走线的间距;
3.差分走线要求在同一板层上,因为不同层之间的阻抗、过孔等差别会降低差模传输的效果而引入共模噪声;
4.差分信号线之间的耦合会影响信号线的外在阻抗,必须采用终端电阻实现对差分传输线的最佳匹配;
5.尽量减少过孔等会引起线路不连续的因素;
6.避免导致阻值不连续性的90度走线,可用圆弧或45度折线来代替;。
USB3.0的综合电路保护方案

USB3.0的综合电路保护方案USB3.0协议(或“SuperSpeed USB”)被开发用于提供更高的数据传输速率,并通过支持每个端口上的更高电流水平提高供电能力。
它包含新的电源管理功能,以及可向后兼容USB 2.0设备的新电缆和连接器。
最显著的变化是,4条附加的铜数据线被平行地增加到现有的USB 2.0总线中(如图1所示)。
这些附加的铜数据线被用来传输超高速数据,但也会传输ESD(静电放电)和其它有害的瞬态电压。
USB 3.0增加的电流和供电能力意味着需要新的电路保护方案。
经过改进的电路保护方法可以帮助保护USB 3.0应用免受过流、过压及ESD瞬态电压带来的损害。
过流保护USB 3.0通过两个部件提供电源:一个标准的主机(A型连接器)以及一种新型供电设备(Powered-B连接器)。
最新SuperSpeed规范提高了可供给USB设备的电流总量(从0.5A提高到0.9A)。
新的Powered-B连接器允许一个USB设备以高达1.0A的电流给另一设备充电。
由于过流状态会影响电源总线,所有的电源(如主机、集线器和Powered-B设备)都必须提供过流保护。
过流保护也是UL60950标准所要求的。
与USB 2.0类似,所有类型的USB 3.0主机必须提供电源。
USB 3.0的单个单元负载重定义为150mA,比USB 2.0的100mA略有增加。
现在,一个USB 3.0主机必须能够每端口支持多达6个单元(900mA)。
此外,USB 3.0集线器可能不再需要总线供电了。
所有USB 3.0集线器现在必须每个端口都能够支持900mA的电流。
此外,支持USB充电和USB 3.0的系统需要能承受更高电流的过流保护器件。
USB充电器规范采用与USB 2.0相同的引脚配置,但允许更高的电流(每端口高达1.5A)。
最后,USB 3.0定义了一种新的Powered-B连接器,其主要的好处是更好的便携性。
Powered-B连接器允许去除USB电缆和额外的电源。
usb端口emi整改方案

USB端口EMI整改方案简介电磁干扰(EMI)是指在电子设备中,通过电缆、线路或空气传播的电磁能量干扰其他电子设备或系统的现象。
USB接口作为一种常见的外部设备连接方式,在一定程度上也会引起EMI问题。
为了避免USB端口引发的EMI问题,需要进行相应的整改措施。
本文档将介绍USB端口EMI问题的原因分析,并提供一套完整的整改方案,以减轻USB端口对其他电子设备或系统的干扰。
USB端口EMI问题的原因分析USB端口引发的EMI问题主要有以下几个方面的原因:1. 信号回波在USB数据传输过程中,信号的传输速度较快。
因此,当信号到达接收端时,可能会发生回波现象。
这种回波会产生不同频率的电磁波,从而导致EMI问题的发生。
2. USB电缆长度USB电缆的长度也是引发EMI问题的一个因素。
过长的电缆会增加信号传输的延迟,导致更多的信号回波和信号衰减,从而增加了EMI的发生概率。
3. 接地问题USB端口的接地问题也是引发EMI问题的原因之一。
当接地不良或接地回路不完整时,可能会引入额外的电磁能量,进而导致EMI。
4. 设计不合理一些USB端口设计不合理也可能导致EMI问题的出现。
例如,不合适的线路布局、不合格的元件选用等都可能引发EMI问题。
整改方案1. 加入滤波器滤波器是一种常见的用于解决EMI问题的工具。
可以在USB端口的电路中加入滤波器来抑制电磁干扰。
通常情况下,使用LC滤波器可以有效地过滤高频噪声。
2. 优化线路布局合理的线路布局可以降低EMI问题的发生概率。
在设计USB端口时,应尽量避免信号线与电源线、地线等相互交叉。
此外,要注意信号线的长度和走向,减少线路回绕。
3. 优化接地方案良好的接地方案对于减轻EMI问题至关重要。
确保接地回路完整、接地点良好地连接在一起,可以有效地消除因接地问题引起的EMI。
4. 合理选择元件在设计USB端口时,应选择合适的元器件。
合格的电容、电感、反向二极管等元件能够减少EMI问题的发生。
USB电路端口抗干扰保护设计方案

USB电路保护设计方案作者:Adrian Mikolajczak PPTC(聚正温度系数)装置是对电脑及有关装置提供电流过载保护的一种既可靠又经济的解决方案。
由于这种装置设有各种尺寸和功率范围,让电路设计者可以选择最合适的款式以满足电路设计和USB规范的需求。
现时的USB技术使得各种能够自行识别的外部设备与电脑联接,并自行装载驱动程序以运行新的装置。
而一般即插即用装置,需要有电源的USB接口进行数据传输并提供电源。
当发生短路或连接了受损设备时,如受损的电缆或联接头插入USB接口时,必须对USB集线器及主机装置提供有效保护。
由于这种情况在PC或集线器的使用过程中经常发生,U SB规范中要求对装置进行可复式电流过载保护,特别指出"PPTCs"是理想的保护技术。
USB装置可归类为向USB提供额外联接点的集线器,或是为系统提供其它功能的功能模块(例如数控操纵杆)。
集线器装置还可进一步分为总线供电和自供电两种。
总线供电集线器从USB连接头的电源插脚取得所有内部功能模块和后续接口所需的电源。
集线器从前级的装置中可获取高达500毫安的电流。
而有源总线集线器的外接口每个可获得高达100毫安电流,最多可有4个外接口。
自供电集线器用于内部功能和后续接口的电源并不是来自USB接口,尽管前级的USB 接口能够提供100mA的电流并使得当集线器发生断电时,界面仍然能够正常运行。
集线器必须能够为所有後级联接上提供高达500毫安电流。
USB规范对电流过载保护的要求如下:* 为安全起见,主机和自供电集线器必须提供电流过载保护。
* 集线器必须设有对电流过载检测并且能够将检测结果传达给USB软件。
* 如果由于一批后续接口取电而导致整体电流超过预设定值,电流过载保护电路必须要能够消除或减少所有受影响的后续接口的电源。
* 电流过载跳闸点不能超过5.0安培,而且必须高於最大允许的接口电流,使得瞬间电流(例如,电源打开或动态联接或重新配置时)不会导致电流过载保护器跳闸。
一种USB设备抗干扰的方法

一种USB设备抗干扰的方法
摘要
摘要
在USB接头的电源管脚上,串联接入一个正向二极管,在二极管和USB设备中的其它器件之间对地并联一个电源滤波电容。
利用二极管正向导通,反向截止的原理,当计算机有其它USB设备接入,导致USB电源瞬间降低时,二极管处于反向截止状态,USB设备中的其它器件的能量由电容提供。
保证电源的降低不会干扰USB设备中的其它器件的正常工作。
权利要求
权利要求
1. 一种USB设备抗干扰的方法,其特征在于在USB接头的电源管脚上,串联接入一个正向二极管,在正向二极管和USB设备中的其它器件之间对地并联一个电源滤波电容,USB设备正常工作时,如果USB设备的供电正常,则二极管处于正向导通状态,如果USB设备的供电电压下降,则二极管处于截止状态。
2. 如权利要求1所述的一种USB设备抗干扰的方法,其特征在于当二极管处于截止状态时,USB设备的供电靠电容储存的电荷,保证当供电电压瞬间下降时,USB设备仍然能够正常工作,保证了USB设备不受外接的干扰。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
USB电路保护设计方案
作者:Adrian Mikolajczak PPTC(聚正温度系数)装置是对电脑及有关装置提供电流过载保护的一种既可靠又经济的解决方案。
由于这种装置设有各种尺寸和功率范围,让电路设计者可以选择最合适的款式以满足电路设计和USB规范的需求。
现时的USB技术使得各种能够自行识别的外部设备与电脑联接,并自行装载驱动程序以运行新的装置。
而一般即插即用装置,需要有电源的USB接口进行数据传输并提供电源。
当发生短路或连接了受损设备时,如受损的电缆或联接头插入USB接口时,必须对USB
集线器及主机装置提供有效保护。
由于这种情况在PC或集线器的使用过程中经常发生,U SB规范中要求对装置进行可复式电流过载保护,特别指出"PPTCs"是理想的保护技术。
USB装置可归类为向USB提供额外联接点的集线器,或是为系统提供其它功能的功能模块(例如数控操纵杆)。
集线器装置还可进一步分为总线供电和自供电两种。
总线供电集线器从USB连接头的电源插脚取得所有内部功能模块和后续接口所需的电源。
集线器从前级的装置中可获取高达500毫安的电流。
而有源总线集线器的外接口每个可获得高达100毫安电流,最多可有4个外接口。
自供电集线器用于内部功能和后续接口的电源并不是来自USB接口,尽管前级的USB 接口能够提供100mA的电流并使得当集线器发生断电时,界面仍然能够正常运行。
集线器必须能够为所有後级联接上提供高达500毫安电流。
USB规范对电流过载保护的要求如下:
* 为安全起见,主机和自供电集线器必须提供电流过载保护。
* 集线器必须设有对电流过载检测并且能够将检测结果传达给USB软件。
* 如果由于一批后续接口取电而导致整体电流超过预设定值,电流过载保护电路必须要能够消除或减少所有受影响的后续接口的电源。
* 电流过载跳闸点不能超过5.0安培,而且必须高於最大允许的接口电流,使得瞬间电流(例如,电源打开或动态联接或重新配置时)不会导致电流过载保护器跳闸。
USB规范要求可以有独立或集合两种电流保护方案。
使用PolySwitch分别保护独立接口, 能对后续电源联接提供有效的保护设计。
当某个接口发生故障,该接口的PolySwitch
装置跳闸,相邻的接口仍能够正常运行。
独立接口保护也使得设计者选择较轻巧、反应较为迅速的装置。
图1是独立接口保护的基本电路及电流过载报告电路。
在正常情况下,PolySwitch装置的后续设备电压(Va)约为5V。
在发生故障时,Va会趺至低于1V。
为了减小USB电缆上的EMI辐射,通常在Vcc插脚都串接有铁氧体磁环。
磁环的串联阻抗以及RF阻尼是重要的依据。
选择"导线加磁环"的配置主要是由于它具有较低的直流串接阻抗。
而"电容器输出"的布局,在串接磁环后面再并联输出电容器,是使后续接口发挥优良电流特性的理想布局。
图1. 独立接口保护电路低压触发电流过载插脚故障报告
电路板布局考虑
为了达到USB1.1和USB2.0中有关电压降、电流以及EMI辐射的规范要求,可按照下面的指引设定PCB布局:
* 所有正电源线布线应尽可能短并至少应用50-mil或1-ounce的铜线。
* 尽可能避免过孔布线,如果不可避免,需将布线适当加粗。
* 如果使用电源总线开关,将它放置靠近USB连接头。
* 如有可能,分开火线和地线层次。
* 如使用多层板,将开关部分(后续电路)和非开关部分(逻辑电路或前级电路)分开。