基础电路设计 Rev.1
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
DOC NO. SHEET 1 o16
基礎電路設計
Revision:1
報告人:蘇崇民
2004
西元年月日
22
9
SOR NUMBER: SHEET 2 of 18 目錄:
一.防盜器原理方塊圖
二.電源迴路設計
三.輸入介面設計
四.輸出介面設計
五.CPU介面設計
六.高頻接收板基本原理
七.發射機基本原理
SOR NUMBER: SHEET 3 of 18
B+
SOR NUMBER: SHEET 4 of 18 二.電源迴路設計
U1
1.TNR為突波吸收器,可有效吸收正負SURGE。
2.D1可阻隔逆向輸入電壓,避免後端元件因逆向電壓燒毀。
3.Z1(27V/1W Zener)可將突波吸收器未能完全吸收的SURGE穩壓至27V。
4.R1(100Ω,1/2W)為Z1的限流電阻,可避免過大的電流將Z1燒毀。
5.C3、C4、C5、C6為穩壓濾波電路,確保5V電源之穩定,不受外在干擾影響。
6.建議值:TNR=27V突波吸收器
D1=4003
R1=100Ω 1/2W
C1=104P
C2=220uF/35V
C3=104P
C4=220uF/16V
SOR NUMBER: SHEET 5 of 18 二. 輸入介面設計
輸入介面大體可分為負觸發(Active Low)及正觸發(Active High)兩種
1.負觸發(Active Low)
V1
*C1可消除ESD,須盡量靠近Connector端。
*D1可阻隔外部電壓影響到內部介面。
*R1為提昇(Pull-Up)電阻,其值不可太大,以避免外部開關入水後產生水電阻時,造成輸入端降為低準位,使得主機誤動作。
*R2、R3為分壓電阻,將電池電壓(約12V)降至一般CPU可接受電壓位準。
*C2為濾波電容,可濾除開關作動時的彈跳。
*建議值:R1=1.3K(1206 size)
R2=27K
R3=47K
C1=103P(耐壓100V)
C4=102P
SOR NUMBER: SHEET 6 of 18 何謂水電阻?
V1
為何Pull-up電阻(R1)的阻值大小會決定主機對水阻抗的耐受能力?
V1
SOR NUMBER: SHEET 7 of 18 假設 V1=+12V
SOR NUMBER: SHEET 8 of 18
2.正觸發(Active High)
*C1可消除ESD,須盡量靠近Connector端。
*D1可阻隔外部電壓影響到內部介面。
*R1為接地 (Pull-Down)電阻,可吸收Surge。
*R2、R3為分壓電阻,將輸入電壓(約12V)降至一般CPU可接受電壓位準。
*C2為濾波電容,可濾除開關作動時的彈跳。
*建議值:R1=5.6K(1206 size)
R2=27K
R3=47K
C1=103P(耐壓100V)
C4=102P
SOR NUMBER: SHEET 9 of 18 三. 輸出介面設計
防盜器輸出大體可分為控制馬達、燈泡、Relay等負載
1.馬達控制介面
*可使用電晶體驅動內部Relay,但需在Relay兩端並接一個二極體,以吸收Relay 的反電動勢
*可使用IC 2003驅動內部Relay,因在IC內部即有內建一顆二極體,因此不需要再另外接二極體,但須將IC 2003的第9 PIN接至與Relay相同的正電源。
SOR NUMBER: SHEET 10 of 18
2.室內燈控制介面
*室內燈若需要慢滅亦或慢亮功能,需使用High speed FET執行PWM動作。
*D1、C1可有效吸收因PWM作動時所產生的高頻散射。
*建議值:TR1=2SK1417
D1=Diode 4003
C1=103P
SOR NUMBER: SHEET 11 of 18 控制
*ACTR需要做正反轉動作,因此要控制馬達的兩端,平常時將ACTR兩端接至Ground,一方要作動時再經由Relay將其驅動至B+。
*電感性馬達作動後皆會產生反電動勢,一般會在兩端加突波吸收器或無極性電容來吸收反電動勢;若不加突波吸收元件,其反電動勢會流入Ground,進而會
影響其他相同Ground的零件正常工作。
*另外一種設計方式是將ACTR的Ground獨立,與其他元件的Ground分開,如
以下圖示:
SOR NUMBER: SHEET 12 of 18 控制Relay
*控制外部Relay可利用電晶體或IC2003來做驅動,為吸收Relay的反電動勢,需加上Z1(27V/1W Zener )來吸收反電動勢。
SOR NUMBER: SHEET 13 of 18 四.CPU介面設計
*U1為Voltage detect IC,當電源下降至CPU最低工作電壓之前時,U1會輸出 "LOW "準位,事先將CPU Reset,避免電壓在CPU臨界工作電壓附近變
動時,造成CPU內部記憶體錯亂而誤動作或當機。
*在陶瓷震盪器兩端並接一個R1(1MΩ)電阻可增加震盪的穩定度。
*C1、Z1是防止Surge干擾到CPU正常動作。
*建議值:U1的偵測電壓為4.2 V
R1=1MΩ
Z1=5.6V Zener
C1=2.2uF/16V