数电实验报告

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

电子技术实验

数字部分

实验一组合逻辑电路分析实验内容一:

VCC

5V

J1 Key = A

J2 Key = B

J3

Key = C

J4 Key = D

U1A

74LS00D

U1B

74LS00D

U1C

74LS00D

1

2

3

4

5

6

X1

2.5 V

7

VCC

将上图的逻辑关系记录在表1中

A B C D Y

0 0 0 0 0

0 0 0 1 0

0 0 1 0 0

0 0 1 1 1

0 1 0 0 0

0 1 0 1 0

0 1 1 0 0

0 1 1 1 1

1 0 0 0 0

1 0 0 1 0

1 0 1 0 0

1 0 1 1 1

1 1 0 0 1

1 1 0 1 1

1 1 1 0 1

1 1 1 1 1

实验内容二:

密码锁的开锁条件是:拨对密码,钥匙插入锁眼将电源接通,当两个条件同时满足时,开锁信号为“1”,将锁打开。否则,报警信号为“1”,接通警铃。分析密码ABCD 是什么?

X12.5 V

X22.5 V

VCC

5V

U1A 74LS00D

U1B 74LS00D

U1C 74LS00D

U1D 74LS00D

U2A

74LS00D U2B

74LS00D

U2C

74LS00D

U3A

74LS20D

34

6

VCC

5

7

8

9

10111

212

A B C D

ABCD=1001

实验二 组合逻辑实验(一)半加器和全加器

一.实验目的

1.熟悉门电路设计组合逻辑电路的原理和方法步骤

二.预习内容

1. 复习用门电路设计组合逻辑电路的原理和方法步骤

2. 复习二进制数的运算

3. 利用下列元器件完成:

① 完成用异或门、与或非门、与非门设计全加器的逻辑图。 ②

完成用异或门设计三变量判奇电路的原理图

三.实验内容

1. 用异或门、与或非门、与非门组成全加器

U1A

74LS86D

U1B

74LS86D

U2A

74LS51D

8

1121391011

U3A 74LS00D

4

VDD

5V J1

Key = Space

J2Key = Space

J3

Key = Space

35

VDD

X1

2.5 V

X2

2.5 V

6

7

1

8

实验结果填入下表中: 被加数A i 0 1 0 1 0 1 0 1 加数B i 0 0 1 1 0 0 1 1 前级进位C i-1

0 0 0 0 1 1 1 1 和S i 0 1 1 0 1 0 0 1 新进位C i 0

1

1

1

1

2. 用异或门设计3变量判奇电路,要求变量中1的个数为基数是,输出为1,否则为0。

X1

2.5 V

VDD

5V

J1Key = Space J2

Key = Space J3

Key = Space

VDD

4

U2A

74LS136D

U2B 74LS136D

R11k¦¸

VDD 5V VDD 5

3

R21k¦¸

VDD

5V VDD 1

20

实验结果填入下表中: 输入A 0 0 0 0 1 1 1 1 输入B 0 0 1 1 0 0 1 1 输入C 0 1 0 1 0 1 0 1 输出L

1

1

1

1

3.74LS283全加器逻辑功能测试 测试结果填入下表中:

被加数A 4A 3A 2A 1 0111 1001 加数B 4B 3B 2B 1 0001 0111 前级进位C 0 0/1 0/1 和S 4S 3S 2S 1 1000/1001

0000/0001

新进位C 4 0

1

实验三组合逻辑实验(二)数据选择器和译码器的应用

一.实验目的

熟悉数据选择器和数据分配器的逻辑功能和掌握其使用方法

二.预习内容

1.了解所用元器件的逻辑功能和管脚排列

2.复习有关数据选择器和译码器的内容

用八选一数据选择器产生逻辑函数L=ABC+AB C——+A——BC+A—B—C和L=A○+B○+C

三.实验内容

1.数据选择器的使用

当使能端EN=0是,Y是A2、A1、A0和输入数据D0~D7的与或函数,其表达式为:

Y=Σmi·Di (表达式1)

式中mi是A2、A1、A0构成的最小项,显然当Di=1时,其对应的最小项mi在与或表达式中出现。当Di=0时,对应的最小项就不出现。利用这一点,不难实现组合电路。

将数据选择器的地址信号A2、A1、A0作为函数的输入变量,数据输入D0~D7作为控制信号,决定各最小项在输出逻辑函数中是否出现,使能端EN始终表示低电平,这样,八选一数据选择器就成为一个三变量的函数产生器。

①用八选一数据选择器74LS151产生逻辑函数L=ABC+AB C——+A——BC+A—B—C

VDD

5V

A

Key = Space

B

Key = Space

C

Key = Space

U1

74LS151D

~

W

6

D

4

D

1

3

D

2

2

D

3

1

D

4

1

5

D

5

1

4

D

6

1

3

D

7

1

2

A

1

1

C

9

B

1

Y

5

~

G

7

2

X1

2.5 V

4

1

3

VDD

相关文档
最新文档