实验2 五人表决器

合集下载

三人表决器、五人表决器的实验报告

三人表决器、五人表决器的实验报告

三人表决器、五人表决器的实验报告
一 实验目的
1.熟悉Quartus II 软件的基本操作
2.学习使用Verilog HDL 进行设计输入
3.逐步掌握软件输入、编译、仿真的过程 二 实验说明
三人表决器真值表:
输入信号
输出信号
B1 B2 B3 u 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1
1
1
1
逻辑表达式:U=
b1
b2 voter u
本次实验是要设计一个三人表决器。

该电路应有两个数据输入端口b1,b2,b3,电路的输出端口为voter(u
三实验要求
1、完成三人表决器的Verilog HDL程序代码输入并进行仿真
2、采用结构描述方式和数据流描述方式
3、完成对设计电路的仿真验证
四、实验过程
(1)三人表决器:
程序代码
仿真结果
五人表决器:
程序代码
仿真结果
五、实验体会
通过三人表决器和五人表决器的设计,使我们更加熟悉Quartus 软件进行数字系统设计的步骤,以及运用Verilog HDL进行设计输入,并掌握三人表决器和五人表决器的逻辑功能和设计原理,逐步理解功能仿真和时序仿真波形。

三人表决器和五人表决器大体相似,并没有太大的区别。

5人表决器实验报告

5人表决器实验报告

课程设计课程设计名称: EDA课程设计专业班级:电子信息科学与技术学生姓名: *学号: *指导教师: *课程设计时间:2013-2-25~2013-3-8电子信息科学与技术专业课程设计任务书1 设计任务及要求(1)按所布置的题目要求,独立完成全过程;(2)分模块层次化设计;(3)功能模块的底层文件必须用VHDL语言设计,顶层文件可用VHDL语言设计,也可以用原理图设计;(4)对整个系统进行编译、综合、仿真和验证;(5)在CPLD/FPGA实验开发系统试验箱上进行硬件验证。

2设计原理及总体框图表决器就是对于一个行为,由多个人投票,如果同意的票数过半,就认为此行为可行;否则如果否决的票数过半,则认为此行为无效。

本设计就是利用芯片ACEX1K系列的EP1K30TC144-3,拨挡开关模块和LED 模块来实现一个简单的五人表决器的功能。

拨挡开关模块中的键4~键8表示五个人,由5个人来投票,当同意的票数大于或者等于3人时,则认为同意;反之,当否决的票数大于或者等于3人时,则认为不同意。

实验中用5个拨挡开关来表示五个人,当对应的拨挡开关输入为‘1’时,表示此人同意;否则若拨挡开关输入为‘0’时,则表示此人反对。

表决的结果用一个LED(D8)表示,若表决的结果为同意,则D8被点亮,;否则,如果表决的结果为反对,则D8不会被点亮。

同时用七段显示数码管来显示赞成的人数和反对的人数。

程序流程图3 程序设计VHDL程序如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY bjq ISPORT(input:IN STD_LOGIC_VECTOR(4 DOWNTO 0);y:OUT STD_LOGIC;y1,y2:OUT STD_LOGIC_VECTOR(6 DOWNTO 0));END;ARCHITECTURE one OF bjq ISSIGNAL q:STD_LOGIC;SIGNAL q1,q2:STD_LOGIC_VECTOR(6 DOWNTO 0);BEGINPROCESS(input)VARIABLE cnt:INTEGER RANGE 0 TO 5;BEGINcnt:=0;FOR i IN 4 DOWNTO 0 LOOPIF input(i)='1' THENcnt:=cnt+1;END IF;END LOOP;CASE cnt ISWHEN 0 => q<='0';q1<="0111111";q2<="1101101";WHEN 1 => q<='0';q1<="0000110";q2<="1100110";WHEN 2 => q<='0';q1<="1011011";q2<="1001111";WHEN 3 => q<='1';q1<="1001111";q2<="1011011";WHEN 4 => q<='1';q1<="1100110";q2<="0000110";WHEN 5 => q<='1';q1<="1101101";q2<="0111111";WHEN OTHERS => q<='Z';q1<="ZZZZZZZ";q2<="ZZZZZZZ";END CASE;y<=q;y1<=q1;y2<=q2;END PROCESS;END;4 编译及仿真程序的编译及仿真5 硬件调试与结果分析本设计就是利用芯片ACEX1K系列的EP1K30TC144-3,管脚分配如下:实验符号对应附录符号引脚号Input0PIO1327Input1PIO1226Input2PIO1123Input3PIO1022Input4PIO921y10PIO4087y11PIO4188y12PIO4289y13PIO4390y14PIO4491y15PIO4592y16PIO4695y PIO2339y20PIO3273y21PIO3378y22PIO3479y23PIO3580y24PIO3681y25PIO3782y26PIO3883底层文件的编译及仿真没有遇到错误,倒是顶层文件的设计,编译,方正遇到了一些错误,不过经过我的细心查找都得到了圆满的解答,最值得引起的注意就是引脚的锁定,要注意锁定引脚的顺序,输入的引脚锁定比较随意,数码管的引脚锁定容不得丁点儿错误,第一次我就误将引脚的顺序逆序锁定了,这样在硬件调试的时候数码管显示的数字就和输入不一样。

五人表决器的设计说明

五人表决器的设计说明

《数字与逻辑电路基础》课程设计——五人表决器的设计姓名:学号:2015学院:自动任课教师:目录................................................................... (2)引言 (3)摘要.............................................. 错误!未定义书签。

实验设计原理...................................... 错误!未定义书签。

实验步骤.......................................... 错误!未定义书签。

真值表 (4)卡诺图 (5)电路图 (7)Multisim仿真截图 (8)电路设计总结 (8)引言:现在火热的综艺节目都会请一些评委为参赛选手进行通过与否进行评判,最后给出通过与否的结果。

而评委进行表决时,都会有不同结果,此时,就需要一个多人表决器,而本次设计是为五人表决结果的输出,解决了对每一位评委结果的分析,直接给出最终通过与否的结果。

摘要:74HC153芯片是两个四选一数选器共用两个地址码,两个四选一输出端分别输出,两个使能端分别控制,且为低电平有效。

由于只有两个地址输入端,则需要构造第三个地址输入端,两四选一数选器分区工作。

实验设计原理分析:先用扩展法将74HC153设计构成三输入八选一数据选择器,再利用降维法实现五变量到三变量,最后加上适当的基础门电路即可实现五人多路表决器。

最后用Multisim进行仿真实验。

实验步骤如下:一.列出5人表决结果真值表。

二.由真值表画出卡诺图。

(E=0)(E=1)三.用降维图法,令x=E后降为四维变量A,B,C,D并且画出卡诺图如下。

四.令x=D降维写成3维卡诺图如下。

五.由上面的卡诺图结果取相应的原件:1.与门,或门,一个74HC153双四选一数据选择器,探针一个,五开关合一的S1(从上至下一次代表E D C B A),高低电平。

三人表决器五人表决器的实验报告

三人表决器五人表决器的实验报告

三人表决器、五人表决器的实验报告
一 实验目的
1、熟悉Quartus II 软件的基本操作
2、学习使用Verilog HDL 进行设计输入
3、逐步掌握软件输入、编译、仿真的过程 二 实验说明
三人表决器真值表:
输入信号
输出信号
B1 B2 B3 u 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1
1
1
1
逻辑表达式:U=
b1
b2 voter u
b3
本次实验就是要设计一个三人表决器。

该电路应有两个数据输入端口b1,b2,b3,电路的输出端口为voter(u 输出信号)。

三实验要求
1、完成三人表决器的Verilog HDL程序代码输入并进行仿真
2、采用结构描述方式与数据流描述方式
3、完成对设计电路的仿真验证
四、实验过程
(1)三人表决器:
程序代码
仿真结果
五人表决器:
程序代码
仿真结果
五、实验体会
通过三人表决器与五人表决器的设计,使我们更加熟悉Quartus 软件进行数字系统设计的步骤,以及运用Verilog HDL进行设计输入,并掌握三人表决器与五人表决器的逻辑功能与设计原理,逐步理解功能仿真与时序仿真波形。

三人表决器与五人表决器大体相似,并没有太大的区别。

精品基于Multisim的五人表决器设计

精品基于Multisim的五人表决器设计

摘要:本次课程设计的目的是作出一个五人表决器,要求能实现五人表决器的基本功能。

采用了组合电路的设计方法,首先根据表决器的功能写出真值表,得出输出的表达式,再根据卡诺图,得到最简的表达式。

然后使用Multisim设计出原理图,仿真能得到正确的结果。

关键词:五人表决器、74LS283N、7485N、译码显示、表决一、设计目的:(1)、熟悉集成电路的引脚安排。

(2)、掌握Multisim的基本用法。

(3)、掌握74LS283N、7485N等芯片的逻辑功能和译码显示器的使用方法。

(4)、熟悉五人表决器的组成和工作原理。

(5)、熟悉五人表决器的设计。

二、设计思路:(1)、设计表决器的工作电路。

(2)、设计输入电路。

(3)、设计清零电路。

(4)、设计显示输出电路。

三、设计过程:3.1,整体设计思路本次设计的五人表决器根据其实现的功能要求,大概可以分为四大方面:一是5人的按键选择;二是74LS283芯片,对输入电平进行全加;三是7485N芯片,对其进行比较;四是译码显示器对逻辑运算后的结果进行输出显示,完成五人表决器的功能。

根据以上的整体设计思路,五人表决器可以利用以下方框图,作形象的展现。

其总体方框图如图1:——————图1,五人表决器框图结合以上框图,综述如下:第一步:按键选择。

五人评委根据意愿按下按键,即输入逻辑电位。

第二步:全加。

有关芯片对所输进的逻辑电位,进行译码。

第三步:逻辑运算。

对译码后芯片的输出进行逻辑运算。

第四步:显示输出。

将运算结果通过译码显示器输出,显示表决结果。

3.2,各部分的具体电路设计1、按键选择部分的电路设计五人多数表决,只要在规定时间内,赞成人数大于或等于三,则表决通过。

因此,只需将每位表决人的结果相加,判断结果值,然后再将结果值显示出来既可以得到设五个开关作为表决器的五个输入变量,输入变量为逻辑“1”时,表示表决者“赞成”;输入变量为“0”时,表示表决者“不赞成”。

输出逻辑“1”时,表示表决“通过”;输出逻辑“0”时,表示表决“不通过”。

EDA-实验报告

EDA-实验报告

实验一五人表决器设计一、实验目的1 加深对电路理论概念的理解3 加深计算机辅助分析及设计的概念4 了解及初步掌握对电路进行计算机辅助分析的过程二、实验要求制作一个五人表决器,共五个输入信号,一个输出信号。

若输入信号高电平数目多于低电平数目,则输出为高,否则为低。

三、实验原理根据设计要求可知,输入信号共有2^5=32种可能,然而输出为高则有15种可能。

对于本设计,只需一个模块就能完成任务,并采用列写真值表是最简单易懂的方法。

四、计算机辅助设计设A,B,C,D,E引脚为输入引脚,F为输出引脚。

则原理图如1所示图1.1 五人表决器原理图实验程序清单如下:MODULE VOTEA,B,C,D,E PIN;F PIN ISTYPE 'COM';TRUTH_TABLE([A,B,C,D,E]->[F])[0,0,1,1,1]->[1];[0,1,1,1,0]->[1];[0,1,0,1,1]->[1];[0,1,1,0,1]->[1];[1,0,1,1,1]->[1];[1,1,0,1,1]->[1];[1,1,1,0,1]->[1];[1,1,1,1,0]->[1];[1,1,1,0,0]->[1];[1,1,0,1,0]->[1];[1,1,1,1,1]->[1];[1,1,0,0,1]->[1];[1,0,0,1,1]->[1];[1,0,1,0,1]->[1];[1,0,1,1,0]->[1];END五、实验测试与仿真根据题目要求,可设输入分别为:0,0,0,0,0;1,1,1,1,1;1,0,1,0,0;0,1,0,1,1。

其测试程序如下所示:MODULE fivevoteA,B,C,D,E,F PIN;X=.X.;TEST_VECTORS([A,B,C,D,E]->[F])[0,0,0,0,0]->[X];[1,1,1,1,1]->[X];[1,0,1,0,0]->[X];[0,1,0,1,1]->[X];END测试仿真结果如图1.2所示:图1.2 五人表决器设计仿真图可知,设计基本符合题目要求。

五人人表决器数字电路

五人人表决器数字电路

Guangxi University of Science andTechnology数字电子技术基础课程设计课程名称:数字电子技术课题名称: 5人表决器姓名:庞兴文学号: 201200402009院系:计算机学院通信工程专业专业班级:通信121指导教师:张雅兰完成日期: 2014年7月10日目录一.设计任务 (3)二.设计要求 (3)三.设计目的 (3)四.设计思路 (4)五.设计过程 (4)六.设计体会 (10)一、设计任务①设计一个五人表决器。

②通过灯亮来代表表决是否通过二、设计要求①学习使用八选一数据选择器芯片74LS151进行控制。

②当有三个或三个以上的人同意则通过,少于三个同意则被否决。

③用红灯表示五人中亮灯的情况,用绿灯亮表示通过。

三、设计目的本课程设计是在前导验证性认知实验基础上,进行更高层次的命题设计实验,要求学生在教师指导下独立查阅资料、设计、安装和调试特定功能的电子电路。

培养学生利用模拟、数字电路知识,解决电子线路中常见实际问题的能力,使学生积累实际电子制作经验,目的在于巩固基础、注重设计、培养技能、追求创新、走向实用用已学过的知识和对数字电子技术的基本理论,基本概念,基本方法和单元电路,逻辑部件的深入认识,而拓宽思路,扩大视野,进一步巩固,扩充所学知识,提高分析问题和解决问题的能力。

(1)熟悉集成电路的引脚及安排。

(2)掌握各芯片的逻辑功能及控制方法。

(3)学习multisim11.0仿真。

(4)学习Altium designer软件四、设计思路(1)设计表决工作电路(2)设计不同开关控制数据选择器(3)设计输出显示电路五、设计过程5.1、方案论证图5.1 五人表决器的结构框图1. 当按下开关时,代表同意赞成,开关没有按下去时,表示不赞成。

评委按照自己的意愿投票,选择是否按下开关,即选择逻辑电位。

2. 对逻辑电位进行数据选择。

3. 对选择后芯片的输出进行显示。

5.2、系统原理五人表决器,只要赞成人数大于或等于三,则表决通过。

5人表决开关电路

5人表决开关电路

程序:
#include<stdio.h>
int vote(int a,int b,int c,int d,int e)
{
if(a&&b&&c||a&&b&&d||a&&b&&e||a&&c&&d||a&&c&&e||a&&d&&e||b&&c&&d||b&&c&&e||b&&d &&e||c&&d&&e)
return 1;
else
return 0;
}
int main()
{
int a,b,c,d,e;
printf("输入五个人的表决意愿(0或1,空格分开):");
scanf("%d%d%d%d%d",&a,&b,&c,&d,&e);
if(vote(a,b,c,d,e))
printf("表决通过!\n");
else
printf("表决不通过!\n");
}
【实验结果分析】
【实验心得】
通过这次五人表决开关电路的实验,加深了我对五个基本联结词(否定、合取、析取、条件、双条件)的理解、基本掌握了利用基本等价公式化简公式的方法。

为今后的学习打下了扎实的基础。

实验2 五人表决器(无源码)

实验2  五人表决器(无源码)

-1-
制作人:程鸿亮
长安大学 电子与控制工程学院 电子科学与技术系
赞成 票数
反对 票数
清零 锁存
4. 用实验平台的 LED 发光阵列实现表决结果和每人的表决信号:
⒈⒉⒊⒋⒌⒍⒎⒏ ⒐⒑⒒⒓⒔⒕⒖⒗
注:要求 LED1 显示判决赞成(led_agr)信号,LED8 显示判决反对(led_opp)信号。 LED3、LED4、LED5 同时显示判决结束信号。LED10、LED11、LED12、LED13、 LED14 显示 5 人的表决信号。
长安大学 电子与控制工程学院 电子科学与技术系
通过对话框中的 Hardware Setup 按钮,选择下载设备:USB-Blaster。参照上图所 示的选项,点击 Start 完成下载。 五、实验结果
以下是对参考代码的编译下载后的部分图例:
说明:初始状态中,分别显示同意和反对票数的数码管 6 和数码管 5 输出“FF”, 表示可以进行新的一次表决操作。此时拨动开关有两个处于高电平(同意), LED14、LED13 对应被点亮。
I/O31
D9
I/O32
D8
I/O33
D7
I/O34
C9
I/O35
H7
I/O36
Y7
I/O37
Y13
I/O38
U20
I/O39
K20
引脚名称 I/O40 I/O41 I/O42 I/O43 I/O44 I/O45 I/O46 I/O47 I/O48 I/O49 PIO60 PIO61 PIO62 PIO63 PIO64 PIO65 PIO66 PIO67 PIO68 PIO69 PIO70 PIO71 PIO72 PIO73 PIO74 PIO75 PIO76 PIO77 PIO78 PIO79

proteus五人表决器仿真

proteus五人表决器仿真

Proteus五人表决器仿真1. 简介在现代社会中,民主决策和多数决策已成为一种常见的决策方式。

为了更方便和高效地进行集体决策,设计和开发一种能够模拟多人表决过程的仿真器是非常重要的。

Proteus五人表决器仿真正是为了满足这一需求而开发的一款软件。

2. Proteus五人表决器的原理Proteus五人表决器仿真基于五人表决的原理进行工作。

五人表决是一种常见的决策方式,即在一个团队或组织中,每个成员被赋予一个平等的表决权,根据多数的意见来做出最终的决策。

Proteus五人表决器仿真通过模拟五个虚拟成员的参与和表决过程来实现多人表决。

每位虚拟成员都会被赋予一个随机生成的身份和意见,他们会按照一定的规则进行表决。

通过模拟多次表决和统计每次表决的结果,Proteus五人表决器能够帮助用户更好地理解多人表决的过程和结果。

3. Proteus五人表决器的功能Proteus五人表决器仿真具有以下功能:3.1 设置虚拟成员用户可以根据需要设置虚拟成员的数量和身份。

Proteus五人表决器可以支持更多或更少的虚拟成员,让用户能够更好地模拟实际情况。

3.2 设定表决规则在进行仿真之前,用户可以设定表决规则,例如是否允许弃权、是否允许平局等。

这些规则将影响到最终的决策结果。

3.3 进行多次表决Proteus五人表决器可以进行多次表决,并记录每次表决的结果和统计信息。

用户可以根据需要设置表决次数,这有助于对多人表决过程和结果的分析和理解。

3.4 查看汇总统计Proteus五人表决器可以生成汇总统计信息,包括每位虚拟成员的表决情况和整体的表决结果。

用户可以根据这些统计信息来评估多人表决的效果和影响。

4. Proteus五人表决器的应用场景Proteus五人表决器仿真可以广泛应用于各种集体决策场景,例如:4.1 公司董事会决策在公司董事会会议中,通常需要对某些决策进行表决。

Proteus五人表决器可以帮助董事会成员更好地理解每个决策的支持程度和反对程度,从而做出更明智的决策。

实验:5人表决器的VHDL设计

实验:5人表决器的VHDL设计

QALL<=SUM; IF (SUM >= 3) THEN QQ<='1'; ELSE QQ<='0'; END IF; END IF; END IF; END PROCESS; END FUNG;
方案三:设计一个五人表决器。要求:对
某一个问题有三人或三人以上表示同意时, 此程序编译没通过) 表决器发出同意的信号。 (此程序编译没通过)
"10" when "11100", "10" when "11010", "10" when "10110", "10" when "01110", "10" when "11001", "10" when "10011", "10" when "01111", "10" when "10111", "10" when "11011", "10" when "11101", "10" when "11110", "10" when "11111", "01" when others; END concurrent;
方案六:设计一个五人表决器。要求:对某 设计一个五人表决器。要求:
一个问题有三人或三人以上表示同意时,表决 一个问题有三人或三人以上表示同意时, 三人或三人以上表示同意时 此程序编译通过) (此程序编译通过) 器发出同意的信号。 器发出同意的信号。

五人表决器的设计

五人表决器的设计

数字电路课程设计报告书课题名称 五人表决器的设计姓 名 学 号院、系、部 物理与电信工程系 专 业 电子信息工程指导教师2008年 07 月06日※※※※※※※※※ ※※ ※※ ※※2006级学生数字电路 课程设计五人表决器的设计1 设计目的(1)熟悉集成电路的引脚安排。

(2)掌握各芯片的逻辑功能及使用方法。

(3)了解面包板结构及其接线方法。

(4)了解五人表决器的组成及工作原理。

(5)熟悉五人表决器的设计与制作。

(6)熟悉 EWB 软件的运用,用该软件仿真结果。

2 设计思路(1)设计表决器工作电路。

(2)设计输入电路。

(3)设计清零电路。

(4)设计输出显示电路。

3 设计过程3.1方案论证数字表决器总体方框图如图1所示。

图1 五人表决器框图1.表决时,评委根据自己意愿投票,选择按键,即输入逻辑电位。

2.对逻辑电位进行译码。

3.对译码后芯片的输出再进行逻辑运算。

4.将运算结果通过指示灯输出,显示表决结果。

3.2电路设计五人表决器电路如图2所示。

图2 工作原理接线图该电路完成三个功能:一是通过清零端由主持人控制电路工作状态,明确表决器是否在工作;二是通过输入电路输入各评委的投票结果;三是通过输出电路输出并显示投票结果。

工作过程:由主持人控制的开关S打到低电平时,通过与门,输出全部为低电平,则所有灯泡都熄灭,不显示任何投票结果,表决器处于不工作状态。

当主持人宣布投票开始后,各评委开始投票。

根据电路输入端可知,输入为高电平有效,若评委同意该选手晋级,则调拨开关,使之打到高电平,输入就为高电平;若评委不同意该选手晋级,则调拨开关,使之打到低电平,输入就为低电平。

而该表决器工作电路是通过用74HC139 2-4线译码器与74HC138 3-8线译码器发生其功能的,输入各评委的投票结果,使之成为有效二进制数,再通过芯片作用输出,且输出为低电平有效。

但是灯泡是在高电平时才亮,故输出端用与非门输出,使之输出最终为高电平,使灯泡能亮,显示投票结果。

单片机课程设计报告(五人表决器)

单片机课程设计报告(五人表决器)

目录一、方案设计 (2)二、硬件电路设计 (2)三、软件设计说明 (6)四、程序清单 (7)五、制作调试说明 (12)六、操作使用说明 (13)七、总结 (13)单片机课程设计一、方案设计1、设计题目:5人表决器2、设计要求:1)、可供5—7个人进行表决,每个人有一个“同意”和一个“反对”按键,故一个人需要两个按键,表决时两个键先按下的一个有效,同时按下则表示无效,每次表决每个按键只能是第一次按下的有效,多按无效,用单片机设计表决器是硬件电路与软件设计相结合的一种设计,因此在硬件电路只能实现按键的按下与释放,不能智能的实现检测按键被按下几次,则可用软件设计来实现其功能。

2)会议主持人可利用按键控制表决的开始与结束,点亮黄灯用于显示表决开始,熄灭黄灯表示结束,并将表决结果用红灯与绿灯显示。

当不相等时,“同意”多于“反对”点亮绿灯,“同意”少于“反对”点亮红灯。

3)在实现上述功能的基础上增加“同意”数和“反对”数的显示。

二、硬件电路设计1、硬件设计思路:此次设计的题目是5人表决器,分析得设计的硬件电路选用P1口与P2口作为同意与反对按键的输入端。

又表决的开始与结束是由主持人来控制的,因此需要两个按键来表示表决的开始与结束,因此可采用外部中断0与外部中断1来控制表决的开始于结束。

故设计总共需要按键12个。

设计要求中需要四盏灯,分变为一个黄灯,一个绿灯和二个红灯,三盏灯用于输出显示,因此也可以征用单片机的I/O口,由于P1口与P2口作为同意与反对按键的输入端且P0口当做输出端口时可以不用接上拉电阻,因此可将三个显示灯接在P0口用于显示表决的结果。

还有一盏红灯用来做电源指示灯。

2、元器件参数确定:设计要求中需要三盏灯(黄灯,绿灯和红灯)用于输出显示,选用P0口的3个端口与显示灯相连接用于输出,由于输出端口输出的高电平一般为5V,而发光二极管允许的最大电流为5mA,因此需要用到限流电阻,发光二极管可降2V的电压,则限流电阻上的压降为3V,那么限流电阻的最小阻值为R=3V/5mA=600欧姆,由于输出的高电平不是5V,故用510欧姆的限流电阻。

5人表决器课程设计

5人表决器课程设计

5人表决器课程设计一、课程目标知识目标:1. 学生能理解并掌握5人表决器的电路原理和设计方法;2. 学生能了解数字电路基础知识,如逻辑门、触发器等;3. 学生能了解表决器在实际应用中的功能及作用。

技能目标:1. 学生能运用所学知识,设计并搭建简单的5人表决器电路;2. 学生能运用逻辑门和触发器进行数字电路分析和设计;3. 学生能通过实际操作,提高动手实践能力和团队协作能力。

情感态度价值观目标:1. 学生能对数字电路产生兴趣,提高学习积极性;2. 学生能在课程中培养解决问题的能力和创新思维;3. 学生能认识到团队合作的重要性,树立团队协作的意识。

课程性质:本课程为信息技术课程,以实践操作为主,注重培养学生的动手能力和创新思维。

学生特点:五年级学生,具备一定的逻辑思维能力和动手操作能力,对新鲜事物充满好奇。

教学要求:结合学生特点,采用启发式教学,引导学生主动探究,注重培养学生的实践能力和团队协作精神。

通过本课程的学习,使学生能够掌握5人表决器的相关知识,提高学生的信息技术素养。

二、教学内容本课程教学内容主要包括以下几部分:1. 数字电路基础知识- 逻辑门原理及应用;- 触发器的种类及工作原理;- 数字电路的基本连接方式。

2. 5人表决器电路设计- 表决器原理及功能;- 5人表决器电路图设计;- 电路元件的选择及连接方法。

3. 实践操作- 搭建简单的5人表决器电路;- 调试和测试电路功能;- 分析实验结果,优化电路设计。

4. 团队合作与展示- 分组进行电路设计,培养团队协作精神;- 各小组展示成果,分享设计心得;- 评价与反馈,提高学生的表达和沟通能力。

教学内容参考教材相关章节,结合课程目标进行组织。

教学大纲安排如下:1. 数字电路基础知识(1课时)2. 5人表决器电路设计(2课时)3. 实践操作(3课时)4. 团队合作与展示(1课时)在教学过程中,注意引导学生主动探究,结合实际操作,使学生在实践中掌握知识,提高能力。

基于Multisim的五人表决器设计

基于Multisim的五人表决器设计

摘要:本次课程设计的目的是作出一个五人表决器,要求能实现五人表决器的基本功能。

采用了组合电路的设计方法,首先根据表决器的功能写出真值表,得出输出的表达式,再根据卡诺图,得到最简的表达式。

然后使用Multisim设计出原理图,仿真能得到正确的结果。

关键词:五人表决器、74LS283N、7485N、译码显示、表决一、设计目的:(1)、熟悉集成电路的引脚安排。

(2)、掌握Multisim的基本用法。

(3)、掌握74LS283N、7485N等芯片的逻辑功能和译码显示器的使用方法。

(4)、熟悉五人表决器的组成和工作原理。

(5)、熟悉五人表决器的设计。

二、设计思路:(1)、设计表决器的工作电路。

(2)、设计输入电路。

(3)、设计清零电路。

(4)、设计显示输出电路。

三、设计过程:3.1 整体设计思路本次设计的五人表决器根据其实现的功能要求,大概可以分为四大方面:一是5人的按键选择;二是74LS283芯片,对输入电平进行全加;三是7485N芯片,对其进行比较;四是译码显示器对逻辑运算后的结果进行输出显示,完成五人表决器的功能。

根据以上的整体设计思路,五人表决器可以利用以下方框图,作形象的展现。

其总体方框图如图1:——————图1 五人表决器框图结合以上框图,综述如下:第一步:按键选择。

五人评委根据意愿按下按键,即输入逻辑电位。

第二步:全加。

有关芯片对所输进的逻辑电位,进行译码。

第三步:逻辑运算。

对译码后芯片的输出进行逻辑运算。

第四步:显示输出。

将运算结果通过译码显示器输出,显示表决结果。

3.2 各部分的具体电路设计1、按键选择部分的电路设计五人多数表决,只要在规定时间内,赞成人数大于或等于三,则表决通过。

因此,只需将每位表决人的结果相加,判断结果值,然后再将结果值显示出来既可以得到设五个开关作为表决器的五个输入变量,输入变量为逻辑“1”时,表示表决者“赞成”;输入变量为“0”时,表示表决者“不赞成”。

输出逻辑“1”时,表示表决“通过”;输出逻辑“0”时,表示表决“不通过”。

单片机实习五人多数表决器

单片机实习五人多数表决器

51单片机课程设计学院:电子与信息工程学院班级:测控09-2姓名:xxx学号:xxx指导教师:程万胜五人多数表决器一、设计的要求及目的本课程设计是一个基于单片机系统实验箱,以STC10F04单片机为核心控制元件的五人多数表决器,通过时间的限制结合数码管、、发光二极管等器件构成一个简易的五人表决器。

利用了单片机的延时电路、按键复位电路、时钟电路、定时中断等电路,当时间超过规定,以后的投票都视为无效。

从而实现表决功能。

具体要求如下:1. 五人多数表决逻辑:多数通过;2. 在主持人控制下,10秒内表决有效;3. 采用数码管显示表决10秒倒计时;4. 表决结束后用发光二极管及数码管显示表决结果,数码管显示结果形式: 亮--通过,不亮--不通过;5. 系统设置复位按钮,按动后,重新开始表决。

二、电路组成及各部分选定方案(1)软件设计流程图大于小于开始 系统初始化 开始按键的检测 循环检测表决同意按键 等待中断 中断程序 调用延时程序 判断选择人数是否大于3 灯亮 灯不亮亮 中断返回结束(2)电路原理图三.电路工作原理简述及器件说明五个人分别控制一个按钮,同意者按下按钮,判断同意人数是否大于或等于三人。

如满足以上要求,显示灯亮;反之,不亮。

(1)STC芯片介绍STC10F04单片机的定时器0 /定时器1/串行口与传统8051兼容,增加了独特波特率发生器,省去了定时器2。

传统8051的1111条指令执行速度全面提速,最快的指令快24倍,最慢的指令快3倍。

1.增强型8051 CPU,1T,单时钟,机器周期,指令代码完全兼容传统80512.工作电压:5.5V~3.8/3.3V3.工作频率范围:0~35MHz,相当于普通8051的0~420MHz4.应用程序空间: 4K字节5.RAM:256字节6.通用I /O(40/36个),复位后为:准双向口/弱上拉(普通8051传统I/O)可设置成四种模式:7.准双向口/弱上拉,推挽/强上拉,仅为输入/高阻,开漏每个I/O口驱动能力均可达到20mA,但整个芯片最大不要超过100mA8.ISP(在系统可编程)/IAP(在应用可编程),无需专用编辑器,无需专用仿真器,可通过串口(RXD/P3.0,TXD/P3.1)直接下载用户程序,数秒即可完成一片9.看门狗10.内部集成MAX810专用复位电路(晶体频率在 24MHz以下时,要选择高的复位门槛电压,如4.1V以下复位,晶体频率在12MHz以下时,可选择低的复位门槛电压,如3.7V以下复位,复位脚接1K电阻到地)11.内置一个对内部Vcc进行掉电检测的掉电检测电路,可设置为中断或复位,5V单片机掉电检测门槛电压为4.1/3.7V附近12.时钟源:外部高精度晶体/时钟,内部R/C振荡器,用户在下载程序时,可选择是使用内部R/C振荡器还是外部晶体/时钟.常温下内部R/C振荡器频率为:4MHz~8MHz.精度要求不高时,可选择使用内部时钟,但因为有制造误差和温漂,以实际测试为准13.2个16位定时器(与传统8051兼容的定时器 /计数器,16位定时器T0和T1)14.3个时钟输出口,可由T0的溢出在P3.0/T0输出时钟,可由T1的溢出在P3.5/T1输出时钟外部中断I/O口有5路,支持传统的下降沿中断或低电平触发中断。

五人投票器操作说明

五人投票器操作说明

五人投票器操作说明
1. 五人多数表决,只要在规定时间内,赞成人数大于或等于三,则表决通过。

因此,只需将每位表决人的结果相加,判断结果值。

设五个开关作为表决器的五个输入变量,输入变量为逻辑“1”时,表示表决者“赞成”:输入变量为“0”时,表示表决者“不赞成”。

输出逻辑“1”时,表示表决“通过”;输出逻辑“0”时,表示表决“不通过”。

当表决器的五个输入变量中有3个以上(含3个)为“1”时。

则表决器输出为“1”;否则为“0”。

2. 主持人通过按键来控制表决的开始与复位,可有两个外部中断来实现,按下外部中断0的按键式表示表决开始,黄灯亮,按下外部中断1是表示表决结束;当表决结束后统计“同意”和“反对”的票数,“同意”的票数大于“反对”的票数时,绿灯被点亮。

在扩展时加上了同意数和剩余时间数的显示,可以通过两个数码管。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
相关文档
最新文档