长沙理工大学 数字电子技术基础复习试卷及答案 (5)

合集下载

【精品】数字电子技术基础试卷及答案8套(可编辑

【精品】数字电子技术基础试卷及答案8套(可编辑

数字电子技术基础试卷及答案8套------------------------------------------作者------------------------------------------日期数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。

设各触发器初态为“0”。

AB二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。

试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。

八选一数据选择器输出端逻辑表达式为:Y=Σm i D i,其中m i是S2S1S0最小项。

23FM 2 M 1 F0 01 1101三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。

要求用三个3输入端与门和一个或门实现。

四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。

123Y ACY ABC ABC BC Y BC ABC=⎧⎪=++⎨⎪=+⎩ 74LS138逻辑表达式和逻辑符号如下所示。

五.(15分)已知同步计数器的时序波形如下图所示。

试用维持-阻塞型D 触发器实现该计数器。

要求按步骤设计。

六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。

图5-1图5-2七.45八.(10分) 电路下如图所示,按要求完成下列问题。

1.指出虚线框T1中所示电路名称.2.对应画出V C 、V 01、A 、B 、C 的波形。

并计算出V 01波形的周期T=?。

157 6 8 42 R 1NE5553R 2C1Vc+0.01uJK 1QQ&&V CCV 01ABCC 10K10KT 1T 267数字电子技术基础2一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v 。

最新长沙理工大学数字电子技术基础试卷数电试卷题库参考答案(01-10)

最新长沙理工大学数字电子技术基础试卷数电试卷题库参考答案(01-10)
精品文档
数字电子技术试卷(1)参考答案
一•填空
1、1111011,7B2、86 1
3、 与,或,非4、0,1,高阻
5、真值表,逻辑图,逻辑表达式,卡诺图,波形图(时序图)
6、波形的整形7、20伏
&并行A/D,串并行A/D,逐次比较A/D,双积分A/D(三种) 二•判断题
1.X2•V3.X4.25.2
111
1
n1n
3Qn=D D =TQ +TQ
4.65.1伏6.16 ,8
7.1.1RC&转换速度,转换精度
二、回答问题(10) 不正确。当X=0时,丫丰乙等式仍然成立。
正确。只有X=Y=O或X=Y=1时,等式X+Y=XY才成立。
3.简答(10分)
1.答:RS触发器:Qn_S・RQn且RS = 0
JK触发器:Qn+=JQn+KQn冲rs触发器有约束方程,因为
RS触发器有不允许的输入条件。
2证.右=AbCBC(A A) =B(AC C) =B(A C)
左=AB+BC=B(A+C)证毕!
4.用卡诺图化简(10分)①丫二A・D②y=b・Ad・ac
5.(15分)根据图1,可列出丫得真值表,真值表可得丫
得卡诺图,化简得
Y = A B A CB C=A B A C B C
-:!
*U
a—I—一
a~lI—I
nn
精品文档
1
©Q2,K1=1J2=XEQ1,K2=1
七.
精品文档
0 0 10
Do
DiD2D3
EP
CO
ET
74161一
LD
CP
Rd

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术基础 第五章、第六章习题参考答案

数字电子技术基础  第五章、第六章习题参考答案

第五章锁存器和触发器
1、1n n Q S RQ +=+, 0SR =
2、n
Q , 0 3、32
4、T
7、
A B
J
4-13题解图
8、
D=B A ⊕
第六章时序逻辑电路
1、输入信号,原来的状态
2、异
3、n
4、4,4
5、反馈清零、反馈置数
6、N
7、状态方程和输出方程:
8、激励方程
状态方程
输出方程
Z=AQ1Q0
根据状态方程组和输出方程可列出状态表,如表题解6.2.4所示,状态图如图题解6。

2.4所示。

14、
15、状态方程为:
24、解:74HC194功能由S1S0控制
00 保持,01右移10 左移11 并行输入
当启动信号端输人一低电平时,使S1=1,这时有S。

=Sl=1,移位寄存器74HC194执行并行输人功能,Q3Q2Q1Q0=D3D2D1D0=1110。

启动信号撤消后,由于Q。

=0,经两级与非门后,使S1=0,这时有
S1S0=01,寄存器开始执行右移操
作。

在移位过程中,因为Q3Q2、
Q1、Q0中总有一个为0,因而能
够维持S1S0=01状态,使右移操作
持续进行下去。

其移位情况如图题
解6,5,1所示。

该电路能按固定的时序输出低电平
脉冲,是一个四相时序脉冲产生电
路。

长沙理工大学 数字电子技术基础复习试卷及答案 (10)

长沙理工大学 数字电子技术基础复习试卷及答案  (10)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(11)一、选择(20分)1、一个四输入端与非门,使其输出为0的输入变量取值组合有 种。

A.15B.7C.3D.12、对于JK 触发器,若J=K ,则可完成 触发器的逻辑功能。

A.R SB.DC.TD.T ˊ 3、为实现将JK 触发器转换为D 触发器,应使 。

A.J =D ,K =DB. K =D ,J =DC.J =K =DD.J =K =D 4、多谐振荡器可产生 。

A.正弦波B.矩形脉冲C.三角波D.锯齿波 5、石英晶体多谐振荡器的突出优点是 。

A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭6、把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。

A.4B.5C.9D.20 7、N 个触发器可以构成最大计数长度(进制数)为 的计数器。

A.NB.2NC.2ND. 2N 8、同步时序电路和异步时序电路比较,其差异在于后者 。

A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关 9、五个D 触发器构成环形计数器,其计数长度为 。

A.5B.10C.25D.32 10、一位8421BCD 码计数器至少需要 个触发器。

A.3B.4C.5D.10 二、填空题(20分)1、逻辑函数F=A +B+C D 的反函数F = 。

2、逻辑函数F=A (B+C )·1的对偶函数是 。

3、已知函数的对偶式为B A +BC D C ,则它的原函数为 。

4、时序逻辑电路按照其触发器是否有统一的时钟控制分为 时序电路和 时序电路。

5、如下图题2-5a 和图题2-5b 所示的电路,写出对应的逻辑关系表达式Y1= , Y2= 6、完成数制转换(11011.110)2 =( )10 = ( )16 (29)10 =( )2 = ( )16三、(12分)用卡诺图法化简下列函数为最简与或..式,并用与非..门实现电路 (1) F1(A ,B ,C ,D )=∑m (2,3,6,7,8,10,12,14) (2) F2(A ,B ,C ,D )=D C AB C B A C B C A B A ++++四、(15分)试画出用3线-8线译码器74LS138和必要的门电路产生如下多输出逻辑函数的逻辑图⎪⎩⎪⎨⎧+=++==CAB C B Y BC C B A C B A Y AC Y 32174LS138 4,74LS138逻辑电路图如图题4 S 1 32S S + A2A1 A0 0Y 1Y 2Y3Y 4Y5Y 6Y 7Y⨯⨯ ⨯ ⨯ 11 1 11 11 1 ⨯1 ⨯⨯⨯1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 1 1 0 1 1 1 1 1 1 1 0 0 1 0 1 1 0 1 1 1 1 1 1 0 0 1 1 1 1 1 0 1 1 1 1 111111111图题2-5a 图题2-5b表题41010********* 1011011111101 1011111111110五、(13分)施密特触发器CT1014组成图题5a所示电路,图题5b为CT1014的电压传输特性曲线,试定性画出Va和Vo处的波形。

长沙理工大学 数字电子技术基础复习试卷及答案 (6)

长沙理工大学 数字电子技术基础复习试卷及答案  (6)

长沙理工大学数字电子技术基础复习试卷及答案数字电子技术试卷(06)一、数制转换(12)1、(10010111)2=( )16=( )102、(8C)16=( )2=( )103、( 127 )10=( )2=( )164、( 110101.11)8=( )165、(-1101B)原码=( )反码=( )补码二、选择填空题(12)1)、以下的说法中,——是正确的。

a) 一个逻辑函数全部最小项之和恒等于0b )一个逻辑函数全部最大项之和恒等于0c )一个逻辑函数全部最大项之积恒等于1d )一个逻辑函数全部最大项之积恒等于02)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。

a )A或B有一个接1 b )A或B有一个接0c )A和B并联使用d )不能实现3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。

a )RS=0 b )R+S=1c )RS=1d )R+S=04)、用8级触发器可以记忆——种不同的状态。

a )8b )16c )128d )2565)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。

a )8和8b )6和3c )6和8d )3和6三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)(1)、D C A D C A C B A D C ABD ABC Y +++++=(2)、D C B A D C B A D C A Y ++++=,给定约束条件为:0=+++++ABCD D ABC D C AB D C AB CD B A D C B A四、证明下列逻辑恒等式(方法不限)(12)(1)、1))(()(=+++++C B D B A C B D C C B A(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(五、设计一位二进制全减器逻辑电路。

(D=A-B-CI,A:被减数,B:减数,CI:借位输入,D:差,另有CO:借位输出)(16)六、分析如下时序电路的逻辑功能。

长沙理工大学数字电子技术试卷

长沙理工大学数字电子技术试卷

长沙理工大学考试试卷2………………………………………………………………………………………………………试卷编号 2 拟题教研室(或教师)签名 教研室主任签名………………………………………………………………………………………………………课程名称(含档次) 课程代号专 业 电子信息工程 层次(本、专) 本科 考试方式(开、闭卷) 闭卷 一、填空(每空1分,共20分)1、二进制数101001对应的八进制数为 、十六进制数为 。

2、十进制数59对应的二进制数为 、8421BCD 码为 。

3、逻辑函数D C AB L +=的对偶函数为 、反函数为 。

4、逻辑函数C A AB C B A L +=),,(的最小项表达式为 。

5、描述时序电路逻辑功能的方程有输出方程、激励方程和 方程。

6、555定时器构成的基本施密特触发器没有外接控制电压时,正、负向阈值电压分别为 和 ,回差电压为 。

7、8位并行比较型A/D 转换器中的电压比较器有 个。

8、7位D/A 转换器的分辨率为 。

9、A/D 转换器的一般工作过程有取样与 , 与编码。

10、集成单稳态触发器分为 和 两种类型。

11、555定时器由 、电压比较器、 、放电三极管和 组成。

二、选择题(10分)1、 与图1所示波形相对应的真值表是 。

第 1 页 (共4 页)2、欲将正弦信号转换成与之频率相同的脉冲信号,应用 。

A.T ,触发器 B.施密特触发器 C.A/D 转换器 D.移位寄存器3、译码器的输入地址线为4根,那么输出线为多少根A 、8B 、12C 、16D 、204、 某时序电路的状态图如图4所示,该电路为 。

A 、 四进制加计数器;B 、 四进制计数器;C 、 五进制加计数器;D 、 五进制计数器。

5、某时序电路如图5所示,若在输入端CP 加入10Z KH 的脉冲波形,则该电路输出端Z 的频率为 。

A 、Z KH 5.2;B 、Z KH 5;C 、 Z KH 20D 、 Z KH 40 。

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

数字电子技术试卷(1)一、填空(16)1.十进制数123的二进制数是 ;十六进制数是 。

2.是8421BCD 码,其十进制为。

3.逻辑代数的三种基本运算是 , 和。

4.三态门的工作状态是 ,,。

5.描述触发器逻辑功能的方法有。

6.施密特触发器的主要应用是 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。

二、判断题(10)1.BCD 码即8421码 ( ) 2. 八位二进制数可以表示256种不同状态。

( ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。

( )4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。

( ) 5.计数器可作分频器。

( ) 三、化简逻辑函数(14) 1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。

五.触发器电路如图2(a),(b)所示,⑴写出触发器的次态方程;⑵对应给定波形画出Q端波形(设初态Q=0)(15)六.试用触发器和门电路设计一个同步的五进制计数器。

(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O,V C的工作波形,并求出振荡频率。

(15)数字电子技术试卷(2)一.填空(16)1.十进制数的二进制数是 ;十六进制数是 。

2.逻辑代数中逻辑变量得取值为 。

3.组合逻辑电路的输出状态只与 有关而与电路 。

4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意。

5.触发器的基本性质有。

6.单稳态触发器的主要应用是 。

7.设6位D/A 转换器的满度输出电压位伏,则输入数字量为110111,输出模拟电压为8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。

数字电子技术试题五参考答案.doc

数字电子技术试题五参考答案.doc

数字电子技术试题五参考答案一、单项选择题(每题2分,共10分)1. B2. C3. A4. C5. B 二、填空题(每空1分,共10分)1.(A +可(C + D ); AC + CD2. 10.10110111; 1010013.单稳态电路;施密特触发器;多谐振荡器4.双积分;并联比较5. 2三、化简题(每题5分,共10分)1. L = B + ABC + ^AC + AB= B + AC + A + C + A + B=1 ..... 5 分。

2. L = ABCD + ABCD + AB + ABC=ABCD + A 万C 万 + ABCD + ABCD + ABCD 卡诺图如右图所示……3分根据卡诺图化简结果为L = AB +ACD ……2分四、电路分析题(共30分)1. ................................ 真值表如右表 6分逻辑功能为 L = A®B ……4分2. 当厶E = 0时,图2.1(a )所示译码器能正常工作。

所显示的字符即为A3A2A1A0所表示的十进制数,显示的 字符序列为0、1、6、9、4…当LE 由0跳变为1时,数字4被锁存,持续显示4。

……5个字符各2分3. 本题电路是由74HCT161用“反馈置数法”构成的计数器。

设电路的初态为并行置入的数据D3D2D1 D 0=0101,在第10个计数脉冲作用后,0302000变成1111,使进位信号TC=1,并行置数使能端由1变 成0,因此在第11个计数脉冲作用后,数据输入端D 3 D 2 D J D O =O1O1的状态被置入计数器,使 23222120=0101,为新的计数周期作好准备。

……5分电路的转态图如下图所示,它有11个状态,是一个十一进制计数器。

……5分五、电路设计题(每题10分,共20分)1. 8位相同数值比较要求对应的2个数相等。

首先设计两个1位二进制数相等的比较器,设两个1位二进制 数为A’、民,输出为心,则列出1位二进制数相等时的真值表,如表所示。

数字电子技术考试卷及答案 (5)

数字电子技术考试卷及答案 (5)

七、(本题12分)画出用74161的异步清零功能构成的80进制计数器的连线图。

八、(本题15分)用D触发器设计一个按自然态序进行计数的同步加法计数器。

要求当控制信号M=0时为5进制,M=1时为7进制(要求有设计过程)。

7《数字电子技术基础》期末考试A卷标准答案及评分标准8910北京航空航天大学2004-2005 学年第二学期期末《数字数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2007年1月18日班号学号姓名成绩《数字电路》期末考试A卷注意事项:1、答案写在每个题目下面的空白处,如地方不够可写在上页背面对应位置;2、本卷共5页考卷纸,7道大题;((a)74LS85四、逻辑电路和各输入信号波形如图所示,画出各触发器Q 端的波形。

各触发器的初始状态为0。

(本题12分)五、由移位寄存器74LS194和3—8译码器组成的时序电路如图所示,分析该电路。

(1)画出74LS194的状态转换图;(2)说出Z 的输出序列。

(本题13分)CP CP六、已知某同步时序电路的状态转换图如图所示。

(1)作出该电路的状态转换表;(2)若用D触发器实现该电路时写出该电路的激励方程;(3)写出输出方程。

(本题15分)七、电路由74LS161和PROM组成。

(1)分析74LS161的计数长度;(2)写出W、X、Y、Z的函数表达式;(3)在CP作用下。

分析W、X、Y、Z端顺序输出的8421BCD码的状态(W为最高位,Z为最低位),说明电路的功能。

(本题16分)《数字电子技术基础》期末考试A卷标准答案及评分标准一、1、按照波形酌情给分。

北京航空航天大学2005-2006 学年第二学期期末《数字电子技术基础》考试A 卷班级______________学号_________姓名______________成绩_________2006年7月12日班号学号姓名成绩N图712Q Q Y(状态转换、设计过程和步骤对得10分,化简有误扣3-5分)七、MN=00时,是5进制,显示最大数字为4;MN=01时,是6进制。

(完整word版)【数字电子技术基础】试题和答案

(完整word版)【数字电子技术基础】试题和答案

《数字电子技术基础》一、填空题(每空1分,共5分)1.十进制9用余3码表示为 1100 。

2. 逻辑函数Y=A (B+C ),其反函数Y =C B A +。

对偶函数Y ’= A + BC 。

3. OC 门在实际使用时必须在输出端外接 负载电阻和电源 。

4. 设计模值为30的计数器至少需要 5 级触发器。

二、选择题(每题2分,共10分)1. 逻辑函数的描述有多种,下面 B 描述是唯一的。

A.逻辑函数表达式B.卡诺图C.逻辑图D. 文字说明 2. 一只四输入与非门,使其输出为0的输入变量取值组合有 D 种。

A.15B.8C.7D.1 3. 可用来暂时存放数据的器件是 B 。

A.译码器B.寄存器C.全加器D.编码器 4. D 可用来自动产生矩形脉冲信号。

A.施密特触发器B.单稳态触发器C.T 触发器D. 多谐振荡器 5. 单稳态触发器的主要用途是 C 。

A.整形、延时、鉴幅B. 整形、鉴幅、定时C.延时、定时、整形D.延时、定时、存储三、化简题(每题5分、共10分)用卡诺图化简下列逻辑函数,要求用与或式。

⒈ D C A D C A C B A D C ABD ABC Y +++++= 解:D A D C A D C A C B A D C ABD ABC Y +=+++++=得分 评卷人 复查人得分 评卷人 复查人得分 评卷人 复查人⒉ ∑∑+=)15,14,13,12,11,10()9,8,7,6,5(d m Y解:BD BC A d m Y ++=+=∑∑)15,14,13,12,11,10()9,8,7,6,5(四、分析题(共30分)1.(本题10分)分析电路,要求给出最简的与或逻辑表达式。

解:⒈逐级写表达式并化简:(6分)C B A B A C B B A B A BC B A BC B A Y +=+⋅+=⋅⊕=+⊕=)()()(⒉列真值表:(2分)A B C Y 0 0 00 0 1 0 1 00 0 1得分 评卷人 复查人0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 1 1 0 0⒊逻辑功能:(2分)当C 为0时,输出Y 为两输入A 、B 异或,当C 为1时,输出Y 为A ·B 。

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)

数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。

A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。

数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。

2. 十进制数15 对应的二进制数是()。

A. 1111B. 1101C. 1011D. 1001答案:A。

15=8+4+2+1,对应的二进制为1111。

3. 二进制数1010 对应的十进制数是()。

A. 8B. 9C. 10D. 11答案:C。

1010=2³+2¹=8+2=10。

4. 8421BCD 码1001 表示的十进制数是()。

A. 9B. 11C. 13D. 15答案:A。

8421BCD 码中1001 对应9。

5. 逻辑函数的最小项之和表达式是()。

A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。

逻辑函数的最小项之和表达式是唯一的。

二、逻辑门电路6. 以下不属于基本逻辑门的是()。

A. 与门B. 或门C. 非门D. 与非门答案:D。

与非门是由与门和非门组合而成,不属于基本逻辑门。

7. 三输入端与门的输出为0,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。

与门只有当所有输入都为1 时输出才为1,否则输出为0。

8. 三输入端或门的输出为1,当且仅当()。

A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。

或门只要有一个输入为1 时输出就为1。

9. 非门的逻辑功能是()。

A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

非门对输入信号取反。

10. 与非门的逻辑功能是()。

A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(共10题,每题2分,共20分)1. 以下哪个不是数字电子技术的基本组成部分?A. 逻辑门B. 计数器C. 模拟电路D. 地址译码器答案:C2. 下列哪个不是数字信号的特点?A. 离散B. 可逼近C. 定常D. 自补偿答案:D3. 在输出位备选的半加器中,按照大端法标识,S和C表示()A. 两个输入并且输出B. 和输入X、Y相关的一个输入和一个输出端C. 两个输入和一个输出端D. 一个输入和一个输出端答案:C4. 如图所示,用所给的逻辑门组合电路,若输入A、B分别为1、0,则输出Y的真值表达式是()A. A + BB. ABC. A - BD. A/B答案:A5. 下列哪个不属于触发器的类型?A. D触发器B. T触发器C. JK触发器D. MS触发器答案:D6. 在数字系统中,当输入的激励信号是一个脉冲信号时,输出的响应包括()A. 自动输出B. 行波C. 驻波D. 绝对值答案:B7. X = AB + CD,可以化简为A. X = (A + C)(C + D)B. X = (AC + CD)(CD)C. X = (ACD)(CD)D. X = (ACD)答案:D8. 在字长为8位的字级操作中,运算结果已知,现有A = 10101010,B = 01010101,若用A、B进行按位异或运算,结果为()A. 10101010B. 11111111C. 00000000D. 01010101答案:B9. 一个加法器的两个输入都为0,则请问输出是否为0?A. 是B. 否答案:A10. 将输出信号复制回输入端,称为()A. 反馈B. 进位C. 脉冲D. 主导答案:A二、填空题(共5题,每题4分,共20分)1. 在数字电路中,与门的基本逻辑操作是______________。

答案:乘法2. 在加法器中,当加法的结果超出了加法器的位宽时,称为_____________。

长沙理工大学数字电子技术基础复习试卷及答案(11)

长沙理工大学数字电子技术基础复习试卷及答案(11)

长沙理⼯⼤学数字电⼦技术基础复习试卷及答案(11)长沙理⼯⼤学数字电⼦技术基础复习试卷及答案数字电⼦技术试卷(12)⼀、选择题(20分)1.⼀个四输⼊端与⾮门,使其输出为0的输⼊变量取值组合有种A.15,B.7C.3D.12.已知(111)X=(1057)10,则X=。

A.4B.8C.16D.323.当逻辑函数有n个变量时,共有个变量取值组合?A.nB.2nC.n2D.2n4.在何种输⼊情况下,“与⾮”运算的结果是逻辑0。

A.全部输⼊是0 B.任⼀输⼊是0 C.仅⼀输⼊是0 D.全部输⼊是15.⼀个触发器可记录⼀位⼆进制代码,它有个稳态。

A.0B.1C.2D.3E.46.存储8位⼆进制信息要个触发器。

A.2B.3C.4D.87.对于D触发器,欲使Q n+1=Q n,应使输⼊D=。

A.08.下列触发器中,没有约束条件的是。

A.基本R S触发器B.主从R S触发器C.同步R S触发器D.边沿D 触发器9.若在编码器中有50个编码对象,则要求输出⼆进制代码位数为位。

A.5B.6C.10D.5010.欲设计0,1,2,3,4,5,6,7这⼏个数的计数器,如果设计合理,采⽤同步⼆进制计数器,最少应使⽤级触发器。

A.2B.3C.4D.8⼆、填空题(20分)1.⼀个基本R S触发器在正常⼯作时,它的约束条件是R+S=1,则它不允许输⼊S = 且R = 的信号。

2.数字电路按照是否有记忆功能通常可分为两类:、。

3.时序逻辑电路按照其触发器是否有统⼀的时钟控制分为时序电路和时序电路。

4. 描述同步时序电路有三组⽅程,指的是、和5. 写出图2-5所⽰函数Y1和Y2的逻辑表达式。

设电路元件参数的选取满⾜逻辑要求。

Y1= Y2=6、完成数制转换(78.8)16=()10 (76543.21)8=()16 (110110111)2=()10=()16 三、(10分)⽤卡诺图法将逻辑函数化为最简与或式。

(1) Y1(ABCD )=∑m (0,1,2,3,4,6,8,9,10,11,14)(2) Y2=D C A D C A C B A D C ABD ABC +++++四、(15分)试利⽤3线-8线译码器74LS138设计⼀个多输出的组合逻辑电路。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。

12. 一个二进制数1101转换为十进制数是________。

13. 数字电路与模拟电路相比,具有________、________和________等优点。

14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。

15. 触发器是一种________电路,用于存储________。

数电试题及答案(五套)

数电试题及答案(五套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

6、一个四选一数据选择器,其地址输入端有 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)A B C R Y G0 0 0 0 0 1 0 1 00 1 11 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 00 1 01 0 00 1 01 0 0 1 0 0 0 0 11)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

长沙理工大学数电试卷及答案

长沙理工大学数电试卷及答案

A 卷班级: 姓名: 学号:一、单项选择题(每小题2分,共20分)1、逻辑函数F =)(A D C C B ++的反函数是( b ) (A )F =)()(A D C C B +⋅+ (B )F =)(DA C C B +⋅+ (C )F =)(A D C BC +⋅+ (D )F =A D C C B +⋅+2、某电路的真值表如下表所示,则该电路的逻辑表达式为(d )。

(A)C Y = (B)AB C Y = (C)C AB Y += (D)C C B Y +=3、二进制数1110111.11转换成十进制数是 ( b )。

(A )119.125 (B )119.3 (C )119.375 (D )119.75 4、一个十六选一的数据选择器,其地址输入端的个数为( c ) (A )2个 (B )3个 (C )4个 (D )5个5、若将一个TTL 异或门(输入端为A 、B )当作反相器使用,则A 、B 端应按( b )连接。

(A )A 或B 中有一个接1; (B )A 或B 中有一个接0; (C )A 和B 并联使用; (D )不能实现 6、下列几种说法中与BCD 码的性质不符的是( c )。

(A )一组四位二进制数组成的BCD 码只能表示一位十进制数码(B )因为BCD 码是一组四位二进制数,所以BCD 码能表示十六进制以内的任何一个数码。

(C )有许多种不同的BCD 码(D )BCD 码是一种用二进制数码表示十进制数码的方法 7、已知=+FABC CD ,选出下列可以肯定使0F =的情况是( )。

(A )A=0,BC=1 (B )B=1,C=1 (C )C=1,D =0 (D)BC=1,D =1 8、要实现1n n Q Q +=,JK 触发器的J 、K 取值应为( )。

(A )J=0,K=0 (B )J=0,K=1 (C )J=1,K=0 (D )J=1,K=1 9、一个五位的二进制加法计算器,由00000状态开始,问经过169个输入脉冲后,此计数器的状态为( )(A )00111 (B )00101 (C )01000 (D )0100110、一个5位地址码、8位输出的ROM ,其存储矩阵的容量为( ) (A )48 (B )64 (C )512 (D )256二、填空题(每空2分,共14分)1、由TTL 集电极开路与非门(OC 门)构成的电路如图1所示,其输出函数 F = 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

长沙理工大学
数字电子技术基础复习试卷及答案
数字电子技术试卷5
一.选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)
1. 将十进制数(3.5)10转换成二进制数是 ( ) ① 11.11 ② 10.11
③ 10.01 ④ 11.10
2. 三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项 ( ) ① m2 ② m5
③ m3 ④ m7
3.一片64k ×8存储容量的只读存储器(ROM ),有 ( ) ①64条地址线和8条数据线 ②64条地址线和16条数据线
③16条地址线和8条数据线 ④16条地址线和16条数据线
4. 在ADC 工作过程中,包括保持a ,采样b ,编码c ,量化d 四个过程,他们先后顺序应该是 [ ]
① abcd ② bcda
③ cbad ④ badc
5.以下各种ADC 中,转换速度最慢的是 ( ) ① 并联比较型 ② 逐次逼进型
③ 双积分型 ④ 以上各型速度相同
6. 一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为 ( ) ① 1:3 ② 1:4
③ 1:5 ④ 1:6
7. 当三态门输出高阻状态时,输出电阻为 ( ) ① 无穷大 ② 约100欧姆
③ 无穷小 ④ 约10欧姆
8.通常DAC 中的输出端运算放大器作用是 ( ) ① 倒相 ② 放大
③ 积分 ④ 求和
9. 16个触发器构成计数器,该计数器可能的最大计数模值是 ( ) ① 16 ② 32
③ 162 ④ 216
10.一个64选1的数据选择器有( )个选择控制信号输入端。

( ) ① 6 ② 16
③ 32 ④ 64
二.判断题(20分)
1. 两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器( )
2.三态门输出为高阻时,其输出线上电压为高电平( )
3. 前进位加法器比串行进位加法器速度慢( )
4.译码器哪个输出信号有效取决于译码器的地址输入信号( )
5.五进制计数器的有效状态为五个( )
6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。

( )
7.当时序逻辑电路存在无效循环时该电路不能自启动()
8.RS 触发器、JK 触发器均具有状态翻转功能( )
9.D/A 的含义是模数转换( )
10.构成一个7进制计数器需要3个触发器( )
三、简答题(每小题5分,共10分)
1.用基本公式和定理证明下列等式:
()ABC BC A C AB B C AB ++=+。

2请写出RS 、JK 触发器的状态转移方程,并解释为什么有的触发器有约束方程。

四.用卡诺图化简以下逻辑函数 (每小题5分,共10分)
1.D C A C B A D C D C A ABD ABC Y ++⋅+++=
2.()D C A C B A B A D C Y ⋅++⊕=,给定约束条件为AB +CD =0
五.一个组合电路具有3个输入端A,B,C ,一个输出端Y ,其输入和输出波形如图1所示,使用或非门设计电路。

(15分)
六.8选1数据选择器CC4512的逻辑功能如表4.1所示。

试写出图2所示电路输出端Y 的最简与或形式的表达式。

(10分)
七.如图3所示电路的计数长度N 是多少?能自启动吗?画出状态转换图。

(15分)
数字电子技术试卷答案5
一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)
1. ④
2. ①
3. ③
4. ④
5. ③
6. ②
7. ①
8. ④
9. ④ 10. ①
二.判断题(20分)
1.( × )2.( × )3.( × )4.( √ )5.( √ )6.( √ )7.( √ )8.( × )
9.( × )10.( √ )
三.简答(10分)
1.答:RS 触发器: 0RS Q R S Q n 1n =+=+且
JK 触发器: n n 1n Q K Q J Q +=+
其中RS 触发器有约束方程,因为RS 触发器有不允许的输入条件。

2.证:右=)C A (B )C C A (B )A A (BC C AB +=+=++
左=)C A (B BC AB +=+=右, 证毕!
四.用卡诺图化简(10分)
①D A Y += ②AC D A B Y ++=
五.(15分)根据图1,可列出Y 得真值表
由真值表可得Y 得卡诺图,化简得
()()()__________________________________________
__________________C B C A B A C B C A B A Y +++++=+++=
六.(10分)解:根据数据选择器的工作原理,由图可得: D
C C B C A C AB C B A C B A
D C B A F ++=⋅+⋅+⋅+⋅=1
11
七.(15分)解:电路状态方程为:
n 0n 2n 0n 11n 0n 0
1n 1n 11n 2
Q Q Q Q Q Q Q Q Q +===+++
状态图如下:
可见N=5, 能自启动。

相关文档
最新文档