二-十进制译码器实验报告
二-十进制译码器实验报告
![二-十进制译码器实验报告](https://img.taocdn.com/s3/m/4c6f68afdaef5ef7ba0d3cdd.png)
竭诚为您提供优质文档/双击可除二-十进制译码器实验报告篇一:实验二译码器及其应用实验二译码器及其应用一、实验目的1、掌握中规模集成译码器的逻辑功能和使用方法2、熟悉数码管的使用二、实验原理译码器可分为通用译码器和显示译码器两大类。
前者又分为变量译码器和代码变换译码器。
1、变量译码器(又称二进制译码器),以3线-8线译码器74Ls138为例。
其中A2、A1、A0为地址输入端,Y0~Y7为译码输出端,s1、s2、s3为使能端。
(a)(b)图6-13-8线译码器74Ls138逻辑图及引脚排列表6-174Ls138功能表二进制译码器还能方便地实现逻辑函数,如图6-3所示,实现的逻辑函数是Z=Abc?Abc?Abc+Abc2、数码显示译码器a、七段发光二极管(LeD)数码管(a)共阴连接(“1”电平驱动)(b)共阳连接(“0”电平驱动)(c)符号及引脚功能图6-5LeD数码管b、bcD码七段译码驱动器此类译码器型号有74Ls47(共阳),74Ls48(共阴),cc4511(共阴)等,本实验系采用cc4511bcD码锁存/七段译码/驱动器。
驱动共阴极LeD数码管。
图6-6为cc4511引脚排列其中图6-6cc4511引脚排列A、b、c、D—bcD码输入端a、b、c、d、e、f、g—译码输出端,输出“1”有效,用来驱动共阴极LeD数码管。
LT—测试输入端,LT=“0”时,译码输出全为“1”消隐输入端,bI=“0”时,译码输出全为“0”bI—Le—锁定端,Le=“1”时译码器处于锁定(保持)状态,译码输出保持在Le=0时的数值,Le=0为正常译码。
表6-2为cc4511功能表。
cc4511内接有上拉电阻,故只需在输出端与数码管笔段之间串入限流电阻即可工作。
译码器还有拒伪码功能,当输入码超过1001时,输出全为“0”,数码管熄灭。
在本数字电路实验装置上已完成了译码器cc4511和数码管bs202之间的连接。
实验时,只要接通+5V电源和将十进制数的bcD码接至译码器的相应输入端A、b、c、D即可显示0~9的数字。
基于VHDL的二-十进制的译码器
![基于VHDL的二-十进制的译码器](https://img.taocdn.com/s3/m/f70360e604a1b0717ed5dd02.png)
.西华大学实验报告(计算机类)开课学院及实验室: 机械学院实验室 实验时间 : 年 月 日一、实验目的学习译码器的功能与定义,学习VHDL 。
二、内容与实验原理内容 :编写二–十进制译码器的VHDL 代码并编译仿真。
实验原理:译码是编码的逆过程,它的功能是将特定含义的二进制码进行辨别,并转换成控制信号,具有译码功能的逻辑电路成为译码器。
译码器可分为两种类型,一种是将一系列代码转换成与之一一对应得有效信号。
这种译码器可以称为唯一地址译码器,它常用于计算机中对存储器单元地址的译码,即将每一个地址代码换成一个有效信号,从而选中对应的单元。
另一种是将一种代码转换成另一种代码,所以也称为代码变换器。
三、使用环境计算机、Modelsim 应用软件。
四、核心代码及调试过程LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY priority_decoder ISPORT( cs: IN STD_LOGIC;input: IN STD_LOGIC_VECTOR(8 DOWNTO 0);y: OUT STD_LOGIC_VECTOR(3 DOWNTO 0));END priority_decoder;ARCHITECTURE behave OF priority_decoder ISBEGINPROCESS(input)BEGINIF(input(8) = '1' AND cs = '1') THENy <= "1001";ELSIF(input(7) = '1' AND cs = '1') THENy <= "1000";ELSIF(input(6) = '1' AND cs = '1') THENy <= "0111";ELSIF(input(5) = '1' AND cs = '1') THENy <= "0110";ELSIF(input(4) = '1' AND cs = '1') THENy <= "0101";ELSIF(input(3) = '1' AND cs = '1') THENy <= "0100";ELSIF(input(2) = '1' AND cs = '1') THENy <= "0011";ELSIF(input(1) = '1' AND cs = '1') THENy <= "0010";ELSIF(input(0) = '1' AND cs = '1') THENy <= "0001";ELSEY <= "0000";END IF;END PROCESS;END behave;1、按照真值表编写二–十进制译码器VHDL代码。
数字电路实验二--译码器实验报告
![数字电路实验二--译码器实验报告](https://img.taocdn.com/s3/m/f95204195f0e7cd184253654.png)
深圳大学实验报告实验课程名称:数字电路与逻辑设计实验项目名称:学院:专业:报告人:学号:班级:同组人:指导教师:实验时间:实验报告提交时间:实验报告包含内容一、实验目的与要求1.了解和正确使用MSI组合逻辑部件;2.掌握一般组合逻辑电路的特点及分析、设计方法;3. 学会对所设计的电路进行静态功能测试的方法;4. 观察组合逻辑电路的竞争冒险现象。
二、实验说明译码器是组合逻辑电路的一部分。
所谓译码就是不代码的特定含义“翻译”出来的过程,而实现译码操作的电路称为译码器。
译码器分成三类:1.二进制译码器:把二进制代码的各种状态,按照其原意翻译成对应输出信号的电路。
如中规模2线—4线译码器74LS139,3线—8线译码器74LS138等。
2.二—十进制译码器:把输入BCC码的十个代码译成十个高、低电平信号。
3.字符显示译码器:把数字、文字和符号的二进制编码翻译成人们习惯的形式并直观地显示出来的电路,如共阴极数码管译码驱动的74LS48(74LS248),共阳极数码管译码驱动的74LS49(74LS249)等。
三、实验设备1.RXB-1B数字电路实验箱2.器件74LS00 四2输入与非门74LS20 双4输入与非门74LS138 3线—8线译码器四、任务与步骤任务一:测试74LS138逻辑功能将一片74LS138译码器插入RXB-1B数字电路实验箱的IC空插座中,按图3-15接线。
A0、A1、A2、STA、STB、STC端是输入端,分别接至数字电路实验箱的任意6个电平开关。
Y7、Y6、Y5、Y4、Y3、Y2、Y1、Y0输出端,分别接至数字电路实验箱的电平显示器的任意8个发光二极管的插孔8号引脚地接至RXB—IB型数字电路实验箱的电源“ ”,16号引脚+5V接至RXB-1B数字电路实验箱的电源“+5V”。
按表3-2中输入值设置电平开关状态,观察发光二极管(简称LED)的状态,并将结果填入表中。
根据实验数据归纳出74LS138芯片的功能。
译码器及应用实验报告总结
![译码器及应用实验报告总结](https://img.taocdn.com/s3/m/6dd1fbbc82d049649b6648d7c1c708a1284a0aa8.png)
译码器及应用实验报告总结
一、实验目的
1.了解译码器的原理及应用;
2.掌握译码器的设计方法;
3.提高动手能力和实验操作技能。
二、实验器材
1.译码器模块;
2.数码管显示器;
3.电阻器、电容等元器件;
4.面包板、杜邦线等电子元件。
三、实验原理
译码器是一种将二进制代码转换为十进制代码的电路。
它由多个逻辑门组成,可以将输入的二进制代码翻译成对应的十进制数字。
在本实验中,我们使用的是74HC163译码器模块,它有3个8位输入端和3个8位输出端,可以同时驱动3个LED灯。
当输入端接收到正确的二进制代码时,对应的输出端会亮起相应的LED灯。
四、实验步骤
1.连接电路:将译码器模块的VCC引脚连接到正极电源,GND引脚
连接到负极电源;将译码器模块的IN0~IN7引脚分别连接到数码管显示器的A~D引脚上;将译码器模块的OE引脚连接到一个开关上。
2.编写程序:使用Arduino编程语言编写程序,将三个输入端口与三个输出端口相连,实现对译码器的控制。
具体代码如下:
3.测试程序:将开关打开,观察LED灯的状态变化。
根据程序中的逻辑判断输入的二进制代码是否正确,如果正确则对应的LED灯会亮起。
如果不正确则所有的LED灯都会熄灭。
可以通过修改程序中的二进制数来测试不同的输入情况。
大学数电实验计数译码显示电路
![大学数电实验计数译码显示电路](https://img.taocdn.com/s3/m/f176b201bed5b9f3f90f1c68.png)
计数、译码、 计数、译码、显示电路
詹洪陈
实验目的
掌握二-十进制(BCD)码异步计数器的工作 原理及设计方法。 74LS90为2-5计数器。带有置6、置9端。可 实现多种进制的计数器。 熟悉二-十进制译码和显示电路的功能及应用。 掌握8-4-2-1码二-十进制计数器、译码器及显 示电路的测试方法。
(2)构成5421BCD加法计数器
接法:计数脉冲CP接CP1,Q3接CP0。 注意:当Q3有下跳沿时,Q0的状态才会 改 变。7490作5421计数器时,位权5,4,2,1 依次分布在输出端Q0、Q3、Q2、Q1。 当7490作5421计数器时,从Q0端输出的波 形其频率是CP的十分频,且是对称方波。
74LS90功能表
输入
CP0 CP1 R01 R02 R91 R92 Q3
输出
Q2 Q1 Q0
功能
X X
X X
1 0 0 0
0 1 0 0
0 1
0 0
ቤተ መጻሕፍቲ ባይዱ
0 0
0 1
异步置0 异步置9 8421BCD 5421BCD
CP Q0 Q3 CP
0000-1001 Q0Q3Q2Q1 0000-1100
74LS90芯片引脚图
8421十进制
计数脉冲CP接CP0,Q0接CP1
二、8421BCD码六进制计数器
(1)分别用置0法、置9法将74LS90接成 8421 BCD 码六进制计数器,画出电路原 理图。 (2)输入脉冲fcp=1Hz,观察数码管显示 规律。
二位十进制计数显示译码电路实训报告
![二位十进制计数显示译码电路实训报告](https://img.taocdn.com/s3/m/4a948c765acfa1c7aa00cce1.png)
二位十进制计数显示译码电路一、实训目的1.巩固编译、仿真VHDL文件的方法。
2.掌握VHDL程序并行语句的综合应用。
二、实训器材计算机与Quartus Ⅱ工具软件。
三、实训指导(一)实训原理1.纯VHDL描述设计下面是一种2位十进制计数显示译码电路的VHDL描述,其中2位十进制计数是异步电路,编辑输入下面代码,并通过编译与仿真。
VHDL代码如下:cnt10.vhd文件VHDL文件代码如下:LIBRARY ieee;USE ieee.std_logic_1164.ALL;USE ieee.std_logic_unsigned.ALL;ENTITY cnt10 ISPORT(Clrn,Clk: IN STD_LOGIC;q : OUT STD_LOGIC_VECTOR(3 DOWNTO 0);Co : OUT STD_LOGIC);END cnt10;ARCHITECTURE a OF cnt10 ISSIGNAL tmp:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGINPROCESS(Clk,Clrn,tmp)BEGINIF Clrn='0' THEN tmp<="0000";ELSIF(Clk'event AND Clk='1')THENIF tmp<9 THEN tmp<=tmp+1;ELSE tmp<="0000";END IF;END IF;q<=tmp;END PROCESS;Co<=NOT(tmp(0) AND tmp(3));END a;decl7s.vhd文件VHDL文件代码如下:LIBRARY ieee;USE ieee.std_logic_1164.ALL;ENTITY decl7s ISPORT(a: IN STD_LOGIC_VECTOR(3 DOWNTO 0);Led7s : OUT STD_LOGIC_VECTOR(6 DOWNTO 0)); END decl7s;ARCHITECTURE one OF decl7s ISBEGINPROCESS(A)BEGINCASE a ISWHEN"0000"=>led7s<="0111111";WHEN"0001"=>led7s<="0000110";WHEN"0010"=>led7s<="1011011";WHEN"0011"=>led7s<="1001111";WHEN"0100"=>led7s<="1100110";WHEN"0101"=>led7s<="1101101";WHEN"0110"=>led7s<="1111101";WHEN"0111"=>led7s<="0000111";WHEN"1000"=>led7s<="1111111";WHEN"1001"=>led7s<="1101111";WHEN OTHERS=>led7s<="0000000";END CASE;END PROCESS;END one;BCD_Disply.vhd文件VHDL文件代码如下:LIBRARY ieee;USE ieee.std_logic_1164.ALL;ENTITY BCD_Disply ISPORT(Clrn,Clk: IN STD_LOGIC;led7s1,led7s0: OUT STD_LOGIC_VECTOR(6 DOWNTO 0));END BCD_Disply;ARCHITECTURE one OF BCD_Disply ISCOMPONENT cnt10PORT(Clrn,Clk: IN STD_LOGIC;q : OUT STD_LOGIC_VECTOR(3 DOWNTO 0);Co : OUT STD_LOGIC);END COMPONENT;COMPONENT decl7sPORT(a: IN STD_LOGIC_VECTOR(3 DOWNTO 0);Led7s : OUT STD_LOGIC_VECTOR(6 DOWNTO 0));END COMPONENT;SIGNAL Coi1,coi0:STD_LOGIC;SIGNAL qi1,qi0:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGINcnt0:cnt10 PORT MAP(Clrn,Clk,qi0,Coi0);cnt1:cnt10 PORT MAP(Clrn,Coi0,qi1,Coi1);decl7s0:decl7s PORT MAP(qi0,Led7s0);decl7s1:decl7s PORT MAP(qi1,Led7s1);END one;1.混合描述设计试用VHDL设计输入法设计底层文件cnt10.vhd和decl7s.vhd,再用原理图设计输入法设计顶层文件BCD_Disply_g。
数据选择器和译码器实验报告
![数据选择器和译码器实验报告](https://img.taocdn.com/s3/m/b0e7de5fa300a6c30c229fd6.png)
竭诚为您提供优质文档/双击可除数据选择器和译码器实验报告篇一:实验二译码器与数据选择器的功能测试及应用(实验报告)实验2译码器与数据选择器的功能测试及应用一.实验目的与要求(5分)1.掌握中规模集成译码器与数据选择器的逻辑功能和使用方法;2.学习用集成译码器与数据选择器构成组合逻辑电路的方法。
三、实验原理与内容(20分)1.译码器(1)译码与译码器的概念译码是编码的反过程,是将给定的二进制代码翻译成编码时赋予的原意,实现译码功能的电路称为译码器。
(2)译码器分类译码器分为通用译码器(包括二进制、二─十进制译码器)与显示译码器(包括TTL共阴显示译码器、TTL共阳显示译码器等)两大类。
(3)利用译码器实现组合逻辑函数二进制、二─十进制译码器的输出端的逻辑式是以输入变量最小项(取反)的形式,故这种译码器也叫最小项译码器,利用最小项译码器可以实现简单的组合逻辑电路。
2.数据选择器(1)数据选择器概念与功能数据选择器可以实现从多路数据传输中选择任何一路信号输出,选择的控制由地址码决定。
数据选择器可以完成很多的逻辑功能,例如函数发生器、并串转换器、波形产生器等。
(2)用数据选择器实现组合逻辑函数选择器输出为标准与或式,含地址变量的全部最小项。
例如四选一数据选择器输出如下:Y=A1A0D3+A1A0D2+A1A0D1+A1A0D0而任何组合逻辑函数都可以表示成为以上的表示形式,故可用数据选择器实现。
四.实验步骤与记录(30分)1.译码器74Ls139功能测试测试译码器74Ls139中任意一组2-4线译码器的功能,其中译码器的输入端s、A1、A0接拨码开关输出口,输出Y0~Y3接发光管。
改变拨码开关开关的状态,观察输出,写出Y0~Y3的输出。
实验电路图如下:(请同学们完善,要求用铅笔做图)2.用译码器实现逻辑函数F=Abc+Abc。
用拨码开关开关输入信号A、b、c,发光二极管观察输出F。
实验电路图如下:(请同学们完善,要求用铅笔做图)3.用8选1数据选择器74Ls151实现函数F=Abc+Abc+Abc+Abc,用拨码开关开关输入信号A、b、c,发光二极管观察输出F。
电子电工实验报告8译码与显示电路
![电子电工实验报告8译码与显示电路](https://img.taocdn.com/s3/m/f5ef4c46e97101f69e3143323968011ca300f7bd.png)
电工电子实验报告译码与显示电路一、实验目的1.掌握二进制译码器、二-十进制译码器和显示译码器的逻辑功能及各种应用。
2.熟悉十进制数字显示电路的构成方法。
3.了解动态扫描显示方式的电路工作原理及优点。
二、主要仪器设备及软件硬件:74LS139二四译码器,导线,四选一数据选择器,CD4511,电工电子综合实验箱,笔记本电脑软件:NI Multisim 14三、实验原理(或设计过程)1.译码器及其应用译码器一般都具有n个输入和m个输出的组合逻辑电路。
译码器按用途大致可以分为二类:二进制译码器和二-十进制译码器。
(1)二进制译码器二进制译码器是把n位二进制变换为具有2^n个不同状态的组合逻辑电路,常用的中规模集成译码器有2-4线、3-8线和4-16线3类。
①2-4译码器74LS139具有两个独立的2-4线译码器的中规模集成器件,其逻辑符号如图所示。
BA输入端,为二进制变量。
G非为使能端,G非为1时各项工作停止,为0时开始工作。
功能表如图②3-8译码器74LS138是3-8线译码器,其逻辑符号如图。
当G1=0或G2=G2A非+G2B 非=1时,译码器不工作;只有当G1=”1”,G2=”0”时才正常工作。
功能表如图:(2)二进制译码器的应用可以用使能端扩展、树状扩展来实现功能扩展;可以控制组件的工作时机;实现逻辑函数;实现数据分配器;实现脉冲分配器。
2.显示译码、数码管及其应用(1)显示译码管和数码管BCD七段译码器为了用数码管显示十进制数字,首先要将二-十进制代码送至显示译码器,再由译码器的输出去驱动数码管。
CD4511是七段译码器,A-D为输出BCD码输入端,a-g为译码器输出端,输出高电平有效。
LT非为测试输入端,BI非为消隐控制端。
功能表如下(2)显示译码管数码管及其应用1)静态显示电路每一组BCD都有一套独立的显示电路显示2)动态显示电路一片译码器带4个数码管的译码显示电路。
当BA=00时,选择器把A3A2A1A0送入1号数码管,当BA=01,10,11时,分别送B3B2B1B0,C3C2C1C0,D3D2D1D0到2、3、4号数码管。
译码器实验报告
![译码器实验报告](https://img.taocdn.com/s3/m/6a31e50e960590c69ec376ca.png)
译码器:译码器是一类多输入多输出组合逻辑电路器件,其可以分为:变量译码和显示译码两类。
分类:译码器的种类很多,但它们的工作原理和分析设计方法大同小异,其中二进制译码器、二-十进制译码器和显示译码器是三种最典型,使用十分广泛的译码电路。
二进制码译码器,也称最小项译码器,N中取一译码器,最小项译码器一般是将二进制码译为十进制码;代码转换译码器,是从一种编码转换为另一种编码;显示译码器,一般是将一种编码译成十进制码或特定的编码,并通过显示器件将译码器的状态显示出来。
变量译码:变量译码器是一个将n个输入变为2^n个输出的多输出端的组合逻辑电路。
其模型可用下图来表示,其中输入变化的所有组合中,每个输出为1的情况仅一次,由于最小项在真值表中仅有一次为1,所以输出端为输入变量的最小项的组合。
故译码器又可以称为最小项发生器电路。
工作原理:译码器是一种具有“翻译”功能的逻辑电路,这种电路能将输入二进制代码的各种状态,按照其原意翻译成对应的输出信号。
有一些译码器设有一个和多个使能控制输入端,又成为片选端,用来控制允许译码或禁止译码。
在图1中,74138是一种3线—8线译码器,三个输入端CBA 共有8种状态组合(000—111),可译出8个输出信号Y0—Y7。
这种译码器设有三个使能输入端,当G2A与G2B均为0,且G1为1时,译码器处于工作状态,输出低电平。
当译码器被禁止时,输出高电平。
图2时检测74ls138译码器时间波形的电路,使用的虚拟仪器为数字信号发生器和逻辑分析仪。
数字信号发生器在一个周期内按顺序送出两组000—111的方波信号。
图3表明如何将两片3线—8线译码器连接成4线—16线译码器。
其中第二片74138的使能端G1和第一片的使能端G2A接成D 输入端。
当D=0时,第一片74138工作,对0000—0111的输入信号进行译码输出。
当D=1时,第二片74138工作,对1000—1111的输入信号进行译码输出。
编码器和译码器实验报告
![编码器和译码器实验报告](https://img.taocdn.com/s3/m/8d7f08e4f80f76c66137ee06eff9aef8941e4890.png)
四川大学网络教育学院实践课程报告实践课程便码器和译码器校外学习中心广东肇庆职业学校奥鹏学习中心专业电气工程及其自动化层次专升本年级 0809学生姓名吴凤仪学号aDH1082jg0042011年 8 月 01 日一、实验目的1.掌握二进制编码器的逻辑功能及编码方法。
2.掌握译码器的逻辑功能,了解常用集成译码器件的使用方法。
3.掌握译码器、编码器的工作原理和特点。
4.熟悉常用译码器、编码器的逻辑功能及典型应用。
二、实验原理1、编码器用n 位二进制代码对2n个信号进行编码的电路就是二进制编码器。
编码器由一个中心有轴的光电码盘,其上有环形通、暗的刻线,有光电发射和接收器件读取,获得四组正弦波信号组合成A、B、C、D,每个正弦波相差90度相位差(相对于一个周波为360度),将C、D信号反向,叠加在A、B两相上,可增强稳定信号;另每转输出一个Z相脉冲以代表零位参考位。
由于A、B两相相差90度,可通过比较A相在前还是B 相在前,以判别编码器的正转与反转,通过零位脉冲,可获得编码器的零位参考位。
编码器码盘的材料有玻璃、金属、塑料,玻璃码盘是在玻璃上沉积很薄的刻线,其热稳定性好,精度高,金属码盘直接以通和不通刻线,不易碎,但由于金属有一定的厚度,精度就有限制,其热稳定性就要比玻璃的差一个数量级,塑料码盘是经济型的,其成本低,但精度、热稳定性、寿命均要差一些。
分辨率—编码器以每旋转360度提供多少的通或暗刻线称为分辨率,也称解析分度、或直接称多少线,一般在每转分度5~10000线。
74LS148是8-3线优先编码器表 1 11 1 11 X X X X X X X X 4.10 74LS148编码器功能表1 00 10 10 10 10 10 10 10 11 1 10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 1 1 1 1 1 1 1 1 0 0 X X X X X X X 0 1 0 X X X X X X 0 1 1 0 X X X X X 0 1 1 1 0 X X X X 0 1 1 1 1 0 X X X 0 1 1 1 1 1 0 X X 0 1 1 1 1 1 1 0 X 0 1 1 1 1 1 1 1 0GS EO Y 2Y 1Y 0EI I 7I 6I 5I 4I 3I 2I 1I 0输出输入74L S 148逻辑符号2、译码器译码是编码的逆过程,在编码时,每一种二进制代码,都赋予了特定的含义,即都表示了一个确定的信号或者对象。
电路EDA实验报告 二-十译码器仿真
![电路EDA实验报告 二-十译码器仿真](https://img.taocdn.com/s3/m/ded7d00590c69ec3d5bb756f.png)
贵州大学电路EDA电路技术课程考核报告08级计算机系统维护专业班级:08级计维班姓名:**********学号:PZ082014111一、实验名称:仿真二-十译码器的结果二、实验目的:1.学会用OrCAD仿真电路。
2.用OrCAD仿真二-十进制译码器。
三、实验要求:1.熟悉用OrCAD仿真电路。
2.了解二-十译码器的结构和逻辑功能。
3.用OrCAD仿真二-十译码器四、实验原理:二-十进制译码器是由十个与非门和八个非门构成的电路,它的功能是将BCD码的10个代码译成10 个对应的高、低电平输出信号,对BCD代码以外的伪码1010——1111 这几个代码输出均无低电平信号产生,对这几个代码构成拒绝功能。
4位输入代码共有十六个组合状态,其中六个没有与其对应的输出端,这六个代码称为伪码。
伪码输入时,十个输出端处于无效状态。
若输出端是低电平有效,则此时输出均为高电平。
五.实验过程:1.打开Orcad,建立工程文件命名并保存:打开文件:3.画电路图。
(1)提取元件、(2)画图、CLK DSTM3OFFTIME = 4mS ONTIME = 4mS DELAY =STARTVAL = 0OPPVAL = 1Y8U35A744061245Y5Y2U16A74ALS100412U37A744061245A1U26A744061245U21A 74ALS100412U23A74ALS100412A0Y9U19A74ALS100412A3U28A744061245Y0Y6CLK DSTM1OFFTIME = 1mS ONTIME = 1mS DELAY =STARTVAL = 0OPPVAL = 1U27A744061245U38A744061245CLK DSTM2OFFTIME = 2mS ONTIME = 2mS DELAY =STARTVAL = 0OPPVAL = 1U17A74ALS100412U29A744061245Y1U20A 74ALS100412U18A74ALS100412CLK DSTM4OFFTIME = 8mS ONTIME = 8mS DELAY =STARTVAL = 0OPPVAL = 1U24A744061245A2Y3Y7Y4U36A744061245U30A744061245U22A74ALS100412(3)设置输入信号、A0输入端的OFFTIME与ONTIME设为1ms,使它能以0101010101010101输入,A1输入端的OFFTIME与ONTIME设为2ms,使它以0011001100110011输入,而A2输入端的OFFTIME与ONTIME 设为4ms,能以0000111100001111,同理A3输入端的OFFTIME与ONTIME设为8ms,使它能以000000001111111输入,这样才能保证输入端能以BCD码输入。
译码器及应用实验报告
![译码器及应用实验报告](https://img.taocdn.com/s3/m/55ef98357f21af45b307e87101f69e314232fa57.png)
一、实验目的1. 理解译码器的原理及工作方式;2. 掌握译码器在数字电路中的应用;3. 提高动手能力和实验操作技能。
二、实验器材1. 译码器模块;2. 数码管显示器;3. 电源;4. 电阻;5. 连接线;6. 实验平台。
三、实验原理译码器是一种将二进制、十进制或其他进制编码转换成特定信号输出的数字电路。
本实验所采用的译码器为3-8线译码器,具有3个输入端和8个输出端。
当输入端输入不同的编码时,对应的输出端会输出高电平信号,其余输出端为低电平信号。
译码器的工作原理如下:1. 当输入端输入的编码为000时,输出端Y0输出高电平,其余输出端为低电平;2. 当输入端输入的编码为001时,输出端Y1输出高电平,其余输出端为低电平;3. 以此类推,当输入端输入的编码为111时,输出端Y7输出高电平,其余输出端为低电平。
四、实验内容1. 熟悉译码器模块的引脚排列及功能;2. 将译码器模块与数码管显示器连接,搭建实验电路;3. 通过改变译码器输入端的编码,观察数码管显示器的显示结果;4. 分析实验结果,验证译码器的工作原理。
五、实验步骤1. 将译码器模块的引脚与实验平台连接;2. 将数码管显示器的引脚与译码器模块的输出端连接;3. 将电源连接至译码器模块和数码管显示器;4. 打开电源,观察数码管显示器的显示结果;5. 改变译码器输入端的编码,观察数码管显示器的显示结果;6. 记录实验数据,分析实验结果。
六、实验结果与分析1. 当译码器输入端输入编码000时,数码管显示器显示0;2. 当译码器输入端输入编码001时,数码管显示器显示1;3. 当译码器输入端输入编码010时,数码管显示器显示2;4. 当译码器输入端输入编码011时,数码管显示器显示3;5. 当译码器输入端输入编码100时,数码管显示器显示4;6. 当译码器输入端输入编码101时,数码管显示器显示5;7. 当译码器输入端输入编码110时,数码管显示器显示6;8. 当译码器输入端输入编码111时,数码管显示器显示7。
译码器实验报告范文
![译码器实验报告范文](https://img.taocdn.com/s3/m/070d823f178884868762caaedd3383c4bb4cb40a.png)
译码器实验报告范文一、实验目的本次实验的主要目的是设计并构建一个译码器电路,并测试其功能和性能是否符合预期。
二、实验原理1.译码器的定义译码器是数字电路中一种常见的组合逻辑电路,它用于将一组输入信号转换为对应的输出信号。
一般情况下,输入信号是二进制编码,输出信号是对应的十进制可能性之一2.译码器的工作原理译码器的工作原理基于数字编码与输出之间的对应关系。
不同的输入编码对应不同的输出。
常见的译码器有二进制到十进制译码器、BCD码到数字显示译码器等。
3.译码器的类型根据不同的译码方式,译码器可以分为主动辅助型和辅助主动型两种类型。
其中,主动辅助型译码器根据输入信号的高低电平来控制输出端口的高低电平;辅助主动型译码器则根据输入端口的电平来控制输出端口的控制元件的状态。
三、实验材料和设备1.实验材料译码器电路板、电路连接线、LED灯等。
2.实验设备示波器、数字万用表等。
四、实验步骤1.确定译码器的功能要求。
2.根据功能要求,设计译码器的电路连接方式。
3.根据电路设计,连接实验用的译码器电路板。
4.使用数字万用表,逐一测量电路连接线上的电压和电流。
5.使用示波器,测量电路输出端口的电压波形,并记录下来。
6.根据测量结果,分析电路的功能和性能是否符合预期。
7.若电路的功能和性能不符合预期,排查并修复电路中可能存在的问题。
五、实验结果与分析根据实验步骤,连接并构建了译码器电路。
经过分析测试,电路的输出稳定,并能够根据输入编码正确地给出对应的输出。
六、实验总结通过本次实验,我了解了译码器的基本原理和工作模式,掌握了译码器电路的搭建和测试方法,并能够根据需求设计译码器电路。
实验中,我遇到了一些问题,但能够通过仔细检查和调试来解决。
在今后的学习和实践中,我将更加注重实验过程的细节,提高对电路性能的分析和问题解决能力。
实验二 译码器及应用
![实验二 译码器及应用](https://img.taocdn.com/s3/m/3225ff33580216fc700afdab.png)
输出 d 0 1 0 1 0 1 1 0 1 1 0 1 0 1 1 0 1 1 0 e 0 1 0 1 0 1 0 0 0 1 0 1 0 1 0 0 0 1 0 f 0 1 0 1 0 0 0 1 1 1 0 1 1 0 0 1 1 1 0 g 0 1 0 0 0 1 1 1 1 1 0 1 1 1 1 1 1 1 0
作数据输入时串入s11输出为原码或功能输入birbo输出ltrbia3a2a1a0三实验任务174ls138逻辑功能测试自行画出测试实验电路图和逻辑功能测试表格
实验二(六) 译码器及应用
一、实验目的
1、掌握译码器的工作原理及逻辑功能测试方法。
2、熟悉用译码器实现应用电路的方法。
二、实验原理
1、通用译码器 1)TTL 2-4线——74LS139 4-10线——74LS420 2)3-8译码器
译码功能:将二进制译码成十进制状态。
A0、A1、A2:译码输入 S S S1、 2 、 3 译码数据选择 Y0 ~ Y7 :译码输出,低电平
3-8线——74LS138
数据分配功能: A0、A1、A2为地址输入,用 S1作数据输入时(串入)。S2 + S 3 =0,输出为
反码。 用 S 2+ S 3作数据输入时(串入),S1=1,输出为 原码
测试功能自行画出(使能端高电平有效,S1作使能端) Si= Ai Bi Ci 1 Ai Bi Ci 1 Ai Bi Ci 1 Ai Bi Ci 1 Y1 Y2 Y4 Y7
Ci= Y3 Y5 Y6ቤተ መጻሕፍቲ ባይዱY7
预习报告要求:P27,1、2、3。
三、实验任务
1、74LS138逻辑功能测试
自行画出,测试实验电路图和逻辑功能测试表格。
译码器及其应用实验报告
![译码器及其应用实验报告](https://img.taocdn.com/s3/m/0b3fd25ca66e58fafab069dc5022aaea988f4158.png)
译码器及其应用实验报告译码器及其应用实验报告引言:译码器是一种重要的电子元件,它能将输入的数字信号转化为特定的输出信号,广泛应用于通信、计算机和电子设备中。
本实验旨在通过对译码器的实际应用进行探索,深入了解其原理和功能。
实验目的:1. 理解译码器的基本原理;2. 掌握译码器的工作方式和应用场景;3. 进行实际应用实验,验证译码器的功能和效果。
实验器材:1. 译码器芯片2. 实验电路板3. 连接线4. 开关和LED灯实验步骤:1. 实验前准备:在实验电路板上搭建一个简单的电路,将译码器芯片与开关和LED灯连接起来。
2. 连接电路:使用连接线将开关与译码器芯片的输入端相连,将LED灯与译码器芯片的输出端相连。
3. 设置输入信号:打开开关,向译码器芯片输入不同的数字信号。
观察LED灯的亮灭情况。
4. 分析实验结果:根据LED灯的亮灭情况,判断译码器芯片对输入信号的解码结果。
记录实验数据,并进行分析。
实验结果与讨论:通过实验观察和数据记录,我们可以得出以下结论:1. 译码器的工作原理:译码器根据输入信号的不同组合,将其转化为相应的输出信号。
例如,4-2译码器可以将4位二进制数转化为2位输出信号。
2. 译码器的应用场景:译码器广泛应用于数字电路、通信系统和计算机等领域。
例如,在计算机的内存管理中,译码器用于将内存地址转化为实际的存储单元。
3. 实验结果分析:根据LED灯的亮灭情况,我们可以判断译码器芯片对输入信号的解码结果。
例如,当输入信号为“00”时,LED灯1亮,LED灯2灭,表示译码器将输入信号解码为“01”。
结论:通过本次实验,我们深入了解了译码器的工作原理和应用场景。
译码器作为一种重要的电子元件,在数字电路和通信系统中具有广泛的应用前景。
通过实际应用实验,我们验证了译码器的功能和效果,并对其工作原理有了更深入的理解。
总结:译码器作为一种重要的电子元件,具有广泛的应用领域。
通过本次实验,我们不仅了解了译码器的基本原理和工作方式,还通过实际应用实验验证了其功能和效果。
实验报告译码器
![实验报告译码器](https://img.taocdn.com/s3/m/411de624f6ec4afe04a1b0717fd5360cbb1a8d13.png)
实验报告译码器在当今数字化的时代,译码器作为一种重要的数字电路组件,在信息处理和传输中发挥着关键作用。
本次实验旨在深入研究和理解译码器的工作原理、性能特点以及实际应用。
一、实验目的本次实验的主要目的是:1、熟悉和掌握译码器的基本原理和逻辑功能。
2、学会使用实验设备搭建译码器电路,并进行功能测试。
3、观察和分析译码器在不同输入条件下的输出结果,加深对数字逻辑的理解。
二、实验原理译码器是一种多输入、多输出的组合逻辑电路,它的功能是将输入的二进制编码转换为对应的输出信号。
常见的译码器有二进制译码器、十进制译码器等。
以 3 线 8 线二进制译码器为例,它有 3 个输入引脚 A、B、C,分别接收 3 位二进制编码,8 个输出引脚 Y0 Y7,对应 8 种不同的输入状态。
当输入为 000 时,Y0 输出为 1,其余输出为 0;输入为 001 时,Y1 输出为 1,其余输出为 0,以此类推。
译码器的实现可以通过逻辑门电路(如与门、或门等)进行组合搭建,也可以使用集成电路芯片,如 74LS138 等。
三、实验设备与器材1、数字电路实验箱2、集成电路芯片 74LS1383、逻辑电平指示器4、连接导线若干四、实验步骤1、按照实验电路图,在数字电路实验箱上连接好 74LS138 译码器芯片和相关的电路元件。
2、将逻辑电平发生器的输出连接到译码器的输入引脚 A、B、C,设置不同的输入电平组合。
3、观察逻辑电平指示器上对应输出引脚 Y0 Y7 的电平状态,并记录下来。
4、重复步骤 2 和 3,对各种可能的输入组合进行测试。
五、实验数据与结果通过实验测试,得到了以下输入输出对应关系:|输入(A B C)|输出(Y0 Y7)||||| 0 0 0 | 1 0 0 0 0 0 0 0 || 0 0 1 | 0 1 0 0 0 0 0 0 || 0 1 0 | 0 0 1 0 0 0 0 0 || 0 1 1 | 0 0 0 1 0 0 0 0 || 1 0 0 | 0 0 0 0 1 0 0 0 || 1 0 1 | 0 0 0 0 0 1 0 0 || 1 1 0 | 0 0 0 0 0 0 1 0 || 1 1 1 | 0 0 0 0 0 0 0 1 |六、结果分析与讨论从实验结果可以看出,译码器的输出完全符合预期的逻辑功能。
译码器及应用实验报告
![译码器及应用实验报告](https://img.taocdn.com/s3/m/d5b6937a366baf1ffc4ffe4733687e21af45ffed.png)
译码器及应用实验报告译码器及应用实验报告引言:在现代科技的发展中,数字电子技术发挥着至关重要的作用。
而译码器作为数字电子技术中的一种重要元件,被广泛应用于各种电子设备中。
本次实验旨在通过实际操作,深入了解译码器的原理、工作方式以及应用领域。
一、实验目的本次实验的主要目的是掌握译码器的工作原理,并通过实际应用的方式加深对译码器的理解。
同时,通过实验,我们还能够了解译码器在数字电子技术中的广泛应用。
二、实验原理1. 译码器的定义译码器是一种将输入信号转换为输出信号的数字电路。
它可以将不同的输入组合转换为特定的输出信号,从而实现信息的解码。
2. 译码器的工作原理译码器的工作原理可以简单地理解为将不同的输入信号映射到特定的输出信号。
它通过内部的逻辑门电路实现这一转换过程。
常见的译码器有BCD译码器、二进制译码器等。
3. 译码器的应用领域译码器广泛应用于数字电子技术领域,特别是在数字系统中。
它可以用于将数字信号转换为特定的控制信号,从而实现各种功能。
例如,译码器可以用于将二进制代码转换为七段数码管的控制信号,实现数字显示。
三、实验步骤1. 实验器材准备本次实验所需的器材包括译码器芯片、数字信号发生器、示波器等。
2. 连接电路根据实验要求,将译码器芯片与其他器材进行连接。
确保连接正确无误后,接通电源。
3. 发送输入信号通过数字信号发生器,发送不同的输入信号给译码器芯片。
观察输出信号的变化,并记录实验数据。
4. 数据分析根据实验数据,分析输入信号与输出信号之间的关系。
探究译码器的工作原理,并进一步了解其应用领域。
四、实验结果与讨论通过实验,我们成功地观察到了译码器的工作过程,并记录了输入信号与输出信号的变化情况。
通过对实验数据的分析,我们可以清晰地了解到译码器的工作原理以及其在数字电子技术中的应用。
译码器作为数字电子技术中的重要元件,广泛应用于各种电子设备中。
例如,它可以用于将二进制代码转换为七段数码管的控制信号,实现数字显示;它还可以用于将输入的BCD码转换为相应的控制信号,实现BCD码的解码。
译码器的应用实验报告
![译码器的应用实验报告](https://img.taocdn.com/s3/m/f5fbc3cdfbb069dc5022aaea998fcc22bcd1439d.png)
译码器的应用实验报告译码器的应用实验报告一、引言译码器是数字电路中常见的一个组件,它用于将输入的编码信号转换为特定的输出信号。
在本实验中,我们将研究译码器的应用,并通过实验来验证其功能和性能。
二、实验目的1. 理解译码器的工作原理和基本功能。
2. 掌握使用译码器进行编码信号转换的方法。
3. 验证译码器在不同应用场景下的性能。
三、实验材料和方法1. 实验材料:译码器芯片、逻辑门芯片、示波器、数字信号发生器等。
2. 实验步骤:a) 连接电路:根据实验要求,将译码器芯片和逻辑门芯片连接到电路板上。
b) 设置输入信号:使用数字信号发生器生成不同编码信号作为输入。
c) 观察输出信号:使用示波器观察输出信号,并记录结果。
d) 分析数据:根据观察到的输出信号,分析译码器在不同输入条件下的性能。
四、实验结果与分析1. 实验一:二进制到十进制转换a) 设置输入信号为二进制数0~15。
b) 观察输出信号,记录译码器将二进制数转换为对应的十进制数的结果。
c) 分析结果:根据观察到的输出信号,验证译码器的转换功能是否正确。
2. 实验二:BCD码到七段数码管显示a) 设置输入信号为BCD码0~9。
b) 观察输出信号,将其连接到七段数码管上进行显示。
c) 分析结果:根据观察到的七段数码管显示结果,验证译码器将BCD码转换为对应数字的功能是否正确。
3. 实验三:地址译码a) 设置输入信号为不同的地址编码。
b) 观察输出信号,记录译码器将地址编码转换为特定输出端口的结果。
c) 分析结果:根据观察到的输出信号,验证译码器在地址译码方面的性能和准确性。
五、实验总结通过本次实验,我们对译码器的工作原理和应用有了更深入的理解。
实验结果表明,在不同应用场景下,译码器能够有效地将输入编码信号转换为特定的输出信号。
然而,在实际使用中还需要注意一些问题,如输入电压范围、输入时序要求等。
在设计和使用中需要仔细考虑这些因素,以确保译码器的正常工作和性能。
数字电路实验二--译码器实验报告
![数字电路实验二--译码器实验报告](https://img.taocdn.com/s3/m/24026de88ad63186bceb19e8b8f67c1cfad6eea5.png)
数字电路实验二--译码器实验报告
译码器实验是数字电路实验课程的重要组成部分。
本次实验旨在介绍译码的基本原理,并取得实际的实验效果。
本次实验使用的译码器类型是双向双回路译码器。
它可以将2位二进制输入转换为4
位二进制数字代码输出。
它是由基础译码单元(BCD)和其它外部电路组成的,可以根据
二进制输入状态产生正确的十进制输出。
此外,本次实验使用了按钮、LED、模拟电路、
小灯丝等部件来实现所涉及的功能。
实验分为以下几步:首先需要将所有的组成部件组装在原理图的对应接口中;其次根
据原理图上的接口,安装电源组件;然后根据电路要求,按钮和灯丝等部件的位置应该有
所区别;紧接着,根据原理图的线路图,将按钮和LED的铜丝焊接到对应接口处。
最后,
根据实验要求,连接模拟电路,测试结果是否符合实验要求。
在实验过程中,本实验室使用了一台OMRON译码器,根据二进制输入状态,它可以产
生4位十进制输出状态。
实验结果显示,在每种二进制输入状态下,OMRON译码器都可以
成功实现预期的输出,从而证明了译码器的良好性能及高精度。
总的来说,本次实验的主要任务是译码的基本介绍,以及掌握OMRON译码器的使用方法。
实验过程既充满乐趣,也有所收获。
让我们有机会贴近电子工程实践,掌握各种技术,扩充知识。
这次实验是一次有趣又有意义的学习体验。
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
竭诚为您提供优质文档/双击可除二-十进制译码器实验报告篇一:实验二译码器及其应用实验二译码器及其应用一、实验目的1、掌握中规模集成译码器的逻辑功能和使用方法2、熟悉数码管的使用二、实验原理译码器可分为通用译码器和显示译码器两大类。
前者又分为变量译码器和代码变换译码器。
1、变量译码器(又称二进制译码器),以3线-8线译码器74Ls138为例。
其中A2、A1、A0为地址输入端,Y0~Y7为译码输出端,s1、s2、s3为使能端。
(a)(b)图6-13-8线译码器74Ls138逻辑图及引脚排列表6-174Ls138功能表二进制译码器还能方便地实现逻辑函数,如图6-3所示,实现的逻辑函数是Z=Abc?Abc?Abc+Abc2、数码显示译码器a、七段发光二极管(LeD)数码管(a)共阴连接(“1”电平驱动)(b)共阳连接(“0”电平驱动)(c)符号及引脚功能图6-5LeD数码管b、bcD码七段译码驱动器此类译码器型号有74Ls47(共阳),74Ls48(共阴),cc4511(共阴)等,本实验系采用cc4511bcD码锁存/七段译码/驱动器。
驱动共阴极LeD数码管。
图6-6为cc4511引脚排列其中图6-6cc4511引脚排列A、b、c、D—bcD码输入端a、b、c、d、e、f、g—译码输出端,输出“1”有效,用来驱动共阴极LeD数码管。
LT—测试输入端,LT=“0”时,译码输出全为“1”消隐输入端,bI=“0”时,译码输出全为“0”bI—Le—锁定端,Le=“1”时译码器处于锁定(保持)状态,译码输出保持在Le=0时的数值,Le=0为正常译码。
表6-2为cc4511功能表。
cc4511内接有上拉电阻,故只需在输出端与数码管笔段之间串入限流电阻即可工作。
译码器还有拒伪码功能,当输入码超过1001时,输出全为“0”,数码管熄灭。
在本数字电路实验装置上已完成了译码器cc4511和数码管bs202之间的连接。
实验时,只要接通+5V电源和将十进制数的bcD码接至译码器的相应输入端A、b、c、D即可显示0~9的数字。
四位数码管可接受四组bcD码输入。
cc4511与LeD数码管的连接如图6-7所示。
图6-7cc4511驱动一位LeD数码管三、实验设备与器件1、+5V直流电源2、双踪示波器3、连续脉冲源4、逻辑电平开关5、逻辑电平显示器6、拨码开关组8、译码显示器9、74Ls138×2cc4511四、实验内容1、数据拨码开关的使用。
将实验装置上的四组拨码开关的输出Ai、bi、ci、Di 分别接至4组显示译码/驱动器cc4511的对应输入口,Le、bI、LT接至三个逻辑开关的输出插口,接上+5V显示器的电源,然后按功能表6-2输入的要求揿动四个数码的增减键(“+”与“-”键)和操作与Le、bI、LT对应的三个逻辑开关,观测拨码盘上的四位数与LeD数码管显示的对应数字是否一致,及译码显示是否正常。
2、74Ls138译码器逻辑功能测试将译码器使能端s1、s2、s3及地址端A2、A1、A0分别接至逻辑电平开关输出口,八个输出端Y7Y0依次连接在逻辑电平显示器的八个输入口上,拨动逻辑电平开关,按表6-1逐项测试74Ls138的逻辑功能。
3、用74Ls138构成时序脉冲分配器参照图6-2和实验原理说明,时钟脉冲cp频率约为10Khz,要求分配器输出端Y0Y7的信号与cp输入信号同相。
画出分配器的实验电路,用示波器观察和记录在地址端A2、A1、A0分别取000~1118种不同状态时Y0Y7端的输出波形,注意输出波形与cp输入波形之间的相位关系。
五、实验预习要求1、复习有关译码器和分配器的原理。
2、根据实验任务,画出所需的实验线路及记录表格。
六、实验报告1、画出实验线路,把观察到的波形画在坐标纸上,并标上对应的地址码。
2、对实验结果进行分析、讨论。
篇二:译码器实验报告课程编号:深圳大学实验报告课程名称:数字电路实验名称:译码器学院:信息工程学院指导教师:刘静报告人:李金梁组号:03学号:20XX130025实验地点:n102实验时间:20XX年10月29日提交时间:篇二:数字电子线路实验报告_译码器及其应用数电实验报告实验三译码器及其应用一、实验目的1、掌握译码器的测试方法。
2、了解中规模集成译码器的功能,管脚分布,掌握其逻辑功能。
3、掌握用译码器构成组合电路的方法。
4、学习译码器的扩展。
二、实验仪器1、数字逻辑电路实验板1块2、74hc1383-8线译码器2片3、74hc20双4输入与非门1片三、实验原理1、中规模集成译码器74hc13874hc138是集成3线-8线译码器,在数字系统中应用比较广泛。
图3-1是其引脚排列。
其中a2、a1、a0为地址输入端,0y~7y为译码输出端,s1、2s、3s为使能端。
74hc138真值表如下:74hc138引脚图为:74hc138工作原理为:当s1=1,s2+s3=0时,电路完成译码功能,输出低电平有效。
其中:2、译码器应用因为74hc138三-八线译码器的输出包括了三变量数字信号的全部八种组合,每一个输出端表示一个最小项,因此可以利用八条输出线组合构成三变量的任意组合电路。
四、实验内容1、译码器74hc138逻辑功能测试(1)控制端功能测试测试电路如图:按上表所示条件输入开关状态。
观察并记录译码器输出状态。
led指示灯亮为0,灯不亮为1。
(2)逻辑功能测试将译码器使能端s1、2s、3s及地址端a2、a1、a0分别接至逻辑电平开关输出口,八个输出端y7y0依次连接在逻辑电平显示器的八个输入口上,拨动逻辑电平开关,按下表逐项测试74hc138的逻辑功能。
2、用74hc138实现逻辑函数y=ab+bc+ca如果设a2=a,a1=b,a0=c,则函数y的逻辑图如上所示。
用74hc138和74hc20各一块在实验箱上连接下图线路。
并将测试结果下面的记录表中。
3、用两个3线-8线译码器构成4线-16线译码器。
利用使能端能方便地将两个3/8译码器组合成一个4/16译码器,如下图所示。
五、实验结果记录:2、74hc138实现逻辑函数y=ab+bc+ca,实验结果记录:六、实验注意事项1、注意集成电路输入控制端和输出控制端的信号。
2、74hc138集成块搭接中注意输出信号的处理。
七、实验心得:通过这次试验,我熟练掌握了74hcl138译码器的使用特点和方法,以及电路连线,译码器连接等诸多电路的实际操作。
深深地理解了理论与实践之间的差异和区别,也感觉到自己理论知识的欠缺和实践操作能力的巨大差距。
篇三:数字电路译码器实验报告一、实验目的与要求1.了解和正确使用msi组合逻辑部件;2.掌握一般组合逻辑电路的特点及分析、设计方法;3.学会对所设计(:二-十进制译码器实验报告)的电路进行静态功能测试的方法;4.观察组合逻辑电路的竞争冒险现象。
预习要求:(1)复习组合逻辑电路的分析与设计方法;(2)根据任务要求设计电路,并拟定试验方法;(3)熟悉所用芯片的逻辑功能、引脚功能和参数;(4)了解组合逻辑电路中竞争冒险现象的原因及消除方法。
(5)二、实验说明译码器是组合逻辑电路的一部分。
所谓译码就是不代码的特定含义“翻译”出来的过程,而实现译码操作的电路称为译码器。
译码器分成三类:1.二进制译码器:把二进制代码的各种状态,按照其原意翻译成对应输出信号的电路。
如中规模2线—4线译码器74ls139,3线—8线译码器74ls138等。
2.二—十进制译码器:把输入bcc码的十个代码译成十个高、低电平信号。
3.字符显示译码器:把数字、文字和符号的二进制编码翻译成人们习惯的形式并直观地显示出来的电路,如共阴极数码管译码驱动的74ls48(74ls248),共阳极数码管译码驱动的74ls49(74ls249)等。
三、实验设备1.rxb-1b数字电路实验箱2.器件74ls00四2输入与非门74ls20双4输入与非门74ls1383线—8线译码器四、任务与步骤任务一:测试3线—8线译码器74ls138逻辑功能将一片3线—8线译码器74ls138插入rxb-1b数字电路实验箱的ic空插座中,按图3-15接线。
a0、a1、a2、sta、stb、stc端是输入端,分别接至数字电路实验箱的任意6个电平开关。
y7、y6、y5、y4、y3、y2、y1、y0输出端,分别接至数字电路实验箱的电平显示器的任意8个发光二极管的插孔8号引脚地接至rxb—ib型数字电路实验箱的电源“?”,16号引脚+5v接至rxb-1b数字电路实验箱的电源“+5v”。
按表3-2中输入值设置电平开关状态,观察发光二极管(简称led)的状态,并将结果填入表中。
根据实验数据归纳出74ls138芯片的功能。
表3-23线-8线译码器74ls138功能表图3-153线-8线译码器74ls138接线图任务二:用3线—8线译码器74ls138和门电路产生如下多输出逻辑函数z1?a2a0,z2=a2a1a0+a2a1a0+a2a1,z3=a2a1+a2a1a01.设计方法提示按题意把函数z1、z2、z3写成最小项形式,译码器的输出y0,y1,y2,y3,y4,y5,y6,y7是最小项的反函数形式,在附加与非门的配合下,函数z1就可用译码器的输出来表达。
2.实验方法提示1)根据设计方法提示把z1写成用译码器输出y0~y7表示的。