时序逻辑电路分析举例

合集下载

时序逻辑电路应用举例

时序逻辑电路应用举例
《数字逻辑电路》 数字逻辑电路》
时序逻辑电路应用举例1 时序逻辑电路应用举例1
设计串行比较器。串行比较器对两个位数 设计串行比较器。 相同的二进制数A 进行比较,如果A>B, 相同的二进制数A,B进行比较,如果A>B, 则输出Z1Z0=10,A<B则输出 则输出Z1Z0=01, 则输出Z1Z0=10,A<B则输出Z1Z0=01, A=B则输出 A=B则输出Z1Z0=00。 则输出Z1Z0=00。
《数字逻辑电路》 数字逻辑电路》
时序逻辑电路应用举例1 时序逻辑电路应用举例1
分析:根据题意, 分析:根据题意,电路的输入为两个位数相同的数 输出为Z1Z0,状态A>B用S1,A<B用S2, 据A,B;输出为Z1Z0,状态A>B用S1,A<B用S2, A=B用S0表示 画出状态转换图如下: A=B用S0表示。画出状态转换图如下: 表示。
AB=11 × × × ×
《数字逻辑电路》 数字逻辑电路》
时序逻辑电路应用举例4 时序逻辑电路应用举例4
设计售4分的邮票机。 设计售4分的邮票机。自动售邮票机能 出售一张4分邮票,并向顾客退回余款, 出售一张4分邮票,并向顾客退回余款,它 的投币口每次只能接受一个1 的投币口每次只能接受一个1分、2分、5分 的硬币。 的硬币。
00/00 11/10 S5 10/00 01,10/01 00,01, 10/00 S0 01,11/00 10/00 10,11/01 S4 00/00 01/00 S3 00/00 10,11/00 01/00 S2 00/00 X1X2/F1F2 00/00 11/00 S1
01,11/01
《数字逻辑电路》 数字逻辑电路》
时序逻辑电路应用举例3 时序逻辑电路应用举例3

时序逻辑电路典型例题分析

时序逻辑电路典型例题分析

第六章时序逻辑电路典型例题分析第一部分:例题剖析触发器分析例1在教材图6.1所示的基本RS触发器电路中,若⎺R、⎺S 的波形如图P6.1(a)和(b),试分别画出对应的Q和⎺Q端的波形。

解:基本RS触发器,当⎺R、⎺S同时为0时,输出端Q、⎺Q均为1,当⎺R=0、⎺S=1时,输出端Q为0、⎺Q为1,当⎺R=⎺S=1时,输出保持原态不变,当⎺R=1、⎺S=0时,输出端Q为1、⎺Q为0,根据给定的输入波形,输出端对应波形分别见答图P6.1(a)和(b)。

需要注意的是,图(a)中,当⎺R、⎺S同时由0(见图中t1)变为1时,输出端的状态分析时不好确定(见图中t2),图中用虚线表示。

例2 在教材图6.2.3(a)所示的门控RS触发器电路中,若输入S 、R和E的波形如图P6.2(a)和(b),试分别画出对应的输出Q和⎺Q端的波形。

解:门控RS触发器,当E=1时,实现基本RS触发器功能,即:R=0(⎺R=1)、S=1(⎺S=0),输出端Q为1、⎺Q为0;R=1(⎺R=0)、S=0(⎺S=1)输出端Q为0、⎺Q为1;当E=0时,输出保持原态不变。

输出端波形见答图P6.2。

例3在教材图6.2.5所示的D锁存器电路中,若输入D、E的波形如图P6.3(a)和(b)所示,试分别对应地画出输出Q和Q端的波形。

解:D锁存器,当E=1时,实现D锁存器功能,即:Q n+1=D,当E=0时,输出保持原态不变。

输出端波形见答图P6.3。

例4在图P6.4(a)所示的四个边沿触发器中,若已知CP、A、B的波形如图(b)所示,试对应画出其输出Q端的波形。

设触发器的初始状态均为0。

解:图中各电路为具有异步控制信号的边沿触发器。

图(a)为边沿D触发器,CP上升沿触发,Q1n+1= A,异步控制端S D接信号C(R D=0),当C=1时,触发器被异步置位,输出Q n+1=1 ;图(b)为边沿JK触发器,CP上升沿触发,Q2n+1= A⎺Q2n +⎺BQ2n,异步控制端⎺R D接信号C(⎺S D =1),当C=0时,触发器被异步复位,输出Q n+1=0;图(c)为边沿D触发器,CP下降沿触发,Q3n+1= A,异步控制端⎺S D接信号C(⎺R D =1),当C=0时,触发器被异步置位,输出Q n+1=1;图(d)为边沿JK触发器,CP下降沿触发,Q4n+1= A⎺Q4n +⎺BQ4n,异步控制端R D接信号C(S D =0),当C=1时,触发器被异步复位,输出Q n+1=0。

数字电路与逻辑设计第5章时序逻辑电路

数字电路与逻辑设计第5章时序逻辑电路
Q and A Q :电路是否具备自启动特性?请检验。
(b) 74194构成扭环形计数器
Q and A Q :电路是否具备自启动特性?请检验。
77
➢ 检验扭环形计数器的自启动特性
模值M=2n=2×4=8 状态利用率稍高;环 形计数器和扭环形计 数器都具有移存型的 状态变化规律,但它 们都不具有自启动性
10
分析工具 常见电路
状态转移真值表 状态方程 状态转移图 时序图
数码寄存器 移位寄存器 同步计数器 异步计数器
11
5.2.1 时序逻辑电路的分析步骤
12
例1:分析图示时序逻辑电路
解 ➢ 1. 写激励方程:
13
➢ 2. 写状态方程和输出方程:
根据JK触发器特性方程:Qn1 J Qn K Qn
LD
置入控制输入
CP
时钟输入
CR
异步清0输入
CTT ,CTP 计数控制输入
输出端子
Q0~Q3 数据输出
CO
进位输出
CO
Q3n
Q
n 2
Q1n
Q0n
26
➢ 功能表:
27
2.十进制同步计数器(异步清除)74160
➢ 逻辑符号: ➢ 功能表:
CO Q3n Q0n
28
3.4位二进制同步计数器(同步清除)74163
51
1.二-五-十进制异步计数器7490
52
CT7490: 2-5-10进制异步计数器
4个触发器(CP1独立触发FF0实现二分频,
CP2独立触发FF1、FF2、FF3构成的五分频计数器)
异步清0输入 R01、 R02
异步置9输入 S91、S92
可实现 8421BCD 和 5421BCD计数

《时序逻辑电路分析》课件

《时序逻辑电路分析》课件
优化触发器设计
采用低功耗、高速的触发器设计,减少资源占用。
提高工作速度的优化方法
并行处理
通过并行处理技术,提高电路的工作 速度。
时钟分频与倍频
根据电路的工作频率需求,合理选择 时钟的分频与倍频方案,以优化工作 速度。
THANKS
感谢观看
REPORTING
PART 03
时序逻辑电路的设计
REPORTING
同步设计法
01
同步设计法定义
同步设计法是一种基于时钟信号 的设计方法,用于构建时序逻辑
电路。
03
优点
同步设计法具有较高的可靠性和 稳定性,能够实现复杂的逻辑功
能。
02
工作原理
在同步设计法中,所有操作都严 格在时钟信号的驱动下进行,保 证了电路的稳定性和可靠性。
《时序逻辑电路分析 》PPT课件
REPORTING
• 时序逻辑电路概述 • 时序逻辑电路的分析方法 • 时序逻辑电路的设计 • 时序逻辑电路的应用 • 时序逻辑电路的优化设计
目录
PART 01
时序逻辑电
时序逻辑电路的定义、特点
时序逻辑电路的特点包括
具有记忆功能、具有时钟信号控制、具有输入信号和输出信号等。
时序逻辑电路的基本组成
时序逻辑电路由触发器、组合逻 辑电路和时钟信号源三部分组成 。
组合逻辑电路用于实现输入信号 到输出信号的逻辑变换,主要由 门电路组成。
总结词:时序逻辑电路的基本组 成
触发器是时序逻辑电路中的核心 元件,用于存储状态信息,常见 的触发器有RS触发器、D触发器 、JK触发器和T触发器等。
04
异步时序逻辑电路是指触发器的时钟输入端接在不同的时钟源上,时 钟信号独立作用于各个触发器,实现状态异步转换。

时序逻辑电路例题分析

时序逻辑电路例题分析

Q0 Q1 Q2 Q3
Q4 Q5 Q6 Q37
CP1
CP CP0
74LS90(个位 ) S9A S9B R0A R0B
CP1 74LS90(十位 ) CP0 S9AS9B R0AR0B
5-1 第五章 时序逻辑电路设计例题
(1) 根据任务要求,确定状态图
001
011
010
QA、QB、QC分别表示三个绕组A、
/0
/0
(a) 有效循环
/0 010 101
/1
(b) 无效循环
6.时序图
CP
Q 0
Q1 Q2
Y
7.电路功能
有效循环的6个状态,称为六进制同步计数器。当对第6个脉
冲计数时,计数器又重新从000开始计数,并产生输出Y=1。
8.自启动问题
如果无效状态构成循环,则一旦受到干扰,使得电路进入无效 状态,则电路就没有可能再回到有效状态,即不能在正常工作, 必须重起系统才能正常工作,此类电路不能自启动。
4.画出逻辑图:
J0 = Q1n K0 = 1
J1 = Q0n K1 = 1
Z = Q1nQ0n
FF0
1J
Q
FF1
1J
Q& Z
C1
C1
1 1K
1 1K
Q
Q
CP
5.检测自启动: 11 00
此电路能够自启动
例3 设计一个串行数据检测电路,当连续输入3个或3个以上1时, 电路的输出为1,其它情况下输出为0。例如: 输入X 101100111011110 输出Y 000000001000110
QA JA QAKA
计数脉冲CP
(7) 检验该计数电路能否自动启动。

时序逻辑电路分析举例

时序逻辑电路分析举例

时序逻辑电路分析例题1、分析下图时序逻辑电路。

解:1、列出驱动方程:111==K J1//122Q A AQ K J +==2、列出状态方程:将驱动方程代入JK 触发器的特性方程Q K JQ Q //*+=得:/1*1Q Q =212/1//21//2/1*2Q AQ Q Q A Q Q A Q AQ Q +++=3、列出输出方程:21//2/1Q Q A Q AQ Y +=4、列出状态转换表: (1)当A=1时:根据:/1*1Q Q =;21/2/1*2Q Q Q Q Q +=;/2/1Q Q Y =得:(2)当A=0时:根据:/1*1Q Q =;2/1/21*2Q Q Q Q Q +=;21Q Q Y =得:5、画状态转换图:6、说明电路实现的逻辑功能:此电路就是一个可逆4进制(二位二进制)计数器,CLK 就是计数脉冲输入端,A 就是加减控制端,Y 就是进位与借位输出端。

当控制输入端A 为低电平0时,对输入的脉冲进行加法计数,计满4个脉冲,Y 输出端输出一个高电平进位信号。

当控制输入端A 为高电平1时,对输入的脉冲进行减法计数,计满4个脉冲,Y 输出端输出一个高电平借位信号。

2、如图所示时序逻辑电路,试写出驱动方程、状态方程,画出状态图,说明该电路的功能。

解:驱动方程⎩⎨⎧=⊕=1010K Q X J n ⎩⎨⎧=⊕=111K Q X J n 状态方程()()n n n n n n n n n n n n nn QXQ Q Q X Q Q X QQ Q X Q Q X Q Q X Q 0111101011011+=⊕=+=⊕=++1J 1K C11J 1K C11Q 0Q CPXZ=1=1=1&FF 1FF 011输出方程()01Q Q X Z ⊕=1、 状态转换表,如表所示。

状态转换图,略。

2、这就是一个3进制加减计数器,当X=0时为加计数器,计满后通过Z 向高位进位;X=1时为减计数器,计满后通过Z 向高位借位;能自启动。

时序逻辑电路

时序逻辑电路

第五章时序逻辑电路前面介绍的组合逻辑电路无记忆功能。

而时序逻辑电路的输出状态不仅取决于当时的输入信号,而且与电路原来的状态有关,或者说与电路以前的输入状态有关,具有记忆功能。

触发器是时序逻辑电路的基本单元。

本章讨论的内容为时序逻辑电路的分析方法、寄存器和计数器的原理及应用。

第一节时序逻辑电路的分析一、概述1、时序逻辑电路的组成时序逻辑电路由组合逻辑电路和存储电路两部分组成,结构框图如图5-1所示。

图中外部输入信号用X(x1,x2,…,x n)表示;电路的输出信号用Y(y1,y,…,y m)表示;存储电路的输入信号用Z(z1,z2,…,z k)表示;存储电2路的输出信号和组合逻辑电路的内部输入信号用Q(q1,q2,…,q j)表示。

图5-1 时序逻辑电路的结构框图可见,为了实现时序逻辑电路的逻辑功能,电路中必须包含存储电路,而且存储电路的输出还必须反馈到输入端,与外部输入信号一起决定电路的输出状态。

存储电路通常由触发器组成。

2、时序逻辑电路逻辑功能的描述方法用于描述触发器逻辑功能的各种方法,一般也适用于描述时序逻辑电路的逻辑功能,主要有以下几种。

(1)逻辑表达式图5-1中的几种信号之间的逻辑关系可用下列逻辑表达式来描述:Y =F(X,Q n)Z =G(X,Q n)Q n+1=H(Z,Q n)它们依次为输出方程、状态方程和存储电路的驱动方程。

由逻辑表达式可见电路的输出Y不仅与当时的输入X有关,而且与存储电路的状态Q n有关。

(2)状态转换真值表状态转换真值表反映了时序逻辑电路的输出Y、次态Q n+1与其输入X、现态Q n的对应关系,又称状态转换表。

状态转换表可由逻辑表达式获得。

(3)状态转换图状态转换图又称状态图,是状态转换表的图形表示,它反映了时序逻辑电路状态的转换与输入、输出取值的规律。

(4)波形图波形图又称为时序图,是电路在时钟脉冲序列CP的作用下,电路的状态、输出随时间变化的波形。

应用波形图,便于通过实验的方法检查时序逻辑电路的逻辑功能。

6-2 时序逻辑电路分析

6-2  时序逻辑电路分析
6.2 时序逻辑电路分析
1. 时序逻辑电路的分析步 骤
2. 寄存器、移位寄存器 3. 同步计数器 4. 异步计数器
6.2.1 时序逻辑电路的分析步 骤
1. 根据给定的时序逻辑电路,写出存储电路(如触发器) 的驱动方程(输入信号的逻辑表达式)。
2. 写出存储电路的状态转移方程,并根据输出电路,写出 输出函数表达式。
1
0
1
0
0
0
1
0
0
0
0
0
1
清零 并入
串出 并入
串出
清零→取样(并入)→串出→取样(并入)→串出 ······
RD 1 2 3 4 5 6 7 8 9 10
CP
并行取样
Q1
1 D11
1
Q2
1 D12
0
Q3
0 D13
1
Q4
0 D14
0
Q5
1 D15 0 0 1 1 1
010 1
图6-2-11 并-串转换波形举例
若SH / LD 1,在CP上升沿到达时,执行右移移

此时的串行数据由Q0端输入,取决于J和K端的取值情况。
表6-2-4 图6-2-13所示电路功能表
CR SH/LD CP J K D0 D1 D2 D3 Q0 Q1 Q2 Q3 Q3 0 × ××× × × × × 0 0 0 0 1
1
0
↑ × × d0 d1 d2 d3 d0 d1 d2 d3 d3
(3) 列写状态转移表,画出状态转移图
表6-2-1 例6-1状态转移表
序号
Q
n
Q2n
Q1n
Q3n1 Q2n1 Q1n1
Z

6.1-6.2 时序逻辑电路分析

6.1-6.2 时序逻辑电路分析

Y
二、状态转换图: 将状态转换表以图形的方式 直观表示出来,即为状态转换图
0 1 2 3 4 5 6 7 0 1
0 0 0 0 1 1 1 0 1 0
0 0 1 1 0 0 1 0 1 0
0 1 0 1 0 1 0 0 1 0
0 0 0 0 0 0 1 0 1 0
循环状态之外的状态在时钟信号的作用下, 都能进入状态转换图中的循环状态之中,具有 这种特点的时序电路叫做能自启动的时序电路。 电路为七进制计数器,能自启动。
0 1 1 0 0 1 0 0
1 0 1 0 1 0 0 0
0 0 0 0 0 0 1 1
状态转换表的另一种形式
CLK Q3 Q2 Q1 Y
Q3 Q2 Q1
* * Q3 Q2 Q1* Y
0 0 0 0 1 1 1 1
0 0 1 1 0 0 1 1
0 1 0 1 0 1 0 1
0 0 0 1Q1 Q2 * Q1Q2 Q1Q3Q2 Q * Q Q Q Q Q 1 2 3 2 3 3
(3)输出方程:
Y Q2Q3
6.2.2 时序逻辑电路的状态转换表、状态转换图、和时 序图 从逻辑电路的三个方程还不能一目了然看出电路 的功能。
例 试分析图示的时序逻辑电路的逻辑功能,写出它的 驱动方程、状态方程和输出方程,写出电路的状态转 换表,画出状态转换图和时序图。输入端悬空时等效 为逻辑1。
解:(1) 驱动方程: J1 (Q2Q3 ), K1 1 K 2 (Q1Q3 ) J 2 Q1 , J QQ , K 3 Q2 1 2 3
同步时序电路
异步时序电路
米利(Mealy)型时序电路
按输出信号的特点 穆尔(Moore)型时序电路 米利(Mealy)型电路:输出信号取决于存储电路 的状态和输入变量。 穆尔(Moore)型电路:输出信号仅取决于存储电路 的状态。 穆尔(Moore)型电路是米利(Mealy)型电路的一 种特例。

时序逻辑电路

时序逻辑电路

输出 F
0 0 0 0 0 1 0 1
/0
100
/0 /0
011
正常情况下,触发器状态在000~101循环, 但若由于干扰使电路的状态为110或111, 也可以在1、2个时钟后回到以上的主循环。
这称为电路具有自启动能力
例2.2
分析图示时序逻辑电路
解:状态表的另一种形式:
CP
0 1
Q3 Q2 Q1
0 0 0 0 0 1 0 1 1 0 1 0 0 1 0 1 0 1
0 0 0
0
可见,每来一个CP脉冲触发器作加1计算,每6个脉冲一个循环,所以这是一个6进 制加法计数器。
例2.2
分析图示时序逻辑电路
解:状态表的另一种 形式:
CP
0 1
Q3 Q2 Q1
0 0 0 0 0 1 0 1 1 0 1 0 0 1 0 1 0 1
F
0 0 0 0 0 1
画时序图:
CP Q1 Q2 Q3
J1 X J 2 XQ 1 K 1 XQ 2 K2 X
Q
n 1
JQ
n
KQn
得到各触发器的次态方程:
Q Q
n 1 1 n 1 2
X Q 1 XQ 2 Q 1 X Q 2 Q 1 XQ 2
例2.4
ቤተ መጻሕፍቲ ባይዱ
分析图示时序逻辑电路
Q Q
输入
X 0 0 0 0 1 1 1
时序逻辑电路
1 2 3 4 5 6 时序逻辑电路的基本概念 时序逻辑电路的分析 同步时序电路的设计 计数器 寄存器 算法状态机
时序逻辑电路
数字电路分为 1. 组合电路: 2. 时序电路:
电路在某一给定时刻的输出 还取决于前一时刻电路的状态

数字电子技术 时序逻辑电路的分析与设计 国家精品课程课件

数字电子技术 时序逻辑电路的分析与设计 国家精品课程课件

《数字电子技术》精品课程——第6章
FF0
FF1
1J
Q0 1J
Q1
时序逻辑电路的分析与设计
&Z
FF2
1J
Q2
C1
C1
C1
1K
1K
1K
Q0
Q1
Q2
CP
➢驱动方程:
《数字电子技术》精品课程——第6章 时序逻辑电路的分析与设计
② 求状态方程
JK触发器的特性方程:
Qn1 JQ n KQn
将各触发器的驱动方程代入,即得电路的状态方程:
简化状态图(表)中各个状态。 (4)选择触发器的类型。
(5)根据编码状态表以及所采用的触发器的逻辑功能,导出待设计 电路的输出方程和驱动方程。
(6)根据输出方程和驱动方程画出逻辑图。
返回 (7)检查电路能否自启动。
《数字电子技术》精品课程——第6章 时序逻辑电路的分析与设计
2.同步计数器的设计举例
驱动方程: T1 = X T2 = XQ1n
输出方程: Z= XQ2nQ1n
(米利型)
2.写状态方程
T触发器的特性 方程为:
Qn1 TQn TQn
Q 1nQ1QX21nn TX1QQ1n1nXTQX11nQ1n X Q1n
Q1n
Qn1 2
T2 Q2n
T2Qn2
T Q n 将T1、 T2代入则得X到Q两1n Q2n XQ1nQn2
0T1 = X0 0 0 0 0 0
0
求T1、T2、Z
0T2
0
=ZX=01QX1nQ10 2nQ010n
0 0
0 1
1 0
0 0
由状态方程
求Q2n+1 、 Q1n+1

5-2时序逻辑电路的分析

5-2时序逻辑电路的分析

1
1
0
1
0 1 0 / 1 0 1 1
0 0 1 / 0 1 1 1
波形图(略)
6.检查自启动
本电路具有自启动能力。
/L3L2L1L0 Q2Q1 Q0
000
/1110
/1110
/0111
111
100
/0111
001
/1101 /1011
/1101 101
011
010
/1011 110
5.2.3 异步时序逻辑电路的分析举例
0 0 1 / 1 1 1 0 0 1 0 / 1 1 0 1 0 1 1 / 1 0 1 1 1 0 0 / 0 1 1 1 0 0 0 / 1 1 1 0 0 1 1 / 1 1 0 1 0 1 0 / 1 0 1 1 0 0 1 / 0 1 1 1
Q2
n1
Q Q Q
n 1 n 0
n 2
L1 Q1 Q0 L2 Q1Q0 L3 Q1Q1 L4 Q1Q0
画出状态图
现 态 次态/输出信号
Q2
n
Q1
n
Q0
n
Q2 Q1 Q0
n 1 n 1 n 1
0
0 0
0
0 1
0
1 0
L4 L3 L2 L1 0 0 1 / 1 1 1 0
/L3L2L1L0 Q2Q1 Q0
000
/1110
n n Q1 Q0
CP0 CP1
Q1n+1 Q0n+1 Z
0
0 1
0
1 0 0
11/0
00/0 01/0
00 /0 01
/0
11 /1
1

异步时序逻辑电路的分析知识

异步时序逻辑电路的分析知识

Q n1 n1
1
0
00 0
001
0
0
1
00 1
011
0
1
0
01 0
001
0
1
1
01 1
111
1
0
0
10 0
100
0
0
0
10 1
100
0
0
1
11 0
100
0
1
0
11 1
100
0
1
1
状态图
Q2n
Q1n Q0n
cp cp cp Q Q n1 2
Q n1
1
n1 0
2
1
0
000 0 0 1 0 0 1
001 0 1 1 0 1 0
010 0 0 1 0 1 1
011 1 1 1 1 0 0
100 1 0 0 0 0 0
101 1 0 0 0 0 1
110 1 0 0 0 1 0
111 1 0 0 0 1 1
Q2Q1Q0
000
001
101
100
4、拟定逻辑功能
011
电路是一种异步五进制加计数电路。
010
110
111
Q 2
CLK
Q Q Q Q CLK (Q Q Q )CLK
01
2
01
2
状态方程
Q n+1 Q ncp Q n cp
0
0
0
0
0
Q n+1 Q ncp Q n cp
1
1
1
1
1
Q n+1 Q ncp Q n cp

时序逻辑电路基础知识讲解

时序逻辑电路基础知识讲解

同步时序电路的时钟 方程可省去不写。

输出方程: Y Q1nQ2n
输出仅与电路现态有关,为 穆尔型时序电路。
方 程 式
驱动方程:
J
2
J1
Q1n Q0n
K2 Q1n K1 Q0n
J
0
Q2n
K0 Q2n
2 求状态方程
JK触发器的特性方程:
Qn1 JQ n KQn
将各触发器的驱动方程代入,即得电路的状态方程:
由状态图可以看出,在时钟脉冲CP的作用下,电路的8个状 态按递减规律循环变化,即:
000→111→110→101→100→011→010→001→000→… 电路具有递减计数功能,是一个3位二进制异步减法计数器。
6.3 计数器
计数器——用以统计输入脉冲CP个数的电路。
计数器的分类: (1)按计数进制可分为二进制计数器和非二进 制计数器。 非二进制计数器中最典型的是十进制计数器。
FF0
例 CP 1D C1
2
FF1
FF2
Q0 1D
Q1 1D
Q2
C1
C1
Q0
Q1
Q2
异步时序电路,时钟方程: 1

CP2 Q1,CP1 Q0,CP0 CP
方 电路没有单独的输出,为穆尔型时序电路。
程 驱动方程:

D2 Q2n,D1 Q1n,D0 Q0n
2 求状态方程
D触发器的特性方程:
000 001
010
QQ1212nnnn1111
1001不,不不变变10变,,QQ11 1010不不变变10,,QQ00
0 1
1 0
1 0
Q00nn11 10 10,,CCPP

数电时序逻辑电路 分析

数电时序逻辑电路 分析

Q1
Q1 & Z
Q0n1 J0 Q0n K0Q0n
Qn1 1
J1Q1n
K1Q1n
Q0n1 Q0n
Q1n1 ( A Q0n ) Q1n A Q0n Q1n
整理得: Q1n1 A Q0n Q1n
Q0n1 Q0n Q1n1 A Q0n Q1n
Z=Q1Q0
1J
>C
状态转换表
A
=1
100001
101110
110001
111010
状态表
Q1n Q0n
Q1n1Q0n1 / Y
A=0
A=1
00 00/0 10/0 0 1 0 0/ 1 0 1 / 0 10 00/1 11/0 1 1 0 0/ 1 0 1 / 0
3、根据状态表画出状态图
状态表
Q1n Q0n
00 01 10 11
Q1n1Q0n1 / Y
S n1 f4 (I , S n )
Ii
j
组合
O
电路 E 存储电路 S k
m
2、同步时序电路与异步时序电路
同步: 存储电路里所有触发器有一个统一的时钟源,它们的
时序电路
状态在同一时刻更新。
异步: 没有统一的时钟脉冲或没有时钟脉冲,电路的状态更 新不是同时发生的。
X
=1
Q1
Q2
“ 1”
1J
1J
CP
A=0 00/0 01/0 10/0 11/0
A=1 01/0 10/0 11/0 00/1
Q0 0 Q1 0
米利型时序电路输入信号影响输出信号
例2 试分析如图所示时序电路的逻辑功能。
解: 分析电路组成。 电路是由两个JK触发器组成的穆尔型同步时序电路。

时序逻辑电路分析举例

时序逻辑电路分析举例

时序逻辑电路分析例题解:1、列出驱动方程:丿严K严1J2= K2= AQ{+A Q2、列出状态方程:将驱动方程代入JK触发器的特性方程。

=JQ1 + K'Q得: Q\ = Q\Q; = AQ[Q!2 + + A0Q3、列出输出方程:Y = AQ;Q^A,Q.Q24、列出状态转换表:(1)当A二1 时:根据:Q;=Q(; O;=a@+QQ;= Q[Qi得:(2)当A二0 时:根据:e;=Q[;6、说明电路实现的逻辑功能:此电路是一个可逆4进制(二位二进制)计数器,CLK是计数脉冲输入端,A 是加减控制端,Y是进位和借位输出端。

当控制输入端A为低电平0时,对输入的脉冲进行加法计数,计满4个脉冲,Y输出端输出一个高电平进位信号。

当控制输入端A为高电平1时,对输入的脉冲进行减法计数,计满4个脉冲,Y输岀端输出一个高电平借位信号。

2、如图所示时序逻辑电路,试写出驱动方程、状态方程,画出状态图,说明该电路的功能。

解:驱动方程J.=X®Q^{J,=X ㊉Q;;A=I k=i状态方程er* =(X ㊉0 広"=XQ;'Q'^ + XQ;l Q;;Q;r =(X ㊉Q;'= XQ;'Q;; + XQ;Q;;输出方程Z = (x㊉0也1、状态转换表,如表所示。

状态转换图,略。

2、这是一个3进制加减讣数器,当X二0时为加计数器,计满后通过Z向高位进位;X二1时为减计数器,计满后通过Z向高位借位;能自启动。

例30),要求(1)画出状态转换图。

(2)画出时序图。

(3)说明是多少进制计数器。

答:(1)(2)时序图4、分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程, 画岀电路的状态转换图,说明电路实现的的逻辑功能。

A为输入变量。

解:(1)列写方程驱动方程:触发器的驱动方程为:D、= Q[ D2 = A㊉© ㊉Q2(2)列写方程驱动方程:触发器的特性方程为:Q"=D将驱动方程代入特性方程可得状态方程为:CLK-CPQ = D = Q{Q; = 2 = A ㊉© ㊉Q(3)列写输出方程:Y = A(Q i Q2+AQ;Q,2(4)列出状态转换表:当A二1时:根据:Q; =Q;; 0;= 00+00;Y = Q\Q1得:当A=0时:根据:Q: = Q;;Y = 得:(5)画状态转换图:(6)说明电路实现的逻辑功能:(2分)此电路是一个可逆4进制计数器,CLK是计数脉冲输入端,A是加减控制端,Y 是进位和借位输出端。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

时序逻辑电路分析例题
1、 分析下图时序逻辑电路。

解:
1、列出驱动方程:111==K J
1//122Q A AQ K J +==
2、列出状态方程:
将驱动方程代入JK 触发器的特性方程Q K JQ Q //*+=得:
/1*1Q Q =
212/1//21//2/1*2Q AQ Q Q A Q Q A Q AQ Q +++=
3、列出输出方程:
21//2/1Q Q A Q AQ Y +=
4、列出状态转换表: (1)当A=1时:
根据:/1*1Q Q =;21/2/1*2Q Q Q Q Q +=;/
2/1Q Q Y =得:
(2)当A=0时:
根据:/1*1Q Q =;2/1/21*2
Q Q Q Q Q +=;21Q Q Y =得:
5、画状态转换图:
6、说明电路实现的逻辑功能:
此电路是一个可逆4进制(二位二进制)计数器,CLK 是计数脉冲输入端,A 是加减控制端,Y 是进位和借位输出端。

当控制输入端A 为低电平0时,对输入的脉冲进行加法计数,计满4个脉冲,Y 输出端输出一个高电平进位信号。

当控制输入端A 为高电平1时,对输入的脉冲进行减法计数,计满4个脉冲,Y 输出端输出一个高电平借位信号。

2、如图所示时序逻辑电路,试写出驱动方程、状态方程,画出状态图,说明该电路的功能。

()()n n n n n n n n n n n n n
n Q
XQ Q Q X Q Q X Q
Q Q X Q Q X Q Q X Q 0
1
1
1
1
010110
11+=⊕=+=⊕=++
输出方程
()01Q Q X Z ⊕=
1、 状态转换表,如表所示。

状态转换图,略。

CP
X
Z
2、这是一个3进制加减计数器,
当X=0时为加计数器,计满后
通过Z向高位进位;X=1时
为减计数器,计满后通过Z向
高位借位;能自启动。

例3、分析下图所示的计数器电路(设初始状态是0),要求
(1)画出状态转换图。

(2)画出时序图。

(3)说明是多少进制计数器。

答:(1)
(2)时序图
4、分析下图所示时序逻辑电路,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路实现的的逻辑功能。

A 为输入变量。

解:
(1)列写方程驱动方程:
CP Q 0Q 1
〉 1J 1K C1 Q
Q
FF0
〉 1J 1K C1
Q
Q
FF1
1
CP
Q0
触发器的驱动方程为:
/11Q D = 212Q Q A D ⊕⊕=
(2)列写方程驱动方程: 触发器的特性方程为:D Q =*
将驱动方程代入特性方程可得状态方程为:
/11*1Q D Q ==
212*2Q Q A D Q ⊕⊕==
(3)列写输出方程: /2/121/Q AQ Q Q A Y +=
(4)列出状态转换表: 当A=1时:
根据:/1*1Q Q =;21/2/1*2Q Q Q Q Q +=;/
2/1Q Q Y =得:
当A=0时:
根据:/1*1Q Q =;2/1/21*2
Q Q Q Q Q +=;21Q Q Y =得:
(5)画状态转换图:
(6)说明电路实现的逻辑功能:(2分)
此电路是一个可逆4进制计数器,CLK是计数脉冲输入端,A是加减控制端,Y 是进位和借位输出端。

当控制输入端A为低电平0时,对输入的脉冲进行加法计数,计满4个脉冲,Y输出端输出一个高电平进位信号。

当控制输入端A为高电平1时,对输入的脉冲进行减法计数,计满4个脉冲,Y输出端输出一个高电平借位信号。

相关文档
最新文档