重庆大学数字电子技术试题1

合集下载

数字电子技术期末复习试卷及答案(四套)

数字电子技术期末复习试卷及答案(四套)

数字电子技术基础试卷(本科)及参考答案试卷一一、(20分)选择填空。

从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。

1.十进制数3.625的二进制数和8421BCD码分别为()A.11.11 和11.001 B.11.101 和0011.1C.11.01 和11.1 D.11.101 和11.1012.下列几种说法中错误的是()A.任何逻辑函数都可以用卡诺图表示。

B.逻辑函数的卡诺图是唯一的。

C.同一个卡诺图化简结果可能不是唯一的。

D.卡诺图中1的个数和0的个数相同。

3.和TTL电路相比,CMOS电路最突出的优点在于()A.可靠性高B.抗干扰能力强C.速度快D.功耗低4.为了把串行输入的数据转换为并行输出的数据,可以使用()A.寄存器B.移位寄存器C.计数器D.存储器5.单稳态触发器的输出脉冲的宽度取决于()A.触发脉冲的宽度B.触发脉冲的幅度C.电路本身的电容、电阻的参数D.电源电压的数值6.为了提高多谐振荡器频率的稳定性,最有效的方法是()A.提高电容、电阻的精度B.提高电源的稳定度C.采用石英晶体振荡器C.保持环境温度不变7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用()A.五进制计数器B.五位二进制计数器C.单稳态触发器C.多谐振荡器8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于()A.5V B.2VC.4V D.3V图1-8二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。

设触发器的初态为0。

图2三、(10分)如图3所示,为检测水箱的液位,在A 、B 、C 、三个地方安置了三个水位检测元件,当水面低于检测元件时,检测元件输出低电平,水面高于检测元件时,检测元件输出高电平。

试用与非门设计一个水位状态显示电路,要求:当水面在A 、B 之间的正常状态时,仅绿灯G 亮;水面在B 、C 间或A 以上的异常状态时,仅黄Y 灯亮;水面在C 以下的危险状态时,仅红灯R 亮。

数字电子技术基础试题及答案

数字电子技术基础试题及答案

数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。

A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。

A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。

A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。

A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。

A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。

A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。

答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。

答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。

数字电子技术测试试卷与答案精选全文完整版

数字电子技术测试试卷与答案精选全文完整版

可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。

2、将160个字符用二进制编码,至少需要( )位二进制码。

3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。

(直接用对偶规则和反演规则)。

4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。

5、连续异或1999个“1”的结果是( )。

6、如图D.1所示电路的输出函数F 为( )。

(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。

图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。

一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。

9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。

10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。

二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。

A、-29B、+13C、-13D、-32、下列说法正确的是()。

A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。

(NEW)重庆大学光电工程学院《832电子技术一(含模拟电路、数字电路)》历年考研真题汇编

(NEW)重庆大学光电工程学院《832电子技术一(含模拟电路、数字电路)》历年考研真题汇编

目 录2002年重庆大学584电子技术(1)(含模拟电路、数字电路)考研真题2003年重庆大学471电子技术(1)考研真题2004年重庆大学474电子技术1(含模拟和数字电子技术)考研真题2005年重庆大学474电子技术1(含模拟和数字电子技术)考研真题2006年重庆大学433电子技术(含模拟电路、数字电路)考研真题2007年重庆大学442电子技术1(含模拟电子技术和数字电子技术)考研真题2008年重庆大学841电子技术1(含模拟电子技术和数字电子技术)考研真题2009年重庆大学841电子技术1(含模拟电子技术和数字电子技术)考研真题2010年重庆大学832电子技术一(含模拟电路、数字电路)考研真题2011年重庆大学832电子技术一(含模拟电路、数字电路)考研真题2012年重庆大学832电子技术一(含模拟电路、数字电路)考研真题2013年重庆大学832电子技术(含模拟电路、数字电路)考研真题2014年重庆大学832电子技术一(含模拟电路、数字电路)考研真题2015年重庆大学832电子技术(含模拟电路、数字电路)考研真题2002年重庆大学584电子技术(1)(含模拟电路、数字电路)考研真题2003年重庆大学471电子技术(1)考研真题一、各三极管3个电极对地电位如图一所示,判断各管所处的状态。

(15分)图题一二、放大电路如图题二所示,已知,,,,,试求:(1)电路的Q点;(2)电压增益、输入电阻及输出电阻;(3)若,求。

(20分)图题二三、分析图题三电路,要求:(20分)1.判断电路的级间反馈的极性及组态;2.说明反馈对电路的输入电阻,输出电阻有何影响(增大或减小);3.在深度负反馈条件下,推出电流的计算式。

图题三四、在题图四所示电路中,设、为理想运放,、为理想二极管。

(20分)1.写出与的关系式;画出相应的电压传输特性曲线(不考虑运放最大输出电压范围对的限制);2.若输入电压为正弦波,即,试画出与对应的波形。

大学数字电子技术试题答案

大学数字电子技术试题答案

大学数字电子技术试题答案一、选择题1. 数字电路中,逻辑变量“1”通常代表什么含义?A. 低电平B. 高电平C. 地线D. 电源线答案:B. 高电平2. 在二进制数系统中,最小的非零数是几?A. 0B. 1C. 2D. 4答案:B. 13. 触发器的主要用途是什么?A. 计数B. 存储C. 放大D. 滤波答案:B. 存储4. 以下哪种逻辑门可以实现两个输入的异或功能?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:D. 异或门(XOR)5. 在数字电路中,一个4位二进制计数器的最大计数值是多少?A. 8B. 16C. 32D. 64答案:C. 32二、填空题1. 在数字电子技术中,__________是一种能够存储一位二进制信息的基本单元电路。

答案:触发器2. 二进制数1011转换为十进制数是__________。

答案:113. 逻辑门电路中的“与非”门是将输入的逻辑与结果再取__________。

答案:非4. 在数字电路设计中,__________是一种常用的简化和优化逻辑表达式的方法。

答案:卡诺图5. 一个3线到8线译码器的输出是__________。

答案:8三、简答题1. 请简述数字电路与模拟电路的区别。

答:数字电路处理的是离散的信号,通常只有高电平或低电平两种状态,而模拟电路处理的是连续变化的信号。

数字电路具有更强的抗干扰能力,易于实现大规模集成,而模拟电路则在处理连续信号如声音和光线等方面更为有效。

2. 什么是组合逻辑和时序逻辑?请举例说明。

答:组合逻辑是指其输出仅取决于当前输入状态的逻辑电路,不包含存储元件,如加法器和编码器。

时序逻辑则包含存储元件(如触发器),其输出不仅取决于当前的输入状态,还与历史状态有关,如计数器和寄存器。

3. 什么是同步计数器和异步计数器?答:同步计数器是指所有的触发器都在同一个时钟脉冲下进行状态转换的计数器,而异步计数器中,触发器的状态转换不是同时发生的,它们之间存在一定的时序差异。

数字电子技术基础自制题库

数字电子技术基础自制题库

数字电子技术基础试卷试题1一、单项选择题(每小题1分,共15分)1.一位十六进制数可以用多少位二进制数来表示?( C )A. 1B. 2C. 4D. 16 2.以下电路中常用于总线应用的是( A )A.T S L 门B.O C 门C. 漏极开路门D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D )A.C ·C =C 2B.1+1=10C.0<1D.A +1=1 4.T 触发器的功能是( D )A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D )A.2B.3C.4D.8 6.多谐振荡器可产生的波形是( B )A.正弦波B.矩形脉冲C.三角波D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C )A.1B.2C.4D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C )A.逻辑关系错;B.干扰信号;C.电路延时;D.电源不稳定。

9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高C.电路简单D.不受时钟C P 控制10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为( B )A.J =A B ,K =B AB.J =A B ,K =B AC.J =B A +,K =A BD.J =B A ,K =A B12.一个无符号10位数字输入的D A C ,其输出电平的级数是( C )A.4B.10C.1024D.10013.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D )A.2B.4C.8D.3214.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器中的内容将如何变换?( C )A.全部改变B.全部为1C.不确定D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B )A.0.7RC ;B.1.1RC ;C.1.4RC ;D.1.8RC ; 二、多项选择题(每小题1分,共5分)16.以下代码中,为无权码的是( C )( D )A. 8421BCD 码B. 5421BCD 码C. 余三码D. 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动18.已知F=A B +BD+CDE+A D ,下列结果正确的是哪几个?( A )( C )A.F =D B A +B.F =D B A )(+C.F =))((D B D A ++D.F =))((D B D A ++19.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端为以下哪几种情况?( A )( B )( D )A.J =K =0B.J =Q ,K =QC.J =Q ,K =QD.J =Q ,K =0 20.关于PROM 和PAL 的结构,以下叙述正确的是( A )( D )A.P R O M 的与阵列固定,不可编程B.P R O M 与阵列、或阵列均不可编程C.P A L 与阵列、或阵列均可编程D.P A L 的与阵列可编程 三、判断改错题(每小题2分,共10分)21. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

数字电子技术期末试卷

数字电子技术期末试卷

重庆大学数字电子技术I (双语)课程试卷2006~2007 学年 第2学期开课学院:通信工程学院课程号:考试日期:考试方式:考试时间: 120 分钟注:1.大标题用四号宋体、小标题及正文推荐用小四号宋体;2.按A4纸缩小打印I. Multiple choice (1 pts/ea, 15 pts total)1) How is the invalid state problem associated with the S -R flip -flop overcome? a) The R terminal is eliminated. b) The R input is fed through an inverter. c) A single input terminal is used (D). d) Both B and C are correct.2) This is the timing diagram for a 2-input ________ gate.a) NAND b) AND c) Exclusive-OR d) OR 3) What is the meaning of RAM, and what is its primary role?a) R andom A ccess M emory; it is memory that is used for short-term temporary data storage within the computer.b) R eadily A vailable M emory; it is the first level of memory used by the computer in all of its operations.c) R andom A ccess M emory; it is memory that can be reached by any sub-system within a computer, and at any time.d) R esettable A utomatic M emory; it is memory that can be used and then automatically reset, or cleared, after being read from or written to..4) Which rule of Boolean algebra does the example below represent?a) A + 1 = 1 b) A ∙ 0 = 0 c) A + 0 = A d) A ∙ 1 = A5) The circuit shown below is ________.a) decade counter b) BCD counter c) Johnson counter d) ring counter 6) The circuit below is most likely a ________.a) full-adder b) demultiplexer c) multiplexer d) comparator7) For a negative-logic pulse, the trailing edge is the ________. a) negative-going edge b) positive-going edge c) HIGH-to-LOW transition d) falling edge 8) The 2's complement of binary 110110 is ________.a) 0010012 b) 0010102 c) 1101002 d) 10101029) Which of the following statements best describes the operation of an UP/DOWN SYNCHRONOUS COUNTER?a) The counter can be reversed, but must be RESET before counting in the other direction.b) In general, the counter can be reversed at any point in its counting sequence.c) The counter can count in either direction, but must continue in that direction once started.d) The count sequence cannot be reversed, once it has begun, without first resetting the counter to zero. 命题人:组题人:审题人:命题时间:教务处制学院 专业、班 年级 学号 姓名公平竞争、诚实守信、严肃考纪、拒绝作弊封线密Figure 5-110) Which of the following logic expressions represents the logic diagram in Fig 5-1? a) AB B A X += b) B A AB X += c) B A B A X += d) AB AB X += 11) For an ideal digital pulse, transition times are ________. a) infinite; b) measured between 0 and 90% of the amplitude; c) measured between 10% to 90% of the amplitude; d) zero;12) When performing binary addition using the 2's complement method, an________ can occur if ________ are of the same ________; the error is indicated by a(n) ______. a) overflow, both numbers, sign, incorrect sign bit b) error, both numbers, magnitude, negative sign c) overflow, signs, magnitude, incorrect sum d) error, the signs, polarity, incorrect polarity13) Which of the following combinations cannot be combined into Karnaugh -map groups? a) Corners in the same column; b) Corners in the same row; c) Overlapping combinations; d) Diagonal corners;14) A positive edge-triggered J-K flip-flop is used to produce a two-phase clock. However, when the circuit is operated it produces erratic results. Close examination with a scope reveals the presence of glitches. What causes the glitches, and how might the problem be corrected?a) The PRESET and CLEAR terminals may have been left floating; they shouldbe properly terminated if not being used.b) The problem is caused by a race condition between the J and K inputs; aninverter should be inserted in one of the terminals to correct the problem. c) A race condition exists between the Q and Q outputs to the AND gate; theAND gate should be replaced with a NAND gate.d) A race condition exists between the CLOCK and the outputs of the flip-flopfeeding the AND gate; replace the flip-flop with a negative edge-triggered J-K flip-flop.15) When both inputs of a J -K edge -triggered FF are high, and the clock cycles, the output will a) not change; b) toggle;c) remain unchanged; d) be invalidII. Compute and fill in the blank (3 pts/ea, 30 pts total)1) How many input lines would be required for a 1-of-8 decoder?2) Suppose that a 3-digit BCD digital-to-analog converter has a full-scale output of 49.95 mA. What is the percentage resolution of the DAC?3) With current technology, a 12-bit flash A/D converter would require __________ comparators.4) How many truth table entries are necessary for a 4 input circuit? 5) Given the Boolean expression )(G D LMN X += and the values L=1, M=0, N=1, D=1, and G=0, the value of X is:6) A retriggerable one-shot has a pulse width of 10mS; 3mS after being triggered, another trigger pulse is applied. The resulting output pulse will be ________ ms 7) The equation for the output frequency of a 555 timer operating in the astable mode is: f = 1.44/((R1 + 2*R2)*C). What value of C will be required if R1 = R2 = 1K and f = 1KHz?8) A certain IC logic gate draws 1.8 mA when its output is HIGH and 3.8 mA when its output is LOW. Assume a 50% duty cycle and calculate the average I cc current drain.9) A certain logic device has the following specifications: V OL(max) = 0.5 v, V IL(max) = 0.9 v, V OH(min) = 2.6, and V IH(min) = 2.1 v. Determine the low-state dc noise marginFigure 8-910) What is the modulus of the counter shown in Figure 8-9?III. for the circuit below, plot each output waveform for the inputs shown.(5 pts)IV. If the input waveforms are applied to the circuit below, sketch the output waveform (5 pts)V. Design a 7-segment decoder logic for segment a.(12 pts)VI. Design a counter to produce the following binary sequence. Use J-K flip-flops. (15 pts)0, 9, 1, 8, 2, 7, 3, 6, 4, 5, 0,…for truncated states, check auto-reentry property.VII. A 555 timer is configured to run as an astable multivibrator as shown below, determine following parameters: (8 pts)Given: R1R2C = 15.4 pFFind: f, t H, t L, Duty cycleVIII. The shift register is given below, the SER is a 0. develop data-output waveform in relation to the input. (5 pts)IX. Draw output waveform. The data inputs have a low value of 0V and a high value of +5V. (5 pts)。

数字电子技术试题及答案(题库)

数字电子技术试题及答案(题库)

数字电子技术基础试题(一)一、填空题: (每空1分,共10分)1.(30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形u I 和输出波形u O 如图3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术试-题及答案1

数字电子技术试-题及答案1

数字电子技术试-题及答案1本页仅作为文档封面,使用时可以删除This document is for reference only-rar21year.March试题_ 2006 _年~__2007__年第 2 学期课程名称:数字电子技术专业年级:自动化05级考生学号:考生姓名:试卷类型: A卷■ B卷□考试方式: 开卷□闭卷■………………………………………………………………………………………………………一、填空(每空1分,共20分)1、二进制数101001对应的八进制数为、十六进制数为。

2、十进制数59对应的二进制数为、8421BCD码为。

3、逻辑函数D=的对偶函数为、反函数为。

L+ABC4、逻辑函数CL+),,(的最小项表达式为。

=AABCBA5、描述时序电路逻辑功能的方程有输出方程、激励方程和方程。

6、555定时器构成的基本施密特触发器没有外接控制电压时,正、负向阈值电压分别为和,回差电压为。

7、8位并行比较型A/D转换器中的电压比较器有个。

8、7位D/A转换器的分辨率为。

9、A/D转换器的一般工作过程有取样与,与编码。

10、集成单稳态触发器分为和两种类型。

11、555定时器由、电压比较器、、放电三极管和组成。

二、选择题(从下列各题的四个备选答案中选出一个正确答案,并将其编号填入该题后的括号中(20分)1、十进制数3.625的二进制数和8421BCD码分别为()。

A. 11.11和11.001B. 11.101和0011.011000100101C. 11.101和11.011000100101D. 11.101和11.1012、下列几种说法中错误的是()。

A. 任何逻辑函数都可以用卡诺图表示B. 逻辑函数的卡诺图是唯一的C. 同一个卡诺图化简结果可能不是唯一的D. 卡诺图中的1的个数和0的个数相同3、和TTL电路相比,CMOS电路最突出的优点在于()。

试 题_ 2007 _年~__2008__年第 2 学期课程名称: 数字电子技术 专业年级: 自动化06级考生学号: 考生姓名: 试卷类型: A 卷 ■ B 卷 □ 考试方式: 开卷 □ 闭卷 ■ ………………………………………………………………………………………………………一、选择正确答案的代码填入空内。

数字电子技术题库

数字电子技术题库

(一).数字逻辑基础(1).进制与进制之间的转换(2).与逻辑和与门电路(3).或逻辑和或门电路(4).非逻辑和非门电路(5).与非门电路(6).集成门电路(7).逻辑代数定律与逻辑函数化简(二).组合逻辑电路(8).组合逻辑电路的分析与设计(9).编码器(10).译码器(11).加法器(12).数值比较器(13).数据选择器(三).时序逻辑电路(14).RS触发器(15).D触发器与数据寄存器(16).移位寄存器(17).JK触发器与计数器(四).555时基电路与石英晶体多谐振荡器(18).定时器(19).施密特触发器(20).多谐振荡器(五).数模与模数转换(21).数模转换电路DAC(22).模数转换电路ADC(六).半导体存储器(23).只读存储器ROM(24).随机存储器RAM(一).数字逻辑基础(1).进制与进制之间的转换1.在数字电路中,通常用数字来表示高电平,用数字来表示低电平。

2.某二进制数由4位数字组成,其最低位的权是,最高位的权是。

3.完成下列进制的转换:(00011111)2=()10 ;(10)10=()2 ;(1111)2=()8 ;(10)8=()2 ;(011111)2=()16 ;(2A)16=()2 。

(01010101)8421=()10 ;(32)10=()8421 ;4.二进制数只有()数码。

A.0 B.1C.0、1 D.0、1、25.十六进制数只有()数码。

A.0~F B.1~FC.0~16 D.1~166.一位十六进制数可以用()位二进制数来表示。

A.1 B.2C.4 D.16(2).与逻辑和与门电路7.“Y等于A与B”的逻辑函数式为。

8.与门电路是当全部输入为时,输出才为“1”。

9.开关串联的电路可以用“与”逻辑表示。

()10.门电路可以有多个输出端。

()11.门电路可以有多个输入端。

()(3).或逻辑和或门电路12.“Y等于A或B”的逻辑函数式为。

数字电子技术试卷及答案(免费版)(1)

数字电子技术试卷及答案(免费版)(1)

第1页(共28页) 第2页(共28页)《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。

5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为()。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11.);Y3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。

数字电子技术习题库及参考答案

数字电子技术习题库及参考答案

数字电子技术习题库一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。

4.TTL 集成JK 触发器正常工作时,其和端应接( )电平。

5. 已知某函数,该函数的反函数( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0 110时,输出 应为( )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。

该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。

11. 下图所示电路中, Y 1=( );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

d R d S ⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y YABY 1 Y 2 Y 3二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。

错选、多选或未选均无分。

)1. 函数F(A,B,C) AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出的值是( )。

数字电子技术试卷3套含答案(大学期末复习资料).docx

数字电子技术试卷3套含答案(大学期末复习资料).docx

200 X〜200 X学年考试试题一、填空题(每空1分,共20分)1、数字电路中并驾齐驱的两大分支是___________ 电路和 __________ 电路。

2、主从型JK触发器的特征方程°n+i= __________________ ;主从型JK触发器的功能有_______ 、________ 、 _______ 和________ 四种。

3、已知电路结构求解功能的过程称为_________ ;已知功能求解电路结构的过程称为_______ o4、只能存入固定数据,不能写入数据的半导体器件是_________________ , 这种器件中存储的数据可以长期 _____________ ,即使断电也不会 ________ 数据。

5、为使采样后的信号能够不失真的恢复原样,釆样频率沧至少应满足是被采样信号最高频率九ax的两倍。

这一结论称为______ 定理。

6、在一个CP=1期间,电路中的输出信号随着输入信号发生多次翻转的现象称为_______ o具有这种现象的触发器是___________ 触发器。

7、(64.5)!()=()2=()16=()88、施密特触发器具有______ 特性;555定时器是一种_______ 混合电路。

二、判断下列说法的正确与错误(每小题1分,共8分)1、数字电路最大的特点就是具有记忆性。

()2、竞争冒险中凡电压毛刺为高电平时,均称为1冒险。

()3、数值译码器的输入量是十进制,输出量是二进制。

()4、仅具有翻转功能的触发器是T触发器。

()5、74LS90和74LS163都是具有自启动能力的集成计数器。

()6、集成电路74LS138是一个4线-10线的译码器。

()7、多谐振荡器输入三角波,输出可转换成方波。

()8、模5计数器至少需用两位触发器构成。

()三、选择题(每小题2分,共20分)1、由与非门组成的基本RS触发器不允许输入的变量组合g•斥是()A、00B、01C、10D、112、仅具有保持和翻转功能的触发器是()A、JK触发器B、D触发器C、T触发器D、同步触发器3、八输入端的编码器按二进制编码时,其输出端的个数是()A、2个B、3个C、4个D、6个4、用8421 BCD码作为代码的计数器,至少需要的触发器个数是()A、2个B、3个C、4个D、5个5、按触发方式的不同,双稳态触发器可分为()A、高电平触发和低电平触发B、电平触发或边沿触发C、上升沿触发和下降沿触发D、输入触发和时钟触发6、四位移位寄存器构成扭环形计数器时,可构成()计数器。

大学《数字电子技术》选择题题库及答案

大学《数字电子技术》选择题题库及答案

弟1页/(共4页) 弟2页/(共4页)《数字电子技术》选择题题库1.以下代码中为无权码的为 。

(CD )A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码 2.以下代码中为恒权码的为 。

(AB )A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码 3.一位十六进制数可以用 位二进制数来表示。

(C) A . 1 B . 2 C . 4 D . 16 4.十进制数25用8421BCD 码表示为 。

(B)A .10 101B .0010 0101C .100101D .101015.在一个8位的存储单元中,能够存储的最大无符号整数是 。

(CD ) A .(256)10 B .(127)10 C .(FF )16 D .(255)10 6.与十进制数(53.5)10等值的数或代码为 。

(ABCD)A .(0101 0011.0101)8421BCDB .(35.8)16C .(110101.1)2D .(65.4)8 7.矩形脉冲信号的参数有 。

(ABC)A.周期B.占空比C.脉宽D.扫描期 8.与八进制数(47.3)8等值的数为:(AB)A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)2 9. 常用的BCD 码有 。

(BCD)A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有 。

(BD)A.容易设计B.通用性强C.保密性好D.抗干扰能力强 11. 以下表达式中符合逻辑运算法则的是 。

(D) A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 12. 逻辑变量的取值1和0可以表示: 。

(ABCD)A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无 13. 当逻辑函数有n 个变量时,共有 个变量取值组合?(D) A. n B. 2n C. n 2 D. 2n 14. 逻辑函数的表示方法中具有唯一性的是 。

数字电子技术期末考试题及答案(经典)

数字电子技术期末考试题及答案(经典)

xxx~xxx学年第x学期《数字电子技术》期末复习题第一部分题目一、判断题(每题2分,共30分。

描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。

【】2、(325)8 >(225)10【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。

【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16【】5、8421 BCD码是唯一能表示十进制数的编码。

【】6、十进制数85的8421 BCD码是101101。

【】7、格雷码为无权码,8421 BCD为有权码。

【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

【】9、逻辑变量的取值,1比0大。

【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。

【】11、逻辑运算1+1=1【】12、逻辑运算A+1+0=A【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。

【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。

【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。

【】16、AB A C BC AB A C++=+【】17、逻辑函数表达式的化简结果是唯一的。

【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。

【】19、n个变量组成的最小项总数是2n个。

【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。

【】21、逻辑函数化简过程中的无关项一律按取值为0处理。

【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。

【】23、TTL或非门的多余输入端可以接高电平。

【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。

数电试题及答案(五套)

数电试题及答案(五套)

《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。

2、JK 触发器的特性方程为: 。

3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。

5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。

若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。

6、一个四选一数据选择器,其地址输入端有 个。

二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)A B C R Y G0 0 0 0 0 1 0 1 00 1 11 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 00 1 01 0 00 1 01 0 0 1 0 0 0 0 11)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
ST
S1 S 2
四.分析题(24 分)
1.分析下面的电路并回答问题
A2A1A0 ××× ××× 0 0 0
mi
输 出 全1 全1
Y 0 0 ,其
0 × 1
× 1 0 0
余为 1
Yi m i , 其
密 姓名 (1)写出 Y1、Y3、Y 的输出表达式 (2)列出输出 Y 的真值表 (3)说明电路的逻辑功能
密 姓名 1.已知 Y A B B A B A ,下列结果正确的是( ) a. Y=A b.Y=B c. Y B A d.Y=1 a. “1100” b. “1011” c. “1101” d. “0000” 8.下列描述不正确的是( ) a.EEPROM 具有数据长期保存的功能且比 EPROM 在数据改写上更方便 b.DAC 的含义是数-模转换、ADC 的含义是模数转换 c.积分型单稳触发器电路只有一个状态 d.上面描述至少有一个不正确
审 题 人 :

线 专业
2.已知 A=(10.44)10(下标表示进制) ,下列结果正确的是( ) a. A=(1010.1)2 b.A=(0A.8)16 c. A=(12.4)8 d.A=(20.21)5 3.下列说法不正确的是( ) a.当高电平表示逻辑 0、低电平表示逻辑 1 时称为正逻辑 b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c.OC 门输出端直接连接可以实现正逻辑的线与运算 d.集电极开路的门称为 OC 门 4.以下错误的是( ) a.数字比较器可以比较数字大小 b. 半加器可实现两个一位二进制数相加 c.编码器可分为普通全加器和优先编码器 d.上面描述至少有一个不正确 5.下列描述不正确的是( ) a.触发器具有两种状态,当 Q=1 时触发器处于 1 态 b.时序电路必然存在状态循环 c.异步时序电路的响应速度要比同步时序电路的响应速度慢 d.主从 JK 触发器具有一次变化现象 6.电路如下图(图中为上升沿 Jk 触发器) ,触发器当前状态 Q3 Q2 Q1 为“100” ,请问在时钟作 用下,触发器下一状态(Q3 Q2 Q1)为( )
命 题 人
Q0 Q1 Q2 Q3 d0 d1 d2 d3 加法计数 减法计数 保持

LD
CT U / D CP D0 D1 D2 D3
0 1 1 1
× × 0 0 0 1 1 ×
× ↑ ↑ ×
d0d1 d2 d3 ×××× ×××× ××××
(请将答案写在答题纸上,答在试卷上不给分) 一. 选择题(16 分)
五.应用题(43 分) 2.已知一个 8 位权电阻 DAC 系统的参考电源 UREF= -16V,转换比例系数
2RF R
为 1。当输
入最大时输出近似为 16V,请求当 8 位二进制输入数码用 16 进制表示为 30H 时的模拟信号输出 电压 UO
1.请用 74LS138 设计一个三变量的多数表决电路。具体要求如下: (1)输入变量 A、B、C 为高电平时表示赞同提案 (2)当有多数赞同票时提案通过,输出高电平 74LS138 的逻辑功能及引脚图如下: 74LS138 译码器真值表
A 重庆大学 数字电子技术 课程试题( B 卷)
题号 得分 一 二 三 四 五 六 七 八 九 十 总分
7.电路如下图,已知电路的当前状 态 Q3 Q2 Q1 Q0 为 “1100”74LS191 , 具有异步置数的逻辑功能,请问 在时钟作用下,电路的下一状态 (Q3 Q2 Q1 Q0)为( )
74LS191 功能表
命 题 时 间 :
年级、班
学号
三.计算题(8 分) 1、在如图所示电路中,Ucc=5V,UBB=9V,R1=5.1kΩ, R2=15kΩ,Rc=1kΩ,β=40,请计算 UI
分别为 5V,0.3V 时输出 UO 的大小?。
重 庆 大 学 教 务 处 制
系名
a. “101” b. “100”
c. “011” d. “000”
LD

0 1 1 1 1
× 0 1 1 1
CTP CTT CP D0 D1 D2 D3 × × × ×××× × × ↑ d0d1 d2 d3 1 1 ↑ ×××× × 0 × ×××× 0 1 × ××××
Q0 Q1 Q2 Q3 0000 d0 d1 d2 d3 正常计数
保持(但 C=0)
保持
(1)若 161 当前状态 Q3 Q2 Q1Q0 为 0111,D0 D1 D2 D3 为“全 年级、班 1” LD =0 并保持, , 请画出在两个 CP↑作用下的状态转换关系? (2) 请用清零法设计一个八进制记数器 (可附加必要的门电 路) 4. 请用 555 定时器实现一个单稳态触发电路 (暂态时间为 1S) , (1) 写出电路激励方程、状态方程、输出方程 (2) 画出电路的有效状态图 该电路具有什么逻辑功能并说明能否自启动 线 专业 UI1 × > U
3 2 2 3 2 3 2 3
CC
555 定时器功能表及引脚图如下: 555 定时器的功能表
UI2 × > 1 U CC 1
3
RD
输出 UO 0 0 1 保持 1
TD 状态 导通 导通 截止 保持 截止
0
> U < U 系名 < U
CC
< 1 U CC 1
3
重 庆 大 学 教 务 处 制CC源自> 1 U CC 1
余为 1 2.请用卡诺图化简下面的逻辑函数
Y A B ) C D AB C A C D (
1
给定约束条件为:AB+CD=0
3. 74LS161 逻辑符号及功能表如下 74LS161 功能表
CR
2.分析下面的电路并回答问题(触发器为 TTL 系列) (分析时请考虑异步复位信号的作用) 学号
二.判断题(9 分)
1.TTL 输出端为低电平时带拉电流的能力为 5mA( ) 2.TTL、CMOS 门中未使用的输入端均可悬空( ) 3.当决定事件发生的所有条件中任一个(或几个)条件成立时,这件事件就会发生,这种因果 关系称为与运算。 () 4.将代码状态的特点含义“翻译”出来的过程称为译码。实现译码操作的电路称为译码器。 () 5.设计一个 3 进制计数器可用 2 个触发器实现( ) 6.移位寄存器除了可以用来存入数码外,还可以利用它的移存规律在一定的范围内构成任意模 值 n 的计数器。所以又称为移存型计数器( ) 7. 判断时序逻辑电路能否自启动可通过判断该电路是否存在有效循环来实现( ) 8. 施密特触发器电路具有两个稳态,而多谐振荡器电路没有稳态( ) 9. DRAM 需要定期刷新,因此,在微型计算机中不如 SRAM 应用广泛( )
3
CC
< 1 U CC 1
3
重 庆 大 学 教 务 处 制
相关文档
最新文档