数字逻辑考试题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字逻辑考试题(一)
一、填空(每空1分,共17分)
1. (1011.11)B =( ) D =( )H
2. (16)D =( )8421BCD 码。
3. 三态门的输出有 输出高电平 、输出低电平 、 输出高阻态 三种状态。
4. 试举出CMOS 三个电路的优点 、 、 。
5. )(CD B B A Y +=则其对偶式Y ’为 。
6. ABC C B A C AB C B A Y ++=),,( 的最简式为Y= 。
7. 由n 位寄存器组成的扭环型移位寄存器可以构成 进制计数器。
8. 半导体存储器对存储单元的寻址一般有 和矩阵译码两种方式。
9. 一片8K ×8位的ROM 存储器有 个字,字长为 位。
10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。
11. 在RS 、JK 、T 和D 触发器中, 触发器的逻辑功能最多。
12. 设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 。
13. 在卡诺图化简逻辑函数时,圈1求得 的最简与或式,圈0求得 的最简与或式。
二、选择(5分)
1. DE BC A Y +=的反函数为Y =( )。
A. E D C B A Y +++⋅=
B. E D C B A Y +++⋅=
C. )(E D C B A Y +++⋅=
D. )(E D C B A Y +++⋅=
2. 下列哪个元件是CMOS 器件( )。
A. 74S00
B. 74LS00
C. 74HC00
D. 74H00
3. 十进制数25用8421BCD 码表示为( )。
A. 10101
B. 0010 0101
C. 100101
D. 10101
4. 若用1表示高电平,0表示低电平,则是( )。
A. 正逻辑
B. 负逻辑
C. 正、负逻辑
D. 任意逻辑
5. 下逻辑图的逻辑表达式为( )。
A. AC BC AB Y =
B. BC AC AB Y ++=
C. BC AC AB Y ++=
D. BC AC AB Y =
6. 三态门的逻辑值正确是指它有( )。
A. 1个
B. 2个
C. 3个
D. 4个
7. 噪声容限越大,门电路抗干扰能力为( )。
A. 越弱
B. 不变
C. 越强
D. 不确定
8. C MOS 传输门( )。
A. 只能传递数字信号
B. 只能传递模拟信号
C. 不能传递数字信号和模拟信号
D. 既能传递数字信号,又能传递模拟信号
9. 组合逻辑电路在电路结构上的特点下列不正确的是( )。
A. 在结构上只能由各种门电路组成
B. 电路中不包含记忆(存储)元件
C. 有输入到输出的通路
D. 有输出到输入的反馈回路
10. 已知74LS138译码器的输入三个使能端(E 1=1,022==B A E E )时,地址码A 2A 1A 0=011,则输出07~Y Y 为( )。
A. B. C. D.
三 、简答题(15分, 每题5分)
1. 一个n 位无符号二进制整数能表示的十进制数范围有多大?表示一个最大2位十进制数至少需要多少二进制数?
2. 将下列十进制数分别转换为二进制,并求出相应二进制对应的Gray 码。
(1)92 (2)77
3. 写出下列十进制数的BCD 码。
(1)6521 (2)489.03
四、计算(20分)
1. 用代数法化简下列各式(每小题3分)
(1) )(A BC AB Y += (2) ))((B A B A Y +=
2. 用卡诺图法化简下式(5分)
__________)()()(C B A D B C A D C B D CD B A Y +++++= 3. 将下式转换成与 – 或形式(5分)
______________________________________________________________________AB BC BD AC Y ⋅⋅⋅=
4. 在某计数器的输出端观察到如下图所示的波形,试确定该计数器的模。(4分)
四、分析设计(35分)
1. 十字路口的路况如下图所示。通道A(含A1和A2)为主干道,当通道A没有车辆行驶,而通道B1或B2有车辆停留或等待时,则该处的车辆可以行驶;当通道A有车时,无论通道B的情况如何,通道A允许通行。试用逻辑门电路设计交通灯控制电路。(15分)
2. 设计一个同步5进制加法计数器。(20分)
数字逻辑考试题(二)
一、填空(20分)
1. 逻辑门电路中的基本逻辑关系为、、三种。
2. 电平的高低一般用“1”和“0”两种状态区别,若规定,
则称为正逻辑。
3. 逻辑代数中的“0”和“1”并不表示数量的大小,而是表示两种相互对立
的。
4. (A+B)(A+C) =
5. 逻辑函数的表示方法有逻辑状态表、逻辑式、、。
6. 对于n个输入变量有个最小项。
7. (13)D=()B=()H=()8421BCD码。
8. 若一个存储器的存储单元的地址线线数为10,位线数为32,则此存储器的存储容量为________位。(字数用K表示)
9. 按照数据写入方式特点的不同,ROM可分为掩膜ROM,,。
10. 组合逻辑电路的竞争冒险是指1个门电路有2个输入信号、由于2个信号达到门坎电平的不同,在输出端的现象。
11. 一个存储器有地址线A11、A10、......A1、A0,共12根,输出数据线有D7、D6、 0
共8根,则该存储器的存储容量为。
二、单项选择题(10分)
1. 半导体二极管截止时,外加电压uD为()。
A. <1.4v
B. <1v
C. <0.7v
D. <0.5v
2. 如果编码0100表示十进制数4,则此码不可能是()。
A. 8421BCD码
B. 5211BCD码
C. 2421BCD码
D. 余3循环码
3. 用或非门构成基本触发器,发生竞态现象时,RS变化为()。
A. 00→11
B. 01→10
C. 11→00
D. 10→01
4. 构成移位寄存器不能采用的触发器为()。
A. R-S型
B. J-K型
C. 主从型
D. 同步型
5. 对于D触发器,欲使Q n+1=Q n,应使输入D=()。
A.0
B.1
C.Q
D. Q
6. 下列触发器中,没有约束条件的是()。
A. 基本RS触发器
B. 主从RS触发器
C. 同步RS触发器
D. 边沿D触发器
7. 4位集成数值比较器至少应有端口数()个。
A. 18
B. 16
C. 14
D. 12
8. 以下PLD中,与、或阵列均可编程的是()器件。
A. PROM
B. PAL
C. PLA
D. GAL