3位计数器设计(光电信息工程)

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

EDA(一)数字部分电子线路仿真实验报告

实验名称:3位计时器电路设计

姓名:曹静娴

学号:080402101

班级:08光电一班

时间:2010.6.09

南京理工大学紫金学院电光系

一、 实验目的(四号+黑体)

1、掌握74160等计数芯片的逻辑功能及使用方法;

2、了解3位计时电路的组成及工作原理。

二、 实验原理

1.74160的逻辑符号及逻辑功能:

a. 异步清零

b. 同步置数

c. 保持

d. 同步计数

2.用集成计数器构成任意进制计数器的方法 1)反馈复位法(清零法)

控制异步清零端CLR 来获得任意进制计数器。

C L K Q 0Q 1

Q 2

(c)

(b)

C L 0123

(a) 1 2

3

4

5

6

74160构成模6计数器

复位法的缺点:

①存在一个极短的过渡状态;

②清零的可靠性较差。

2)反馈置位法(置数法)

利用计数器的预置数控制端来获得任意进制计数器。

三、实验内容

3位计时器电路设计电路图

快速调整电路图

四、小结与体会

这次试验让我学会了如何组建一个3位计时器,并了解其工作原理;掌握了74160等计数芯片的逻辑功能及使用方法,对学过的数电知识进行了巩固及运用,受益匪浅。

相关文档
最新文档