电子测量课程设计
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
目录
一设计要求 (2)
二设计方案与论证 (2)
2.1 方案一 (2)
2.2 方案二 (3)
2.3 方案论证 (3)
三设计原理 (3)
3.1 系统硬件电路设计 (3)
3.1.1 振荡电路模块 (3)
3.1.2 A/D转换电路模块 (4)
3.1.3主控芯片AT89C52模块 (6)
3.1.4显示控制电路的设计及原理 (9)
3.2 程序设计 (10)
3.2.1 软件环境 (10)
3.2.2初始化程序 (11)
3.2.3主程序 (11)
3.2.4显示子程序 (11)
3.2.5A/D转换测量子程序 (13)
四元器件清单 (13)
五元器件识别与控制 (14)
5.1 三极管 (14)
5.2 电阻 (15)
5.3 电容 (16)
5.4 8255 (16)
六制作与调试 (17)
6.1 硬件调试 (17)
6.2 软件调试 (17)
6.3性能分析 (17)
七设计心得 (18)
八参考文献 (18)
附一原理图 (19)
一设计要求
电阻测量(需要简单的外围检测电路,将电阻转换为电压)测量100,1k,4.7k,10k,20k的电阻阻值,由数码管显示。测试:误差10%。
二设计方案与论证
2.1 方案一
利用单稳或电容充放电规律等,可以把被测电阻量的大小转换成脉冲的宽窄,即脉冲的宽度Tx与Rx成正比。只要把此脉冲和频率固定不变的方波(以下称为时钟脉冲)相与,便可以得到计数脉冲,将它送给数字显示器。如果时钟脉冲的频率等参数合适,便可实现测量电阻。计数控制电路输出的脉冲宽度Tx应与Rx成正比,其电路原理图及具体555单稳态触发器的构成及仿真如图1所示。
用555构成的单稳态电路在正常工作条件下输出脉冲的宽度Tx与Rx的函数关系是:
图1 方案一原理图
所产生的时间误差可能达到百分之十五,再加上其他原因产生的误差,测量是的时间延迟太大。
2.2 方案二
用ADC0809电阻测量,以一个1K的电阻作为基准电阻。和被测电阻进行分压,分压比例得出电阻比例。
=
用ACD0809测量电阻时间误差为%10以下,分辨率高,输出能与TTL电平兼容。其原理图如图2所示。
图2 方案二原理图
2.3 方案论证
由于课程设计的要求是电阻测量需要简单的外围检测电路,将电阻转换为电压,测量100,1k,4.7k,10k,20k的电阻阻值,由数码管显示。测试:误差10%。通过比较以上两个方案,可知方案二相对来说比较适合。所以选用方案二作为实验方案。
三设计原理
3.1 系统硬件电路设计
3.1.1 振荡电路模块
振荡电路通过这两个引脚外并接石英晶体振荡器和两只电容(电容和一般取
33pF),这样就构成一个稳定的自激振荡器。为单片机提供时钟信号。如右图3所示。
3.1.2 A/D转换电路模块
ADC0809是采用逐次逼近式原理的A/D转换器。
ADC0809的工作过程是:首先输入3位地址,并使ALE=1,将地址存入地址锁存器中。此地址经译码选通8路模拟输入之一到比较器。START上升沿将逐次逼近寄存器复位。下降沿启动 A/D转换,之后EOC输出信号变低,指示转换正在进行。直到A/D 转换完成,EOC变为高电平,指示A/D转换结束,结果数据已存入锁存器,这个信号可用作中断申请。当OE输入高电平时,输出三态门打开,转换结果的数字量输出到数据总线上,9电路图如图4所示。
图4 A/D转换电路原理图
1 主要性能
1分辨率为8位二进制数。
2模拟输入电压范围0V—5V,对应A/D转换值为00H—FFH。
3每路A/D转换完成时间为100µs。
4允许输入4路模拟电压,通过具有锁存功能的4路模拟开关,可以分时进行4路A/D转换。
5工作频率为500kHz,输出与TTL电平兼容。
2 ADC0809芯片的组成原理
具体设计要求如图5所示,它是由地址锁存器、4路模拟开关、8位逐次A/D转换器和三态锁存输出缓冲器构成。由3位地址输入线ADDRA、ADDRB、ADDRC决定4路模拟输入中的1路进8位A/D转换器,A/D转换值进入三态锁存输出缓冲器暂存,在CPU 发来输出允许控制信号OE后,三态门打开,经DB7—DB0进入CPU总线,完成一次A/D 转换全过程。
图5 A/D转换电路原路图
3 ADC0809引脚功能
ADC0809采用28引脚的封装,双列直插式。A/D转换由集成电路ADC0809完成。ADC0809具有8路模拟输入端口,地址线(23—25脚—即C,B,A,)可决定对哪一路模拟输入作A/D转换。22脚为地址锁存控制(ALE),当输入为高电平时,对地址信号进
行锁存。6脚为测试控制(START),当输入一个2us宽高电平脉冲时,就开始A/D转换。7脚为A/D转换结束标志(EOC),当A/D转换结束时,7脚输出高电平。9脚为
A/D转换数据输出允许控制(OE),当OE脚为高电平时,A/D转换数据从该端口输出。10脚为ADC0809的时钟输入端(CLOCK),利用单片机30脚的六分频晶振频率再通过14024二分频得到1MHz时钟。单片机的P1、P3.0—P3.3端口作为四位LED数码管显示控制。P3.5端口用作单路显示/循环显示转换按钮,P3.6端口用作单路显示时选择通道。P0端口作A/D转换数据读入用,P2端口用作ADC0809的A/D转换控制。
3.1.3主控芯片AT89C52模块
AT89C52是一个低电压,高性能CMOS 8位单片机,片内含8k bytes的可反复擦写的Flash只读程序存储器和256 bytes的随机存取数据存储器(RAM),器件采用ATMEL公司的高密度、非易失性存储技术生产,兼容标准MCS—51指令系统,片内置通用8位中央处理器和Flash存储单元,功能强大的AT89C52单片机可为您提供许多较复杂系统控制应用场合。
图6 AT89C52管脚图
AT89C52有40个引脚,32个外部双向输入/输出(I/O)端口,同时内含2个外中断口。3个16位可编程定时计数器,2个全双工串行通信口,2个读写口线,AT89C52可以按照常规方法进行编程,也可以在线编程。其将通用的微处理器和Flash存储器结合在一起,特别是可反复擦写的Flash存储器可有效地降低开发成本。如图6所示为AT89C52管脚图。