学期数字电子技术基础期末考试试卷A卷

合集下载

陕西科技大学模拟电子技术和数字电子技术期末考试题A

陕西科技大学模拟电子技术和数字电子技术期末考试题A

2. 双极型三极管工作在放大区时发射结需
偏置,集电结需要
偏置。
3. 有偶数级共射电路组成的多级放大电路中,输入和输出电压的相位________,
有奇数级组成的多级放大电路中,输入和输出电压的相位__________。
4. 电压负反馈稳定的输出量是__________,使输出电阻__________,电流负反
C. 11110111
D. 11111111
6. 一只四输入端或非门,使其输出为 1 的输入变量取值组合有(
A.15
B.8
C.7
D.1
)种。
7. 随机存取存储器具有(
)功能。
A.读/写 B.无读/写 C.只读
D.只写
8.N 个触发器可以构成最大计数长度(进制数)为(
A.N
B.2N
C.N2
D.2N
9.某计数器的状态转换图如下,
)V,其输出高电平为(
)V,
输出低电平为(
)V, CMOS 电路的电源电压为(
)V。
8.74LS138 是 3 线—8 线译码器,译码为输出低电平有效,若输入为 A2A1A0=110 时,输出
Y7 Y6Y5Y4Y3Y2Y1Y0 应为(
)。
9.将一个包含有 32768 个基本存储单元的存储电路设计 16 位为一个字节的 ROM。该 ROM 有
C. Qn1 AQn BQn
D. Qn+1 = B
11. 有一个 4 位的 D/A 转换器,设它的满刻度输出电压为 10V,当输入数字量为 1101 时,
输出电压为( A. 8.125V
)。 B.4V
C. 6.25V
D.9.375V
12.函数 F=AB+BC,使 F=1 的输入 ABC 组合为(

数字电子技术期末试卷标准答案及评分标准(A卷)

数字电子技术期末试卷标准答案及评分标准(A卷)

班级:__________ 学号: __________姓名: __________阅卷教师: _____________ 成绩: _______________一、判断题(将答案添入下表,每题1分,共10分。

正确选“√”,错误选“×”) 1 2 3 4 5 6 7 8 9101.在时间和幅度上都断续变化的信号是数字信号,因为说话时语音是断续的,所以是数字信号。

( )2.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。

( ) 3.N 变量逻辑函数全部2N 个最大项之积恒等于1。

( ) 4.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。

( )。

5.TTL 集电极开路门输出为1时由外接电源和电阻提供输出电流。

( ) 6.异步时序电路是指的各级触发器类型不同的电路。

( )7.D 触发器的特征方程Q n+1=D ,而与Q n 无关,所以,D 触发器不是时序电路。

( ) 8.D/A 转换器的最大输出电压的绝对值可达到基准电压V REF 。

( )9.施密特触发器可用于将正弦波变换成三角波。

( )10.SRAM 是指静态RAM ,DRAM 是指动态RAM ;对相同容量的SRAM 和DRAM 而言,前者造价高,响应速度也快。

( )二、试将下列函数化为最简与或形式(10分,每题5分,要有解题步骤,否则不给分)(1)D C B A D C B A D B A AD Y +++=(2)化简逻辑函数D C B A BCD A D C B A D C B A F ⋅⋅++⋅⋅=),,,(;给定约束条件:0=+++⋅+⋅++⋅D C B A D ABC ABCD D C B A D C AB D C B A CD B A三、已知电路如图所示,写出F1、F2、F3、F 与输入变量A 、B 、C 、D 之间的逻辑表达式。

(本题10分)阅卷教师: _____________ 成绩: _______________四、设计一个能被2 或3 整除的逻辑电路,其中被除数A、B、C、D是8421BCD编码。

2套 《数字电子技术》期末考卷+答案

2套 《数字电子技术》期末考卷+答案

第 1 页 共 12 页铜 陵 学 院2007-2008学年第二学期《数字电子技术基础》考试试卷(A 卷)(适用班级:06自动化本科)一、填空题(每空1分,共20分)1、数字信号是指在 和 上都不连续的信号。

2、二进制数11011转换为十进制数为 ,转换为十六进制数为 。

3、根据逻辑代数的运算规则有:A ·A = ,A ·A = 。

4、用4位二进制数表示一位十进制数,称为二-十进制代码,简称 码,最常用的二-十进制代码是 码。

5、按计数器中数值的增减分类,把计数器分为 、和可逆计数器。

6、计数器中,_____________计数器工作速度较快,_____________计数器电路结构简单。

7、一个容量为256×4位的RAM ,应有 个基本存储单元,每次访问 个基本存储单元,有 条数据线和 条地址线。

8、PROM 不可编程的逻辑阵列是 ,可编程的逻辑阵列是 。

9、逻辑代数中,最基本的三种逻辑运算是 运算、 运算和 运算。

二、判断题(第小题2分,共12分)1、真值表、逻辑代数式和逻辑电路图是同一逻辑功能的三种不同表达方式,只要知道其中一种,便可推出其它两种。

( )2、一个逻辑函数的所有最小项之积为1。

( )3、当用数码表示不同的事物时,这些数码已没有数量大小的含义。

( )4、TTL 门电路能带同类门的个数称为噪声容限。

( )5、计数器不仅能对时钟脉冲进行计数,还可以用于定时、分频、产生节拍脉冲等。

( ) 6、已知二输入端的TTL 与非门,将其中的一端经Ω100电阻接地,则当电源接通时,其输出端的状态为0。

( ) 三、选择题(每小题3分,共18分)1、若逻辑表达式F=C B A +·,则下列表达式中与F 功能相同的是( ) ①A B +C ②A B C ③AB C ④AB +C 2、函数F= AB+A C 的“或非-或非”表达式是( )①B A B A +++ ②(AB+A )·(AB+C ) ③C A B A + ④(A +B) ·(A+C) 3、一组合逻辑电路如用两级或非门实现,则其逻辑函数表达式应写成( )。

数电期末试卷与答案(共4套)

数电期末试卷与答案(共4套)

XX大学信息院《数字电子技术基础》期终考试试题( 110 分钟) (第一套 )一、填空题:(每空 1 分,共 15 分)1.逻辑函数YABC 的两种标准形式分别为()、()。

2.将 2004 个“ 1”异或起来得到的结果是()。

3 .半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8 位 D/A 转换器当输入数字量10000000 为 5v。

若只有最低位为高电平,则输出电压为() v;当输入为 10001000,则输出电压为()v。

5.就逐次逼近型和双积分型两种A/D 转换器而言,()的抗干扰能力强,()的转换速度快。

6.由 555 定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与 PAL 相比,GAL 器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共 15 分)1.将逻辑函数P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门”来实现。

2.图 1、2 中电路均由 CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A 、B、C 的 P、Q 波形。

三、分析图 3 所示电路:(10 分)1)试写出 8 选 1 数据选择器的输出函数式;2)画出 A2、 A1、 A0 从 000~111连续变化时, Y 的波形图;3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD 码)。

要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。

(15 分)五、已知电路及、4(a) (b)所示,设触发器的初态均为“ 0”,试CP A 的波形如图画出输出端 B 和 C 的波形。

(8 分)BC六、用 T 触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图 5(b)所示。

试问该电路是如何连接的?请在原图上画出正确的连接图,并标明 T 的取值。

最新数字电子技术基础期末考试卷A卷答案

最新数字电子技术基础期末考试卷A卷答案

三明学院2010~2011学年第二学期 《数字电子技术基础》期末考试卷(A ) (考试时间:120分钟) 使用班级:09电子信息工程1、2班 学生数:96任课教师:任雯 考试类型:闭卷一、选择题(2分×10=20分)1. D 2. B 3. C 4. B 5. C6. A 7. D 8. B 9. D 10. C二、填空题(1分×10=10分)1.n n n Q K Q J Q +=+1。

2.编码3.与4.97 1515.组合逻辑电路 时序逻辑电路6.转换精度 转换速度7.)(A B C D Y +⋅⋅=或)(A B C D Y +⋅=三、逻辑函数化简(共10分)1、解:1=+++=+++=+++=C C B A C B C B A C B A C B A F2、解:00011110AB CD 000111101111××××0000000F BD BD B D =+=⊕四、分析题(共32分)1、解:2、解:RC11DC 1Q Q 1R 1K C11J A CP B 2Q Q 2CP BAC Q 1Q 23、解:M=1的状态下,构成六进制计数器;M=0的状态下,构成八进制计数器4、解:电路能自启动。

状态转换图如图8五、设计题(共28分)1、解:1)、逻辑抽象。

将嘭嘴开关、锅炉水温、压力分别用A ,B ,C 表示:A=1表示嘭嘴开关打开,A=0表示嘭嘴开关关闭;B ,C 为1表示温度、压力过高,为0表示温度压力正常。

报警信号作为输出用F 表示,F=0正常,F=1报警。

2)、根据题意列写真值表。

3)、求最简逻辑表达式。

4)、画逻辑图。

AB C D 00000010010001101000101111011111 ))()((''⋅'=+=AC AB AC AB F00000101011010101110011110010101Q 3Q 2Q 1Y 图82、略3、解:将外部时钟CP 送入74290的CP 1,而将Q 3接至CP 0,即可构成5421BCD 计数器,电路图如下图所示,此时,其输出高低位顺序与前不同,为Q 0 Q 3 Q 2 Q 1,如外端子标注Q 3 Q 2 Q 1 Q 0。

最新昆明理工大学数字电子技术a-期末试卷(含答案)

最新昆明理工大学数字电子技术a-期末试卷(含答案)

昆 明 理 工 大 学 试 卷 (A )考试科目:数字电子技术A 考试日期: 命题教师:集体一、填空题(每小题4分,共计28分)1.在函数F=AB+CD 的真值表中,F=1的状态有( )个。

2.由4变量组成的逻辑函数D C BC A D C B A F )(),,,(+=,其反函数的表达式为=F ( ), 原函数的最小项之和表达式为∑=m F ( ), 最大项之积表达式为M F ∏=( )。

3.具有8个、12个、16个触发器个数的二进制异步计数器,各有( )、( )、( )个状态。

4.一个十位二进制加法计数器在0.002s 内选通,假定初始状态为0,若计数器脉冲频率为250kHz 。

在选通脉冲终止时,计数器的输出是( )。

5、完成把输入数据分配给2n路输出通道的逻辑器件叫( )。

6、对COMS 或非门电路多余输入端的处理办法有( )和( )等。

7、由555定时器组成的施密特触发器,在5脚接入6V 电压后,其上限阈值电压和下限阈值电压分别为( )和( )。

二、化简下列逻辑函数(方法不限,每题6分,共18分) 1、 Y=C A +ABC+D AC +CD2、 Y(A,B,C,D)=∑m(0,1,2,5,8,9,10,12,14)3、))(()(C B BA D CB B A Y ++++=,给定约束条件为ABC+ABD+ACD+BCD=0三、分析图中电路的逻辑功能,写出输出的逻辑函数式,列出真值表,说明电路逻辑功能的特点。

(7分)四、试画出用3线—8线译码器74LSl38和门电路产生如下多输出逻辑函数的逻辑图。

(9分)A⎪⎩⎪⎨⎧+=++==C AB C B Y BC C B A C B A Y AC Y 321 AA B C YA B C五、已知CMOS边沿触发结构JK触发器各输入端的电压波形如图所示,试画出Q、Q 端对应的电压波形。

(9分)六、用74LS161和74LS153设计一个灯光控制逻辑电路,要求红、绿、黄三种颜色的灯在时钟信号作用下按表规定的顺序转换状态。

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

第一学期《数字电子技术》课程期末考试试卷A和答案数字电路与逻辑设计

北京信息科技大学2008~2009学年第一学期《数字电子技术》课程期末考试试卷A课程所在学院:自动化学院适用专业班级:测控0601-03考试形式:闭卷注意:所有答案写在答题纸上,写在试卷上无效。

一、填空题(本题满分20分,共含10道小题,每小题2分)1∙(7AC1)16=( )2=( 1=( )]0。

2.具有推挽式输出级的TT1电路(是/否)可以将输出端并联使用,普通的CMOS门(是/否)可以将输出端并联使用。

(输入端的状态均为不定)3.相同编号的最小项和最大项存在的关系为o4.(+1oo"的原码为,反码为,补码为o5.若A是逻辑变量,则A㊉I=。

二、逻辑函数式的化筒(12分)1 .利用公式法化简为最简与或式:F=AB∖A f CD+(AD+3'C')')(4+B)2 .利用卡诺图法将逻辑函数化简为最简与或式:y(A,B,G=>z(OJ2,4),给定约束条件为m3+rτ‰t+mβ+rr‰j=O下面电路图中,写出输出信号是什么状态(高电平、低电平或高阻态),已知乂为74系四、试用一片8选1数据选择器74HC151产生逻辑函数:Y=AB r CD÷48(C÷r>)+ABXCΦZ))÷ABC r 要求给出设计的全过程,并画出逻辑电路图。

(12分)s ,A2A4YO O O OO O O1O∣O O1O D1O O11O1O OO1O1/人O11O2O11151X X X高阻五、TT1主从JK触发器的输入波形如图所示,画出输出端Q的波形(12分)CP六、分析如图时序逻辑电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,说明电路的功能以及能否自启动。

(14分)CP七、 试用一片4位同步二进制计数器741S163接成十进制计数器(允许附加必要的门电路,采用清零法),并作简要说明。

741S163的引脚图如下所示。

期末考试数字电子技术试题及答案(DOC)

期末考试数字电子技术试题及答案(DOC)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、和。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。

图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。

A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。

图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。

数字电子技术基础试题及答案(2)

数字电子技术基础试题及答案(2)

数字电子技术基础期末考试试卷 课程名称 数字电子技术基础A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。

一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。

2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。

3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 ,或与非表达式为 。

4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。

5.555定时器构成的施密特触发器,若电源电压=12V ,电压控制端经0.01µF 电容接地,则上触发电平= V ,下触发电平–= V 。

二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:·[ABD BC BD A +++()D] 2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)得分评卷人1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。

2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。

(74161的功能见表) 题 2 图………………………密……………………封…………………………装…………………订………………………线………………………3.分析如题3图所示由边沿触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。

题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。

当v升高时输出的频率是升高还是降低?I题4图四、设计题:(每小题10分,共30分)得分评卷人1. 请用一片4线-16线译码器74154和适量的与非门设计一个能将8421码转换为2421码的码转换器。

数字电子技术基础A卷参考答案及评标

数字电子技术基础A卷参考答案及评标

铜 陵 学 院2007-2008学年第2学期《数字电子技术基础》考试试卷(A 卷)参考答案与评分细则一、填空题(每空1分,共20分)1、时间,幅值2、 27,1B3、 A ,04、 BCD ,8421BCD5、 加法,减法6、 同步,异步7、 1024,4,8 8、 与阵列,或阵列 9、 与,或,非二、判断题(第小题2分,共12分)1、3、5正确,2、4、6错误三、选择题(每小题3分,共18分)1、③;2、①;3、④;4、④;5、②;6、①。

四、分析题(共50分) 1、(6分)解: C B A B A C A B A C B A B A C B A F +++=+++=)(B A B AC B F F ++==2、(8分)解:由电路图易得逻函为:B A B B A C B A B B A C B A Y +=++=+++++= 由简化逻函可得真值表为:00 01 11 100 1ABCF 1 1110 1姓名 班级 ―――――――――装――――――――――订―――――――――线―――――――――――0100 0101 0110 0111 100010011010101111001101111011110000 0001 0010 0011 A B Y 0 0 1 0 1 1 1 0 1 1 1显然,该电路具有与非逻辑功能。

3、(6分) 解: 4、(6分)解:解:八选一数据选择器的出入关系为:126012501240123012201210120012A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +++++++=需实现的逻函表达式为:C B A C B A ACZ ++=若令Z Y D D C A B A A A i =====,,,,012,则比较以上两表达式易知:0,164307521========D D D D D D D D 。

《数字电子技术基础》期末试卷A答案

《数字电子技术基础》期末试卷A答案

《数字电⼦技术基础》期末试卷A答案《数字电⼦技术基础》期末试卷(A)答案: 学号: 专业班级: 总成绩:⼀、客观题:请选择正确答案,将其代号填⼊( );(本⼤题共10⼩题,每空2分,共20分)⒈当某种门的输⼊全部为⾼电平,⽽使输出也为⾼电平者,则这种门将就是:A.与⾮门及或⾮门;B.与门及或门;C.或门及异或门;D.与门及或⾮门.( B )⒉在如下所列4种门电路中,与图⽰⾮门相等效的电路就是:( B )⒊已知,则函数F与H的关系,应就是:( B )A.恒等;B.反演;C.对偶;D.不确定.⒋若两个逻辑函数恒等,则它们必然具有唯⼀的:( A)A.真值表;B.逻辑表达式;C.电路图;D.逻辑图形符号.⒌⼀逻辑函数的最⼩项之与的标准形式,它的特点就是:( C)A.项数最少;B.每个乘积项的变量数最少;C.每个乘积项中,每种变量或其反变量只出现⼀次;D.每个乘积项相应的数值最⼩,故名最⼩项.⒍双向数据总线可以采⽤( B )构成。

A.译码器;B.三态门;C.与⾮门;D.多路选择器.⒎在下列逻辑部件中,不属于组合逻辑部件的就是( D )。

A.译码器;B.编码器;C.全加器;D.寄存器.⒏⼋路数据选择器,其地址输⼊端(选择控制端)有( C )个。

A.8个B.2个C.3个D.4个⒐为将D触发器转换为T触发器,如图所⽰电路的虚线框内应就是( D )。

A.或⾮门B.与⾮门C.异或门D.同或门⒑为产⽣周期性矩形波,应当选⽤( C )。

A.施密特触发器B.单稳态触发器C.多谐振荡器D.译码器⼆、化简下列逻辑函数(每⼩题5分,共10分)⒈⽤公式法化简逻辑函数:⒉⽤卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14)给定约束条件为m0+m5+ m10+m15 =0三、⾮客观题(本题两⼩题,共20分)⒈如图所⽰为三输⼊变量的或门与与门的逻辑图。

根据两种不同的输⼊波形(见图b),画出Y1、Y2的波形。

数字电子技术考试题及答案A卷

数字电子技术考试题及答案A卷

数字电子技术考试题及答案A卷一、单项选择题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为:A. 高电平B. 低电平C. 悬空D. 脉冲答案:B2. 以下哪个不是组合逻辑电路的特点?A. 输出仅取决于当前输入B. 输出与输入之间存在时延C. 输出与输入之间没有记忆功能D. 输出与输入之间存在记忆功能答案:D3. 触发器的类型不包括以下哪种?A. RS触发器B. JK触发器C. D触发器D. 计数器答案:D4. 一个4位二进制计数器最多可以计数到:A. 8B. 16C. 32D. 645. 以下哪个不是数字电路中的逻辑门?A. 与门B. 或门C. 非门D. 放大门答案:D6. 一个3线-8线译码器可以译码多少种不同的输入?A. 3B. 6C. 8D. 24答案:C7. 以下哪种电路可以实现数据的存储功能?A. 计数器B. 编码器C. 寄存器D. 译码器答案:C8. 在数字电路中,一个D触发器的输出Q与输入D的关系是:A. Q = DB. Q = ¬ DC. Q = D'D. Q = ¬D'答案:A9. 以下哪种逻辑门可以实现异或(XOR)功能?B. 或门C. 非门D. 异或门答案:D10. 一个完整的二进制加法器至少需要几个输入?A. 1B. 2C. 3D. 4答案:C二、填空题(每题2分,共20分)1. 在数字电路中,一个______位二进制数可以表示的最大值是2^n - 1。

答案:n2. 一个4位二进制计数器的计数范围是从______到______。

答案:0,153. 在数字电路中,逻辑“1”通常表示为______电平。

答案:高4. 一个3线-8线译码器的输出是______个低电平,其余为高电平。

答案:15. 一个D触发器的输出Q在时钟脉冲的______沿触发时,会更新其状态。

答案:上升/下降(根据触发器类型而定)6. 一个JK触发器在J=0,K=0时,其状态保持______。

数字电子技术基础考试试卷 (5)

数字电子技术基础考试试卷 (5)
图7
《数字电子技术基础》期末考试A卷
标准答案及评分标准
一、填空:
1.
(求反与或互换、原反互换后得2分,求对偶与或互换得2分,不必化简。)
2. (填对卡诺图得4分,圈对得2分)
3
答案
C=0
C=1
万用表的读数/V
uo/ V
万用表的读数/V
uo/V
1.波段开关S接到①端
0.3
3.6
1.4
0.3
2.波段开关S接到②端
图3
三、按图4所示JK触发器的输入波形,试画出主从触发器及负边沿JK触发器的输出波形。(7分)
图4
四、单稳态电路如图5所示,计算电路的单稳态时间tw。根据计算的tw值确定哪一个输入触发信号是合理的。(8分)
(a) (b)
图5
五、图6是由两片同步十进制计数器74LS160组成的计数器,试分析两片分别是几进制?两片串联起来是多少进制?(10分)
0
1
0
1
0
0
1
1
0
0
0
1
1
1
1
1
0
0
0
0
1
0
0
1
0
1
0
1
0
0
1
0
1
1
1
1
1
0
0
0
1
1
0
1
1
1
1
1
0
1
1
1
1
1
1
(写出真值表、表达式给7分,数据选择器实现得4分,译码器实现得4分)
三、
(画对一个负边沿波形得3分,画对一个主从波形得4分,

期末考试数字电子技术试题及答案

期末考试数字电子技术试题及答案

数字电子技术根底试题〔一〕一、填空题: 〔每空1分,共10分〕1.(30.25) 10 = ( ) 2 = ( ) 16 。

2 . 逻辑函数L = + A+ B+ C +D = 。

3 . 三态门输出的三种状态分别为:、与。

4 . 主从型JK触发器的特性方程= 。

5 . 用4个触发器可以存储位二进制数。

6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。

二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:〔〕图。

图12.以下几种TTL电路中,输出端可实现线及功能的电路是〔〕。

A、或非门B、及非门C、异或门D、OC门3.对CMOS及非门电路,其多余输入端正确的处理方法是〔〕。

A、通过大电阻接地〔>1.5KΩ〕B、悬空C、通过小电阻接地〔<1KΩ〕D、通过电阻接V CC4.图2所示电路为由555定时器构成的〔〕。

A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路〔〕。

图2A、计数器B、存放器C、译码器D、触发器6.以下几种A/D转换器中,转换速度最快的是〔〕。

图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形u I 与输出波形u O 如图3所示,那么该电路为〔〕。

图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用〔〕。

A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、逻辑函数及其相等的函数为〔〕。

A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有〔〕个数据信号输出。

A、4B、6C、8D、16三、逻辑函数化简〔每题5分,共10分〕1、用代数法化简为最简及或式Y= A +2、用卡诺图法化简为最简或及式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析以下电路。

数字电子技术期末考试试题 (A卷)

数字电子技术期末考试试题 (A卷)

2014--15 学年第 1 学期末考试试题(A卷)课程名称数字电子技术总分得分一、填空题(共17 分,每空 1 分)1.(23.625)10=( )2=( )16=( )8421BCD2. ( 5E.C)16=()2=( )103. 如果对键盘上108个符号进行二进制编码,则至少要位二进制数码。

4.优先编码器74LS148输入为~,输出为反码、、,使能端低电平有效,脚标大的优先权高。

当使能输入,,时,输出应为(__________________)。

5. 5个变量可构成()个最小项,全体最小项之和为()。

A的最小项标准式为()。

6. 逻辑函数F(A,B,C) = AB+BC+C7.常用逻辑门电路的真值表如表1所示,则Y1 、Y2 、Y3 分别属于何种常用逻辑门。

Y1();Y2();Y3()。

表1A B Y1 Y2 Y30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 18.一个8位倒T型数模转换器DAC的参考电压V REF=5.12V,当输入数字量为C3H 时,相应的输出电压为()。

9.并联比较型、逐次渐近型、双积分型A/D转换器中,()的转换速度最快,()转换精度最高。

10、一个10位地址码、8位输出的ROM,其存储容量为。

二、(本题共6分)写出下图各电路的输出表达式。

其中G1、G6为CMOS 门电路,其余门均为TTL 门电路,且开门电阻R ON =5k Ω,关门电阻R OFF =500Ω.三、(本题12分)某宾馆有大小两部电梯,电梯间装有检测人数的传感器,两部电梯最多坐7人。

当无人乘坐时,两部电梯都不开动,当有一人乘坐时,小得分得分& 10k Ω A GF 1≥1 51Ω G2 B F 2 & G 3 &&C D≥1100Ω+10VG 4G 6F 3 A BG 5电梯开启;当有两人乘坐时,大电梯开启;当有三人及以上的人乘坐时两部电梯都开启。

2019-2020学年第二学期期末考试 《数字电子技术基础》试题

2019-2020学年第二学期期末考试 《数字电子技术基础》试题

2019-2020学年第二学期期末考试《数字电子技术基础》试题1. 日常生活中的语音信号属于() [单选题] *A、模拟信号(正确答案)B、数字信号C、电子信号D、语言信号2. 组合逻辑电路通常由()组成 [单选题] *A、门电路(正确答案)B、编码器C、译码器D、数据选择器3. 数字电路中机器识别和常用的数制是()。

[单选题] *A、二进制(正确答案)B、八进制C、十进制D、十六进制4. 一块数据选择器有三个选择输入(地址输入)端,则它的数据输入端有()个。

[单选题] *A、 3B、 6C、 8(正确答案)D、 15. 触发器输出的状态取决于()。

[单选题] *A、输入信号B、电路的原始状态C、输入信号和电路的原始状态(正确答案)D、外界的信号干扰6. 优先编码器同时有两个或两个以上信号输入时,是按()给输入信号编码。

[单选题] *A、高电平B、低电平C、高频率D、高优先级(正确答案)7. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出的值是()。

[单选题] *A、 111(正确答案)B、 010C、 000D、 1018. 时序逻辑电路的特点是输出状态()。

[单选题] *A、只和电路这一时刻的输入有关B、只和电路原来的状态有关C、不仅和电路这一时刻的输入有关,而且和电路原来的状态有关(正确答案)D、和输入和原来状态都无关9. 在RD=SD=“1”时,基本RS触发器()。

[单选题] *A、置“0”B、置“1”C、保持原状态(正确答案)D、反转10. 下列几种逻辑门,能做反相器的是()。

[单选题] *A、与非门(正确答案)B、与门C、或门D、或非门11. 对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是()。

[单选题] *A、 5B、 6(正确答案)C、 8D、 4312. 寄存器与计数器的主要区别是()。

[单选题] *A、寄存器具有记忆功能,而计数器没有B、寄存器只能存数,不能计数,计数器不仅能连续计数,也能存数(正确答案)C、寄存器只能存数,计数器只能计数,不能存数D、寄存器与计数器都能存数和计数13. 要使JK触发器的输出Q从1变成0,它的输入信号JK应为()。

数字电子技术试卷A答案

数字电子技术试卷A答案
主从触发器 以及各种形式的边沿触发器。 4、半导体存储器按存取功能分为 RAM 存储器和 ROM 存储器。 5、时序逻辑电路通常包含 组合电路 和 存储电路两个组成部分;描述时序逻辑 电路有三组方程,指的是 驱动方程 、状态方程和输出方程。
第1页共8页
姓名:
学号:
得分
二、选择题(共 10 小题,每小题 2 分,共 20 分)
Q2n Q3n
⎪⎩Q3n+1 = Q2nQ1nQ3n + Q1nQ3n
3) 输出方程 Y: (2 分)
Q1n Q2n Q3n
/0
/0
000 001 011
/1
/0
100 110 111
/0
/1
/1
010
/1
101
Y = Q1n
4) 列状态转换表如下:(令 Q1n Q2n Q3n =000)
Q1n Q2n Q3n
解: W = ∑m (5, 11, 12, 14) X = ∑m (2, 4, 7, 8, 10, 13) Y = ∑m (0, 6, 7, 9, 13, 15) Z = ∑m (0, 1, 3, 4, 5, 8, 9, 10, 12, 13, 14, 15)
在 CP 作用下,由 WXYZ 组成的 8421BCD 码依次输出 3.141592653589793….. 即:是一个π常数存储器。
1、下列说法正确的是 C

(A)若 X+Y=X+Z,则 Y=Z
(C)若 X+Y=X+Z,且 XY=XZ,则 Y=Z
(B)若 XY=XZ,则 Y=Z (D)以上说法都不对
2、下列各门电路中 D
的输出端不可以并联使用;
(A)CMOS OD 门

数电试题及答案

数电试题及答案

数字电子技术基础(A 卷)(无答案)一. 解答下列问题(共40分,每小题5分)1. 十进制数 X = 117,其ASCII 码表示为: 。

在8位机器中,[X]补 = ,[-X]补 = 。

2. 已知逻辑函数:()F A C BC A B CD =+++,直接用反演规则写出其反函数和对偶函数。

3. 用卡诺图化简逻辑函数∑∑+=)15,1013,8,2,1()14,12,7,6,0(44d m F4. 用OC 门驱动发光二极管电路如图,若V F =2V ,I F =20mA ,试完善电路并计算电阻R=?5. 画出图示电路的输出波形6. 主-从JK 触发器,已知CP 、J 、K 信号波形如图示,画出输出波形(初始状态为0)。

7. 分析函数F AB ABC =+ 所组成的电路存在何种险象。

8. 图示电路中触发器:建立时间 t su = 20ns , 保持时间 t h = 5ns ,传输迟延时间t pdcp-Q,/Q = 30ns , 门G 迟延t pd G = 10ns , 时钟脉冲F max = ?二. 逻辑函数 (,,)F A B C ABC BC AC =++(本题共14分,每小题7分)1. 用3-8译码器及适当门电路实现。

2. 用“四选一”数据选择器及适当门电路实现。

三. 分析下列电路所实现的逻辑功能(本题共16分,每小题8分)ABC YYA B C &E nCPJK QD QCPCKG1. 由2-5-10进制异步计数器构成的电路。

2. 由74LS163构成计数器电路。

四. 某同步时序系统的原始状态表如图示(本题15分)1. 用隐含表法化简;2. 自然序编码;3. 用JK 触发器及适当门设计电路;4. 检查是否可以自启动。

数字电子技术基础(A 卷)一、 填空题(本大题共22分)1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制数 。

2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

南京信息工程大学2013-2014学年二学期数字电子技术基础期末考试试卷(A卷)
一、解答题(16小题,共100分)
1.在图电路中,若两个移位寄存器中的原始数据分别为A
3A
2
A
1
A
=1001,B
3
B
2
B
1
B

0011,试问经过4个CP信号作用以后两个寄存器中的数据如何?这个电路完成什么功能?
2.由D触发器构成的3位环扭型计数器电路如图所示,电路不能自启动,合理修改反馈逻辑,使电路能自启动。

画出修改后的电路及状态转换图。

3.电路如图所示,假设初状态Q2Q1Q0=000。

(1)试分析由FF1和FF0构成的是几进制计数器。

(2)说明整个电路为几进制计数器。

画出完整的状态转换图和CP作用下的波形图。

4.电路如图所示,其中74LS93为2—8分频异步2—16进制加法计数器,当R0(1)=R0(2)=1时,将计数器清零,问:
(1)由555定时器构成的是什么电路?输出uO的频率是多少(图中RA=RB=10kΩ,C=0.1μF)?
(2)由74LS93构成的是几进制计数器,画出其完整的状态转换图。

(3)74LS93之QD端的输出信号的频率是多少。

(4)虚线框内电路的名称是什么?简要说明它所起的作用。

5.分析图的计数器电路,说明这是多少进制的计数器。

十进制计数器74160的功能表见表。

6.电路如图所示,假设初始状态QaQbQc=000。

(1)写出驱动方程、列出状态转换表、画出完整的状态转换图。

(2)试分析由FFa、FFb和FFc构成的是几进制的计数器。

(3)画出CP作用下Qa、、Qb、Qc的波形图。

7.试用负边沿D触发器组成4位二进制异步加法计数器,画出逻辑图。

8.74LS161芯片接成图所示电路。

试分析电路的计数长度为多少,画出相应的状态转换图。

说明电路能否自启动。

9.图是一个8×2位ROM,A2、A1、A0为地址输入,D1、D0为数据输出。

问:
(1)图中U1完成什么功能?
(2)写出D1和D0的逻辑表达式。

(3)说明整个电路的逻辑功能。

10.试分析图的计数器在M=1和M=0时各为几进制。

11.(1)选用CC7555型集成定时器设计一个要求产生20μS延时时间的脉冲电路,
其电路参数为V
DD =5V,V
OL
=0V,R=91kΩ;
(2)如果V
OL
=,试用上述参数求此时的输出脉宽。

12.图是用两个集成电路单稳态触发电器74121所组成的脉冲变换电路,外接电阻和外接电容的参数如图所示。

试计算在输入触发信号
作用下

输出脉冲的宽度,并画出与波形相对应的

的电压波形。

的波形如图中所示。

13.图中74LS161为2—16进制加法计数器,其进位允许端RC=QAQBQCQDT,AD6524为8位D/A转换器,当D7=1,其他各位均为“0”时,uo=-4V,时钟CP的频率为10kHZ。

(1)计数器初态为QAQBQCQD=0110,画出计数器74LS161的状态转换图。

(2)计算uo的频率及︱uo︱的最大值和最小值。

(3)保证uo频率不变的前提下,为使︱uo︱的最小值变为,最大值变为6V,问应如何改变74LS161的接法来实现?
14.在选择采样-保持电路外接电容器的容量大小时应考虑哪些因素?
15.图是一个16×4位的ROM,A
3、A
2
、A
1
、A
为地址输入,D
3
、D
2
、D
1
、D
是数据输出,
若将D
3、D
2
、D
1
、D
视为A
3
、A
2
、A
1
、A
的逻辑函数,试写出D
3
、D
2
、D
1
、D
的逻辑函
数式。

16.用一片256×8位的RAM产生如下一组组合逻辑函数
列出ROM的数据表,画出电路的连接图,标明各输入变量与输出函数的接线端。

南京信息工程大学
2013-2014学年二学期数字电子技术基础期末考试试卷(A卷) 答案部分,(卷面共有16题,分,各大题标有题量和总分)
一、解答题(16小题,共100分)
1.经过四个时钟信号作用以后,两个寄存器里的数据分别为:A
3A
2
A
1
A
=1100,B
3
B
2
B
1
B
=0000。

这是一个四位串行加法计数器。

2.对题图进行分析,可得到下图所示的状态转换图,电路不能自启动。

若将无效循环的环打开,使其中的状态码有1个在CP作用下能进入到有效状态的循环圈中,则电路就能够自启动了。

本例中修改101的下一个状态,使之变为110,则可设计出新的反馈逻辑式,其具体的设计步骤如下:
(1)画经过修改次态后电路的Qn+1的卡诺图。

有效循环状态及相应的次态不变,无效状态010的次态不变,101的次态修改为110,画出的卡诺图如下图所示。

(2)化简Qn+1的卡诺图,可得出修改后的驱动方程,分别为
(3)画逻辑图(略)。

(4)检查电路的自启动情况,画完整的状态转换图,如图所示。

3.(1)由FF1和FF0构成的是三进制加法计数器。

(2)整个电路为六进制计数器。

完整的状态转换图和CP作用下的波形图如图所示。

4.[解]
(1)555定时器构成的电路为多谐振荡器,输出uO的频率为
(2)由74LS93构成的计数器是十进制加法计数器,完整的状态转换图如图所示。

(3)。

(4)虚线框内电路是基本RS触发器,其作用是使清零可靠。

5.题图电路为七进制计数器。

计数顺序是3-9循环。

6.[解]
(1)写出驱动方程
Ja=Ka=1
Jb=Kb=
写出状态方程
状态转换表如表所列。

完整的状态转换图如图所示。

(2)该电路为同步六进制加法计数器。

(3)QaQbQc的波形图略。

7.逻辑图如图解所示。

8.计算长度为9
9.(1)地址译码器(2)D1=∑m(1,2,4,7),D0=∑m(3,5,6,7)(3)全加器10.M=1时为六进制计数器,M=0时为八进制计数器。

11.解:(1)T
≈∴
w (2)
12.、
输出脉冲的宽度T
W1、T
W2
分别为
T
W1
=×22×103××10-6s≈2ms
T
W2
=×11×103××10-6s≈1ms

的波形如图所示。

13.[解]
(1)计数器初态为QAQBQCQD=0110,计数器74LS161的状态转换图如图所示。

(2)
(3)74LS161的接法如图所示。

14.采样-保持电路的外接电容器的容量大小取决于采样频率及充电回路电阻值,采样频率越高,回路电阻越大,电容量应越小。

15.
16.将函数化为最小项之和形式后得到
将ROM地址的高四位接0,将A、B、C、D接至低四位地址输入端,取D
5~D
作为Y
1
~Y
6
输出。

电路连接如图所示。

相关文档
最新文档