南邮电工电子实验复习资料与试卷
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
南京邮电大学电工电子实验复习资料与试卷
一、实验操作
1、信号与系统操作实验请复习所做的实验。
主要掌握的要点:
①由所给的电路转换出该电路的电压传输函数H(s)2(s)1(s),并能把传输函数化成所需的标准形式:
(A)算子S 在分子的幂次不高于分母的幂次。
(B)因需用积分器仿真,算子S 应化成1 。
(C)分母的常数项化成1。
②能画出完整的系统模拟框图。
③运用的模拟器件库中的积分器、比例放大器、加法器等模块组构系统模拟电路。应遵循以下几个原则:
(1)系统模拟电路输入端必用加法器模块对输入信号和反馈信号求和,加法器输出送积分器模块
(2)根据S 的最高幂次n,取出n个积分器模块串接。
(3)算子S的系数使用比例放大器模块
(4)传输函数H(S)的分子是输出项,分子中各项比例放大器模块的输出用加法器求和后成为系统输出。分母是负反馈项,其系数正、负异号后送输入端加法器。
(5)分母中为1的常数项不用任何运算模块
例如1:
画出幅频和相频图
例如2:
10
6
2
6
2
111
()//
()
111
[()//]()
10
103000
1
R
SC SC SC
H S
R R R
SC SC SC
S
S S
+⨯
=
++⨯+
=
++
画出幅频和相频图
2、操作题如下图所示,写出该图的传输函数H(S)(V1是输入信号、V2是输出信号)。画出题中电路对应的系统模拟框图。(20分)
写出传输函数H(S) (10分)
画出题中电路对应的系统模拟框图(10 分)
在2001环境中,测试该系统模拟电路的幅频特性相关参数。(10分)(需包含半功率点与谐振频率点)
频率点 3.147 3.715 4.474
电压比0.707 0.9999 0.707
根据测试数据作出该电路的幅频特性曲线图。(10分)
有波形5分, 每个参数 1分.
3、转换器操作实验请复习所做的实验。
掌握的要点:
①根据输出电压选定数字输入端。
设计由0832完成。根据实验课题的要求输出正负斜率锯齿波上升或下降的台阶数大于或等于16 个台阶,可用4位二进制数,根据输出电压选定数字输入端。
输出电压的计算公式为:
其中:参考电压,是二进制数转换为等值的十进制数。
由输出电压的计算公式可知,4位二进制数接在不同的数字输入端,转换的值不同,输出电压也就不同。
假设:输入的二进制数为“0000~1111”,
当接在D0~D3端时:
3210=8+4+2+1=15,若为5V时,
U0(5/256)×15=—0.29V;
当接D3~D6端时:
6543=64+32+16+8=120,
U0(5/256)×120 =—2.34V
当接D4~D7端时:
7654=128+64+32+16=240,
U0(5/256)×240=— 4.6875V
注意:输出电压U0也不能太大,这里还需要考虑运放的饱和失真。
讨论:输出幅度受到运放动态范围的限制。
324运放的输出是一个对管,负载是有源负载,上饱和区为1.5V,下饱和区为1.5V,其动态范围为+3.5V~–3.5V。所以,U0的输出不能超出+3.5V~–3.5V的范围。
结论:的只能接到D3~D6端。
②计数器
计数器为数模转换器提供4位二进制数,即:M=16。
由一片74161和一个完成。
③波形控制电路:
在开关K2K1的控制下,实现三种不同波形的输出。
当K2K1=01时,
转换器输入的二进制数为0000~1111为加法计数;
当K2K1=10时,
转换器输入的二进制数为1111~0000为减法计数;
当K2K1=11时,
转换器先输入0000~1111,再输入1111~0000为16进制(或八进制)的可逆计数器。
为达到实现加法计数(正斜率波形);减法计数(负斜率波形);以及实现先加后减(三角波)。波形控制电路的实现是利用
的关系,即:采用7486异或门完成。
通过K1K2控制电路,使其完成加或减或先加后减等功能。
4、用0832设计产生具有8个台阶频率为1的正斜率阶梯波(信号输出幅度为0~2V可调,电源电压为±5V)发生器,要求有设计过程。(20分)
解:输入的二进制数为“000~111”,当接D4~D6端时:
654 =64+32+16=112, U0=— (5/256)×112=—2.184 V<-3.5V,符合设计条件。
画出和V0的波形图。
]5、用0832设计产生具有10个台阶的频率为1的正斜率阶梯波(信号输出幅度为0~2V可调,电源电压为±5V)发生器,要求有设计过程。(20分)
解:输入的二进制数为“0000~1001”,当接D4~D7端时:7+ D4 =128+16=144, U0=— (5/256)×144=—2.8125 V<-3.。5V,符合设计条件。
画
出和V0的波形图。
6、试用74194附加门电路设计101001序列信号发生器,用实验验证,用示波器双踪观察并记录时钟和输出波形。