二-十进制译码器
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
一.课题
题目:二-十进制译码器设计
难度:10分
二.摘要
把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。
二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用A3、A2、A1、A0表示;输出的是与10个十进制数字相对应的10个信号,用Y9~Y0表示。
由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。
三.关键词
二-十,译码器,翻译,编码。
四.设计要求
(1)根据设计要求,绘制出电路状态转换图,实现二-十进制译码器。
(2)根据电路状态转换图,用门电路设计出二-十进制译码器。
(3)逻辑设计要求:通过与非门实现4位二进制编码,转换成10个十进制数字相对应的10个信号,实现译码。
五.设计步骤
(1)电路状态转换图:
根据电路状态转换图,设计转换逻辑关系式,绘制实验电路。
(2)逻辑转换关系式:
(3) 二-十进制译码器电路设计图:
A 3 A 2 A 1 A 0
Y 9 Y 8 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Y 0 0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1
0 1 0 0
0 1 0 1
0 1 1 0
0 1 1 1
1 0 0 0
1 0 0 1 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0
1239012380123701236012350123401233012320123101230 A A A A Y A A A A Y A A A A Y A A A A Y A A A A Y A A A A Y A A A A Y A A A A Y A A A A Y A A A A Y ==========
六.仿真电路图绘制
根据逻辑转换式,和电路设计图,绘制仿真实验电路图:
用与非门,或门,非门实现。
七.电路仿真
仿真波形图:
引脚锁定:
八.实验结果
通过muxplus2对二-十进制译码器进行设计,完成实验要求,得到实验结果,实现了由二进制译码变成十进制译码的效果,输入一个二进制数码,通过系统自行编译成十进制数码输出,完成实验。