3位计时电路设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

CLR
LD ENT ENP
RCO
74160功能表
CLK CLR LD Q0 Q1 Q2 Q3
CLK
D0 D1 D2 D3
1,5D
[1] [2] [4] [8]
× ↑ × × ↑
0 1 1 1 1
× 0 1 1 1
ENP ENT
× × × × 0 1 × 0 1 1
功能 异步清 零 同步 置 数 保持(包括CO的状态) 保持(CO=0) 同步计数
CO
&
Q0
1,5D
[1] [2] [4] [8]
Q1 Q2 Q3
原理图
思考:在multisim仿真实验中为若用清零法秒十位何只能出现 如下循环?
0000 0001
0011
0010
从0011到0100变化时,存在中间状态0111,此时清零端为低 电平,异步清零,电路直接进入0000状态。
2)反馈置位法(置数法)
利用计数器的预置数控制端来获得任意进制计数器。
D0 D1 D2 D3
1
CLK
CLR CTR DIV10 LD RCO TC=9 ENT ENP C
&
Q0 Q1 Q2 Q3
74160用置数法构成模6计数器
2.用集成计数器构成任意进制计数器的方法 1)反馈复位法(清零法) 控制异步清零端CLR来获得任意进制计数器。
D0 D1 D2 D3
Q3 Q2Q1Q0
0000 1000 0001 0010
1 CLK
CLR LD ENT ENP C
CTR DIV10
TC=9 RCO
0101
0100
0011
(b) G
&
CLK Q0 Q1 Q2
1
2
3
4
5
6
Q0
Q1
Q2
Q3
(a)
(c)
ຫໍສະໝຸດ Baidu
74160构成模 6计数器
复位法的缺点: ① 存在一个极短的过渡状态; ② 清零的可靠性较差。
LD 1
ENT 1 ENP 1
74160
RD
CTRDIV10
CP
D0 D1 D2 D3
R M1 M2 3CT=9 G3 G4 C5/2,3,4+
*校分功能:可对分进行校正,使其显示正确的时间;
*报分功能:当时间到达整分前5秒进行报时,持续5秒钟。
三、实验原理
1.74160的逻辑符号及逻辑功能:a. 异步清零 b. 同步置数 74160 c. 保持 CTRDIV10 d. 同步计数 CT=0
M1 M2 3CT=9 G3 G4 C5/2,3,4+
3位计时电路设计
设计要求:设计一个3位同步计时电路,要求 具有校分和报分功能。
一、实验目的
掌握74160等计数芯片的逻辑功能及使用方法。
了解3位计时电路的组成及工作原理。
二、实验内容
利用十进制计数器74160设计一个带显示功能的3位计时电 路,电路可正常显示秒个位、秒十位、分个位。
在基本功能电路的基础上,增加快速校分功能和整分报时 功能。
相关文档
最新文档