实验8 移位寄存器实验报告
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
移位寄存器实验报告
(一) 实验原理
移位寄存器是用来寄存二进制数字信息并且能进行信息移位的时序逻辑电路。根据移位寄存器存取信息的方式可分为串入串出、串入并出、并入串出、并入并出4种形式。74194是一种典型的中规模集成移位寄存器,由4个RS 触发器和一些门电路构成的4位双向移位寄存器。该移位寄存器有左移,右移、并行输入数据,保持及异步清零等5种功能。有如下功能表 CLRN CLK S1 S0 × × × × 1 1 0 1
1 0
0 0 工作状态 0 × 清零 1 0 保持
1 ↑ 并行置数,Q 为ABCD 1
↑
串行右移,移入数据位为SRS1
1
↑
串行左移,移入数据位为SLS1
1
↑
保持
(二) 实验框图
时钟脉冲输入
串行输入 并行输入
ABCD
清零输入 模式控制输
入 并行输出QA 、QB 、QC 、QD
74194移位寄存器
(三)实验内容
1.按如下电路图连接电路
十个输入端,四个输出端,主体为74194.
2.波形图
参数设置:
End time:2us Grid size:100ns
波形说明:
clk:时钟信号; clrn:置0
s1s0:模式控制端 sl_r:串行输入端
abcd:并行输入 qabcd:并行输出
结论:
clrn优先级最高,且低有效高无效;s1s0模式控制,01右移,10
左移,00保持,11置数重载;sl_r控制左移之后空位补0或补1。
3.数码管显示移位
(1)电路图
(2)下载验证
管脚分配:
a,b,c,d:86,87,88,89 bsg[3..0]:99,100,101,102 clk:122 clk0:125 clrn:95
q[6..0]:51,49,48,47,46,44,43 s0,s1:73,72
sl_r:82,83
结论:
下载结果与仿真结果一致,下载正确。