2013年全国大学生电子设计竞赛简易频率特性测试仪(E)资料

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

2013年全国大学生电子设计竞赛

简易频率特性测试仪(E)

【本科组】

2013年9月6日

摘要

本作品以FPGA和单片机为控制核心及数据处理核心,采用高分辨率DDS9854芯片产生1MHz-40MHz以0.1MHz为最小步进单位的任意频率正交扫描信号,其频率稳定度、幅度平衡误差、幅度平坦度及扫频时间均满足要求。通过精确的参数选择制作的RLC串联谐振电路其中心频率误差、有载品质因数、有载最大电压增益符合设计要求。利用零中频正交解调原理,经乘法器、低通滤波器、A/D转换后将信号送入FPGA控制模块运算得到被测RLC网络的幅频特性和相频特性数据,最终在液晶显示屏和示波器上同时显示幅频特性和相频特性数据及曲线。用键盘通过单片机控制系统设置点频、扫频步进和扫频频率范围,人机交互界面友好。报告中阐明了软硬件设计依据及相关电路,给出了系统功能和性能测试结果。

关键词:正交解调原理;扫频;频率特性测试仪;FPGA;DDS

Abstract

This work is based on FPGA and single chip microcomputer as the control core and the data processing core, using high resolution DDS9854 chip generate 1MHz to 40MHz any frequency orthogonal scanning signal, whose smallest step unit is 0.1MHz. The frequency stability, amplitude balance error, amplitude flatness and frequency sweeping time are all satisfy the design requirements. Through choosing the precise parameters, produced the RLC series resonant circuit, whose center frequency error, loaded quality factor, loaded maximum voltage gain are all meet the design requirements. Using the zero if quadrature demodulation principle, make the signal through the multiplier, low pass filter, A/D conversion in turn, and then put it into the FPGA control module to calculate the amplitude frequency characteristic and the phase frequency characteristic data of the tested RLC network, finally show the amplitude frequency characteristic and phase frequency characteristic data and curve on both LCD screen and oscilloscope. Using the single chip controlled keyboard set point frequency, sweep frequency step and sweep frequency range, it also has friendly man-machine interface. The report describes the software and hardware design basis and relevant circuit, the test results of system function and performance are also presented.

Keywords: Quadrature demodulation principle, sweep frequency, frequency characteristic tester, FPGA, DDS

目录

1 方案比较与选择 (1)

1.1 扫频信号产生方案 (1)

1.2 相位检测方案 (1)

1.3 幅值检测 (2)

1.4 数据处理和控制系统选择 (3)

2 理论分析与计算 (3)

2.1 系统原理 (3)

2.2 RLC被测网络设计 (4)

2.3 正交解调原理 (5)

2.4 DDS信号源 (6)

3 电路与程序设计 (6)

3.1 椭圆滤波器设计 (6)

3.2 乘法器电路设计 (7)

3.3 程序设计 (7)

4 测试方案与测试结果 (8)

4.1 测试条件与仪器 (8)

4.2 测试方法和测试结果 (8)

4.3 测试结果分析 (10)

5 参考文献 (10)

6 附图:正交扫频信号源电路原理图 (11)

1 方案比较与选择

综合分析题目要求,AD9854为具有80管脚的贴片芯片,制作DDS9854模块PCB是本题的最大难点,也是制作的重点之一。另一难点是信号源输出频率范围为40MHz时,AD的转换速度至少要在200MHz以上,这样高速的AD市场上基本找不到,价格也相当昂贵。此外,在整个电路的设计中,要考虑其成本和性价比。

1.1 扫频信号产生方案

方案一:采用数字直接频率合成技术(DDFS)。以单片机和FPGA为控制核心,利用FPGA中的N位地址存储相应的正弦表值,通过改变频率控制字K,寻址相位累加器波形存储器的数据,以产生所需频率的正弦信号fout=fin *K/2N。该方案频率比较稳定,抗干扰能力强,但程序实现会有一定的繁琐性,并且会占用FPGA的大量资源。

方案二:采用程控锁相环频率合成方案。锁相环频率合成是将高稳定度和高精确度的标准频率经过加减乘除的运算产生同样稳定度和精确度的大量离散频率,在一定程度上既解决了频率稳定精确、又解决了频率在较大范围可变的矛盾,能产生方波,通过积分电路就可以得到同频率的三角波,再经过滤波器就可以得到正弦波,但采用了多次积分电路,这种具有惰性特性的电路误差大且不能满足相频曲线和幅频曲线的输出要求,功能扩展能力有限

方案三:采用数字频率发生器DDS芯片AD9854。AD9854是AD公司采用先进的DDS技术生产的具有高级集成度的DDS器件,它的最高工作时钟为300MHz,正常输出工作频率范围为0~140MHz,精度可达0.04Hz,它还具有调频和调相功能,通过单片机的适当控制便可产生高带宽的正弦波信号。根据题目要求,结合性价比,选用AD9854。该方案产生的信号频率稳定度较好,操作简易,但抗干扰性有一定的不足。

综上论证比较:与DDFS及锁相环频率合成相比,采用DDS芯片合成正弦信号的频率建立与切换简单,频率单一,频率覆盖范围广,精度高,可控性强,功能扩展能力大。故采用方案三。

1.2 相位检测方案

方案一:A/D采样查找最值法。A/D采样查找最值法。采用两片高速A/D转换器同时对输入的两路信号进行等时间等间隔采样并将其分别存储,然后对所测信号的波形数据进行分析。用单片机扫描存储在RAM中的波形数据,查找出两部分数据的最大值或最小值,计算出两片A/D转换器采集两部分波形数据的最大值

相关文档
最新文档