8路开关信号显示电路
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
电子课程设计
------8路开关信号显示电路
学院:电子信息工程学院
专业、班级:自动化091502班
姓名:孙艳林
学号:200915040223
指导教师:李小松
2011年12月
8路开关信号显示电路
一.设计任务与要求
设计一个用5根导线(1根数据线,3根数据选择线,地线)分时传输8路开关信号的电路。要求在发送端发送开关信号,在接收端用发光二极管显示开关的闭合与断开。
二.总体框图
2.1题目分析
根据题意,若要以5根导线传输8路信号,需要在发送端将并行。的8路信号转换成串行信号输出,再在接收端将串行信号转换为并行信号。所以,在前面所学过的器件中,可以使用8选1数据选择器实现并-串转换,使用3线-8线译码器实现串-并转换,8选1数据选择器的数据选择信号与3线-8线译码器的译码输入信号相连,并周期输入数据选择信号,实现8位开关数据的5线传输。其原理图如图2-1所示。
图2-1 8路开关信号显示电路原理图
本电路的核心部分是数据选择器和3线-8线译码器。若有开关打开则给数据选择器一个高电平,在数据选择信号的作用下,将其传输给译码器,这样便把并行信号转换成为串行信号,译码器在相同的选择信号作用下,将其转换为并行信号输出,则显示电路便可以显示开关的通断了。
2.2.模块功能简介
1.开关选择电路:用于产生8路开关信号,若开关闭合,则产生低电平信号,若开关断开,则产生高电平信号。
2.8选1数据选择器:将送入的并行信号转换为串行信号输出。
3.3线-8线译码器:将送入的串行信号转换成为并行信号输出。
4.多谐振荡器:用来产生矩形脉冲信号。该电路也可以由信号发生器、施密特触发器或单稳态触发器代替,但是信号发生器体积太大,并且还要接220V 交流电源,使用起来不太方便;施密特触发器和单稳态触发器使用时需要加入触发脉冲,较多谐振荡器复杂,所以相比较而言用多谐振荡器较好。
5.计数器:用来产生数据选择信号。
6.显示电路:用来显示开关闭合和断开的情况。
三.选择器件
3.1 8选1数据选择器74LS151
(1)逻辑功能:根据地址码(ABC )的要求,从多路输入信号(0D -7D )中选择其中一路输出,即其具有8个信号输入,一对互补输出信号Y 和W ,三个数据选择信号,一个使能信号G 。当G =0且输入信号和选择信号的最小项相同时,Y 输出高电平,若G =1,则Y 输出低电平。 (2)74LS151逻辑功能表如表3-11所示。 (3)74LS151逻辑符号如图3-12所示。
图3-12 74LS151逻辑符号 图3-13 74LS151内部原理图 (4)74LS151内部原理图如图3-13所示。 3.2 3线-8线译码器74LS138
(1)逻辑功能:其中C 、B 和A 是译码数据输入端,0Y -7Y 是输出端,也就是输入端C 、B 、A 的各个最小项,1G 、A G 2和B G 2是控制端。
当1G =1,同时A G 2+B G 2=0时,每一个输出端的输出函数为i Y =i m 。这里i m 为输入C 、B 、A 的最小项。
当1G =1时,同时A G 2+B G 2=0的条件不满足时,不进行编码,所有输出都为高电平。控制端1G 、A G 2、B G 2又称为片选端,利用它们可以拓展译码器的功能。 (2)74LS138的功能表如表3-21所示。 (3)74LS138的逻辑符号如3-22所示。 (4)74LS138内部逻辑图如图3-23所示。
图3-22
74LS138的逻辑符号图3-23 74LS138内部逻辑图
3.3 555定时器
(1)555定时器的逻辑功能:它内部包括两个电压比较器,三个等值串联电阻,一个RS触发器,一个放电管T及功率输出级。它提供两个基准电压VCC/3 和2VCC/3。555定时器的功能主要由两个比较器决定。两个比较器的输出电压控制RS 触发器和放电管的状态。在电源与地之间加上电压,当5脚悬空时,则电压比较器C1的同相输入端的电压为 2VCC/3,C2的反相输入端的电压为VCC/3。若触发输入端TR的电压小于VCC/3,则比较器C2的输出为0,可使RS触发器置1,使输出端OUT=1。如果阈值输入端TH的电压大于2VCC/3,同时TR端的电压大于VCC/3,则C1的输出为0,C2的输出为1,可将RS触发器置0,使输出为0电平。555定时器加上外围器件还可以构成施密特触发器以及单稳态触发器。
(2)555定时器功能表如表3-31所示。
(3)555定时器逻辑符号如图3-32所示。
(4)555定时器内部原理图如图3-33所示。
图3-32 555定时器逻辑符号图3-33 555定时器内部原理图
3.4 同步可预置数4位十进制加法计数器74LS160
(1)逻辑功能:其全称为同步可预置数4位十进制加法计数器,它具有异步清零功能,具有数据输入端A、B、C和D,同步置数端LOAD、异步清零端CLR 和计数控制端ENT和ENP,进位输出端RCO。
当异步清零端CLR=0时异步清零,当置数端CLR=0、CLR=1,CP脉冲上升沿时预置数。当CLR=LOAD=ENT=ENP=1时,电路工作在计数状态。当计数值为9时,进位RCO输出一个与
Q端高电平部分相同宽度的高电平。
A
(2)74LS160功能表如表3-41所示。
(3)74LS160逻辑符号如图3-42所示。
(4)74LS160内部原理图如图4-43所示。
图3-42 74LS160逻辑符号图3-43 74LS160内部原理图
3.5 非门74LS04
(1)逻辑功能:其又称为反相器,是实现逻辑非运算的逻辑电路。(2)其逻辑功能表如表3-51所示。
(3)其逻辑符号如图3-52所示。
(4)其内部原理图如图3-53所示。
表3-51 非门74LS04逻辑功能表
图3-52 非门逻辑符号