数字电路分析期末复习题..

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

掌握如何确定A/D或D/A转换的分辨率等主要技术指标.
第一章
1. 数制与数制转换 1) 不同进制的数均可按权展开成十进制数:
n1 N D ai Di i m
m 为小数位的个数。D i 称为D进制数第 i 位的“权”。 2) 几种常用数制的相互转换方法
式中:ai 为第 i 位的系数,同样 n 为数值的整数位的个数,
3.3 组合逻辑电路的设计 3.4 组合逻辑电路中的冒险
第四章重点: 编码器、译码器/数据分配器、数据选择器、加法器和比较 器.
第五章重点:
5.2 锁存器; 5.3 触发器; 5.6 时序逻辑电路的分析和设计; 第六章重点: 6.1 计数器; 6.2 寄存器和移位寄存器 第八章重点: 整章 第九章重点:
0
0 0 0 0 0
0
0 1 1 1 1
1
1 0 0 1 1
0
1 0 1 0 1
1
0 1 1 0 0
1wk.baidu.com
1 1 1 1 1
0
0 1 1 1 1
1
1 0 0 1 1
0
1 0 1 0 1
1
0 1 0 0 1
解:
CD AB 00 01 11 10
00
01
11
10
1
1 1
0
1 0
0
0 1
1
0 0
1
0
0
1
化简的逻辑函数与或表达式为: F=CD+BD+ABC+ABCD 化简的逻辑函数的与非-与非表达式为: F=CD+BD+ABC+ABCD=CD· BD· ABC· ABCD
28. 一个完整的A/D转换过程, 通常要经过 取样 和 保持 、 量化 和 编码 两个步骤。 29. 消除组合逻辑电路中竞争冒险的方法有: 加选通脉冲、 输出端并联电容 和 增加乘积项 . 30. 555定时器组成的单稳态电路中, 若触发脉冲宽度大于单稳态输 出脉冲宽度持续时间, 则应在触发端增加 微分 电路.


Z2、Z3和F的逻辑表达式:
Z1=A· ABC; Z2=B· ABC; Z3=C· ABC.
F=Z1Z2Z3=A· ABC ·B· ABC ·C· ABC ② 变换逻辑函数, 列出真值表. 先把F的逻辑函数式变换为最小项表达式, 即: F=A· ABC+B· ABC+C· ABC =A(A+B+C)+B(A+B+C)+C(A+B+C) =AB+AC+AB+BC+AC+BC =ABC+ABC+ABC+ABC+ABC+ABC
A 1
C. 关闭, 高阻态; D. 关闭, 输出0。
TG F
B
1
9. 半导体存储器 D 在断电的时候, 其所保存的数据随之消失。 A. EPROM; A. 矢量图; A. 4位; A. 编码器; A. N选1; B. ROM; B. 状态表; B. 8位; C. PROM; C. 状态图; C. 3位; D. RAM。 D. 时序图。 。 D. 16位。 D. 寄存器。 10. 下列方法中的 A , 不是描述时序电路逻辑功能的方法。
作下同时进行的; 异步时序电路中, 各触发器的时钟信号 不同一个 , 因而触发器状态的变化并不都是同时发生的, 且有先有后;
17. 消除时序逻辑电路冒险的方法主要有两种: ㈠ 用同步时序逻辑
电路代替异步时序逻辑电路 , ㈡ 延长信号的传输时间 。
19. 移位寄存器既能 存放 数据, 又能完成 移位 功能。
4. 组合逻辑函数有四种不同的表示法: 真值表 、 逻辑函数表达式 、 逻辑图和波形图; 5. 组合逻辑电路和时序逻辑电路的区别在于, 组合逻辑电路没有 记忆 功能, 而时序逻辑电路则有 记忆 功能;
6. n个变量的全体最小项之和恒为 1 ; 任意两个最小项相与恒为 0 ; 7. 组合逻辑电路的输出只与当时的 输入 状态有关, 而与电路原来的 输入状态无关, 它的基本单元电路为 逻辑门 ;
③ 由真值表(自己列出)可以看出, 当ABC取值相同时,
F=0; 而当ABC取值不完全相同时, F=1, 因此, 此电路具有
判断输入逻辑状态不一致的功能. 二、 组合逻辑电路的设计步骤: ① 对实际问题进行逻辑抽象, 即确定输入、输出变量, 并 定义变量状态的含义; ② 根据输入、输出的因果关系, 列出真值表; ③ 根据实际的要求和器件的资源情况, 选用器件类型; ④ 由真值表写出逻辑函数表达式; ⑤ 简化或变换逻辑函数表达式, 并根据逻辑函数表达式画 出逻辑图.
逻辑函数常用以下四种方法表示:
逻辑函数表达式、真值表、逻辑图和波形图. 逻辑电路的分析和设计, 涉及逻辑函数表达方式之间的 转换, 和逻辑函数表达式的化简. 2. 逻辑函数表达式的化简, 以及逻辑函数表示法间的转换 例1: 化简函数F=AD+AD+AB+AC+BD+ACEF+BE+DEF 解: F=A(D+D)+AB+AC+BD+ACEF+BE+DEF =A+AB+AC+BD+ACEF+BE+DEF
1) 根据给定的逻辑图, 写出电路输出端的逻辑函数表达式; 2) 列出真值表; 3) 根据真值表或化简变换后的逻辑表达式, 确定电路功能. 例1: 已知逻辑电路如下图所示, 试分析该电路的逻辑功能. 解: ① 由逻辑电路写成输出端 的逻辑函数表达式. 按信号 的流向, 分别写出变量Z1、
& A B C Z1 & & Z3 F Z2
A. 提高电容和电阻的精度; C. 采用石英晶体振荡器;
B. 提高电源的稳定度; D. 保持环境温度不变. C

4. 如状态 SA 和状态 SB 等价, 它们必须 A. 有相同的次态;
B. 有相同的输出;
C. 有相同的次态, 并有相同的输出; D. 有相同的次态但输出不同.
5. 对于32个特定的信息, 需要 C 位二进制数进行编码。 A. 3; B. 4; C. 5; D. 8。
12. n个JK触发器构成的环形计数器, 其有效计数状态数共有 n 个; 13. 时序逻辑电路在结构上包含 组合电路 和 存储电路 两部分;
14. 全面描述一个时序电路的逻辑功能有三组方程, 分别是状态方程、 驱动方程 和 输出方程 ; 状态表、状态图和 15. 时序电路的逻辑功能描述, 常采用逻辑方程、 时序图等方法; 16. 同步时序逻辑电路中, 所有触发器状态的变化都是在同一时钟 操
不分章节复习
一、填空题:
1. 十六进制到二进制的转换规则为:一位十六进制数用 4 位 二进制数表示;八进制到二进制的转换规则为:一位八进制数用 3 位二进制数表示; 2. 二进制数(10.101)2化成十进制数和十六进制数时, 其数值分别为: (10.101)2=( 2.625 )10; (10.101)2=( 2.A )16; 3. 十五个“1”异或的结果是: 1 ;
0.625 2 1.250 0.250 2 0.500
2 1.000
整数部分= 1 =k2
整数部分= 0 =k3
整数部分= 1 =k4
0.500
整数部分为(173)10=(10101101)2; 小数部分:(0.8125)10=(0.1101)2 最后:(173.8125)10=(10101101.1101)2
18. 若最简状态图中状态数为10, 则所需的状态变量数至少应为 4 。
20. 一个存储矩阵有64行、32列, 则存储矩阵的存储容量为: 64×32=2048=2k 个存储单元。
21. RAM和ROM的主要区是: 断电后, RAM中存储的数据会丢失 , 而ROM则不会 。 22. 施密特触发器具有 滞回 电压传输特性, 表征这一特性的回差电 压定义为:△VT= VT+-VT- , 其中, VT+为上触发电平或正阈值电压, VT为下触发电平或负阈值电压。 23. 多谐振荡器的特点是: 没有稳态, 只有两个暂稳态 0.7874 %。 。 24. 七位D/A转换器的分辨率为 25. (102)8 =(1000010)2=(42)16。 26. 施密特触发器的两个主要特点为: 具有滞回电压传输特性 和 两个稳态 。 27. 单稳态触发电路的主要特点为: 一个稳态和一个暂稳态 ; 在 外界触发脉冲作用下, 能从稳态翻转到暂稳态 ; 经一段时 间, 能从暂稳态返回稳态 。
补零
011 011 010 011 . 101 110
补零
所以有: (11011010011.10111)2=(3323.56)8 ② 基数连除、连乘法
例: 将(173.8125)10 化成二进制数. 将(173.8125)10 分成整数部分和小数部分, 并分别以连除和连乘法求 相应的系数.
kn-1· · · · · k1k0
=A+AC+BD+BE+DEF =A+C+BD+BE+DEF =A+C+BD+BE
例2: 一个四输入变量的逻辑函数, 其真值表如下图所示, 试
用卡诺图法化简为与或表达式及与非-与非表达式. 真值表
A 0 0 B 0 0 C 0 0 D 0 1 F 1 0 A 1 1 B 0 0 C 0 0 D 0 1 F 1 0
31. 电路的噪声容限越 大
, 其抗干扰能力越强。
二、选择题:
1. 二进制数(1010111)2转化成等值的十六进制数时, 其表示式为: D A. (17)16; B. (37)16; C. (47)16; D. (57)16 。 2. 以下各项中, B 不是消除组合逻辑电路中冒险的方法。 A. 采用选通脉冲; B. 加缓冲器; C. 输出与地间接电容; D. 增 加多余项。 3. 为提高多谐振荡器频率的稳定性, 最有效的方法是 C 。
总复习:
第一章重点: 1.2 几种简单的编码; 1.3 算术运算; 1.5 逻辑代数的基本定律和规则; 1.6 逻辑函数的标准形式; 1.7 逻辑函数式与真值表 1.8 逻辑函数的化简
第二章重点: 熟悉MOS管的导通原理; CMOS反相器、与非门等逻辑门电
路的工作原理; 输入噪声容限的定义; CMOS传输门和三态门; CMOS集成电路在使用中应注意的几个问题; 解决CMOS驱动 TTL门电路驱动电流不足的方法. 第三章重点: 3.2 组合逻辑电路的分析

k-1k-2· · · · ·
整数部分
2 2 2 2 2 2 2 173 86 43 21 10 5 2 1 0 余数=1=k0 余数=0=k1 余数=1=k2 余数=1=k3 余数=0=k4 余数=1=k5 余数=0=k6 余数=1=k7
0.8125 2 1.6250
小数部分
整数部分= 1 =k1
例4: 化简以下逻辑函数: F(A,B,C,D)=∑m(3,4,5,6,9,10,12,13,14,15) 解: CD 00 01 11 10 AB 0 1 0 00 0 1 0 1 01 1 11
10
1
0
1
1
1
0
1
1
由卡诺图可得: F=AB+BD+ACD+ABCD+BC+ACD
第三章
一、 组合逻辑电路的分析步骤:
8. 半导体数码管按其内部发光二极管接法可分为: 共阴极 和共阳极 两种;
9. 组合逻辑电路中的冒险根据其产生的不同, 可分为静态冒险和动 态冒险两种, 其中静态冒险又可分为 功能 冒险和 逻辑 冒险; 10. 三态门可能输出的三种状态: 高电平 、 低电平 和 高阻态 ;
11. RS锁存器是时序逻辑电路最基本的部件; 加法器 是最基本的 算术运算部件;
① 直接转换方法 3位二进制数刚好是八进制数的权, 4位二进制数也刚好
凑成十六进制数的权, 因此二进制数转换成八或十六进制
数, 可直接从低位到高位按3位或4位分组, 最高位不够位数
的以0补足, 然后直接以组读数转换. 例如: 将二进制数11011010011.10111转换成八进制数. 解: 将二进制数11011010011.10111以3位分组为:
例3: 化简以下逻辑函数: F(A,B,C,D)=∑m(0,2,4,6,9,13)+∑d(1,3,5,7,11,15) 解: CD 00 01 11 10 AB 1 × × 00 1
01 11 1 0 0 × 1 1 × × × 1 0 0
10
F(A,B,C,D)=A+D ∑d(1,3,5,7,11,15)=0
6. 集电极开路门(OC门)在使用时, 必须在 A 之间接一个电阻。 A. 输出和电源; B. 输出和地;
C. 输出和输入; D. 输入和电源。 C 。 C. RAM和ROM;
7. 半导体存储器按功能分为两大类, 即
A. ROM和EPROM;
B. ROM和PROM;
D. RAM和E2PROM
8. 下图中, 当A=1, B=1时, 传输门的状态和输出分别为 C 。 A. 导通, 输出0; B. 导通, 输出1;
相关文档
最新文档