Multisim之移位寄存器
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
D 触发器构成的移位寄存器
一、实验目的
1、熟悉Multisim 软件的使用方法。
2、加深对触发器工作原理的理解。
3、掌握D 触发器逻辑功能的应用。
4、了解触发器的两种触发方式(脉冲电平触发和脉冲边沿触发)及触发特点。
二、虚拟实验仪器及器材
直流电源、信号发生器、逻辑分析仪等仪器等。
74LS74引脚图 74LS74逻辑图
三、实验原理
D 触发器在时钟脉冲CP 的前沿(正跳变0到1)发生翻转,触发器的次态
取决于脉冲上升沿到来之前D 端的状态,即=D 。因此,它具有置0、置1两种功能。由于CP=1期间电路具有维持阻塞作用,所以在CP=1期间,D 端的数据状态变化,不会影响触发器的输出状态。和分别是决定触发器初始状态
的直接置0、置1端。当不需要强迫置0、置1时,
和端都应置高电平(如接+5V 电源)。74LS74、74LS175等均为上升沿触发的边沿触发器。触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生器等。
四、实验内容:
1、逻辑功能验证。
U1A
74LS74D 1D 21Q 5~1Q 6~1CLR
11CLK 3~1PR
4
在仿真平台画出如下电路图:
2、仿真运行分析
逻辑分析仪显示的波形如图所示。
图中,“1”为Q1端输出信号的波形,“2”为Q2端输出信号的波形,“3”为Q3输出信号的波形,“4”为Q4输出信号的波形。
由图可知,4个D触发器一次输出输入数据,高位触发器与地位触发器的输出波形只差一个脉冲周期。
3、结果分析图表
CP Q1Q2Q3Q4
过4个时钟脉冲后,4个触发器的输出状态Q4Q3Q2Q1与输入数码D4D3D2D1相对应。
四、收获与感想
在本次实验中我清楚的认识到软件仿真的快捷与方便,使用软件仿真可以快捷迅速的对电路进行查错,修正。省时省力。
尤其对较复杂的电路,搭建电路进行硬件仿真比较困难耗时,而且还会浪费资源,如果在软件调试成功后,在进行硬件电路的搭建就比较方便快捷,而且硬件电路的功能也比较容易实现。
刚开始使用Multisim的时候,有很多次仿真结果与实际差很多,不过仿真终究是在理想情况下对电路进行的模拟,与现实的结果会有较大的差距,但并不能否认它的用处,因为在熟悉之后就可以根据经验由仿真数据进行实际电路的评估与制作。