第20章习题1-门电路和组合逻辑电路
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第20章习题门电路和组合逻辑电路
S10101B
为实现图逻辑表达式的功能,请将TTL 电路多余输入端C进行处理(只需一种处理方法),Y1的C端应接,Y2的C端应接,
解:接地、悬空
S10203G
在F = AB+CD的真值表中,F =1的状态有( )。
A. 2个
B. 4个
C. 3个
D. 7个
解:D
S10203N
某与非门有A、B、C三个输入变量,当B=1时,其输出为( )。
A. 0
B. 1
C. AC
D. AC
解:C
S10204B
在数字电路中,晶体管的工作状态为( )。
A. 饱和
B. 放大
C. 饱和或放大
D. 饱和或截止
解:D
S10204I
逻辑电路如图所示,其逻辑函数式为( )。
A. B
A
B
A+ B. AB
B
A+
C. B
A
B
A+ D. A
AB+
解:C
S10204N
已知F=AB+CD,选出下列可以肯定使F = 0的情况( )。
A. A = 0,BC = 1
B. B = C = 1
C. C = 1,D = 0
D. AB = 0,CD = 0
解:D
S10110B
三态门电路的三种可能的输出状态是,,。
解:逻辑1、逻辑0、高阻态
1&
B1&
≥1
S10214B
逻辑图和输入A ,B 的波形如图所示,分析当输出F 为“1”的时刻应是( )。
A. t 1
B. t 2
C. t 3
解:A
S10211I
图示逻辑电路的逻辑式为( )。 A. F =A B AB +
B. B A AB F =
C. F =()A B AB + 解:B
S10212I
逻辑电路如图所示,其功能相当于一个( )。
A. 门
B. 与非门
C. 异或门 解:C
S10216B
图示逻辑电路的逻辑式为( )。
A. F =A B +A B
B. F =AB AB +
C. F =AB +A B 解:C
S10217B
逻辑图如图(a )所示,输入A 、B 的波形如图(b ),试分析在t 1瞬间输出F 为( )。
A. “1”
B. “0”
C. 不定 解:B
S10218B
图示逻辑符号的逻辑状态表为( )。
A. B.
C.
解:B
A
B
F
A B
F
A B
F
0 0 0 0 0 0 0 0 1 0 1 0 0 1 1 0 1 1 1 0 0 1 0 1 1 0 1 1
1
1
1
1
1
1
1
S10219B
逻辑图和输入A 的波形如图所示,输出F 的波形为( )。 解:(b )
S10220B
图示逻辑符号的状态表为( )。
解:C
S10221B
逻辑图和输入A ,B 的波形如图所示,分析当输出F 为“1”的时刻,应是( )。
A. t1
B. t2
C. t3
解:A
S10225B
逻辑门电路的逻辑符号如图所示,能实现F =AB 逻辑功能的是( )。 解:(a )
S10214I
逻辑图和输入A ,B 的波形如图所示,分析当输出F 为""0的时刻应是( )。
A. t1
B. t2
C. t3
解:C
S10217I
图示逻辑电路的逻辑式为( )。
A. C AB F +=
A
B
F
A
B
F
A
B
F
0 0 0 0 0 0 0 0 1 0 1 0 0 1 1 0 1 1 1 0 0 1 0 1 1 0 1 1
1
1
1
1
1
1
1
B. C B A F )(+=
C. C AB F += 解:A
S10221I
逻辑图和输入A ,B 的波形如图所示,分析当输出F 为“0”的时刻应是( )。
A. t 1
B. t 2
C. t 3
解:C
S10222I
逻辑图和输入A ,B 的波形如图所示,分析当输出F 为“0”的时刻应是( )。 A. t 1
B. t 2
C. t 3 解:B
S10226B
三态输出“与非”门电路的输出比正常的“与非”门电路多一个状态是( )。 A. 高电平 B. 低电平 C. 高阻 解:C
S10229B
逻辑图和输入A ,B 的波形如图所示,分析当输出F 为“1”的时刻应是( )。
A. t 1
B.
t 2 C.
t 3 解:C
S10209B
逻辑符号如图所示,其中表示“与非”门的是( )。 解:(d )
S10210B
“异或”门的逻辑式为( )。 A. F =AB +AB
B. F =AB +AB
C. F =AB AB + 解:C
S10223I
图示逻辑电路的逻辑式为( )。