实现多电源时序控制和跟踪的电路设计

合集下载

基于CPLD的多电源上电时序的控制设计

基于CPLD的多电源上电时序的控制设计
Ke ywor ds :S u pp l y Vo l age t ; Su p p l y Vo l t a g e Se q ue nc e ; CP LD
求 ,而 混乱 的上 电时序 将会 让整 个系 统崩 溃或 者器 件损 坏 ,严格 的
1 引言
随 着高 速数 字信 号 的快速 发 展 ,对数 字信 号 的处 理方 式也越 来 越丰 富 ,而 集成 多核 和 高速接 口的处 理器 为复 杂 的嵌入 式 系统 的设 计提 供 了便 利和 灵活 ;电源 作为 集成 电路 的食 量 ,在整 个 设计 中是 不 可或 缺 的 ,而 上 电时 序 的步步 为营 , 正是开 启 各个集 成 电路模 块 之 门 的重 中之重 ,严 格 的上 电时 序保 证 了器件 免 受损坏 和进 入 良好 的工作 状态 。而 传 统 的上 电时序 由时 序控 制 电路 ( 延迟 电路 )来控 制 , 这种 方 式很 容 易 受外 界环 境 的影 响 ( 如温 度 ) ,基 于C P L D 控 制 的上 电时 序则 更加 可靠 和稳 定 ,比延 迟 电路更加 精确 。
E L E C T R O N I C S WO R L D・ 探 索与观察
基 ̄ ' C P L D的多电源上 电时序 的控制设计
株洲中车时代电气股份有限公 司通信信号事业部 马茗 岗 罗永升 孙 尚 陈 展
【 摘要 】随着高速数字信号的快速发展 ,对集成多核和 高速接 口的处理器的电源的上电时序的设计则越来越重要 ,严格的上电时序保证 了器
I v。 。 为C P u内核 供 电 电压 。
在 传 统 的 上 电时 序 控 制 中 ,通 过 延 时 电路 来控 制 ,在 设 置 延 时 电路 时 ,数 据 手册 则一 般给 出上 电 的软启 动 ( s o f t . s t a r t )计 算 公 式 ,根据 公 式来 确定 上 电的 时间 ,不 同的 电源模 块 则会 有不 同 的计 算 公式 。而 延时 电路 的器 件 电容很 容 易受 到温度 的影 响 ,使 得上 电

控制多电源比例上电或同步上电的电路

控制多电源比例上电或同步上电的电路

控制多电源比例上电或同步上电的电路电路的设计需要考虑到各个方面的因素,其中一个非常重要的因素就是电源的控制。

在一些需要多个电源同时工作的应用中,我们需要设计出一个能够控制多电源比例上电或者同步上电的电路。

一、电源的控制在电路设计中,电源的控制是一项非常重要的任务。

不同的电路需要不同的电源,有些电路需要多个电源同时工作,而有些电路则只需要一个电源即可。

在多电源的情况下,我们需要设计一个能够控制多电源比例上电或者同步上电的电路,以确保电路的正常工作。

二、多电源比例上电电路设计1、控制电源的比例在多电源的情况下,我们需要控制不同电源的比例。

这里的电源比例指的是在多个电源同时启动时,各个电源达到工作电压所需要的时间比例。

在这种情况下,我们需要设计一个电路,能够控制每个电源上电的时间比例。

2、使用插值器我们可以使用插值器来实现多电源比例上电的控制。

插值器是一种能够进行插值运算的电路,可以将输入的电压信号进行插值计算,输出一个稳定的电压。

3、电路原理图下面是一个多电源比例上电电路的原理图。

在这个电路中,插值器的输入端接入多个电源,插值器的输出端连接电路中的其它部分。

当多个电源同时工作时,插值器能够根据电源的电压大小,计算出每个电源需要上电的时间比例。

4、电路工作原理在多电源比例上电的电路中,我们需要实现一个能够控制每个电源上电时间比例的电路。

这个电路的工作原理如下:电路中的插值器能够将输入的电压信号进行插值计算,并得到一个稳定的输出电压【图1】。

在电路中,设定一个比例器的比例值,这个值决定了每个电源需要上电的时间比例【图2】。

比例器的输出电压通过一个开关接入电路中,能够控制每个电源上电的时间比例【图3】。

可以根据需要调整比例器的输出电压,来控制电源的上电时间比例【图4】。

控制电源的比例可以使用控制开关或者电压控制电路来实现。

5、电路的扩展模块来实现更加复杂的功能。

比如,我们可以添加一些传感器或者监控模块,来实现对电源的监测和控制。

实现多电源时序控制和跟踪的电路设计

实现多电源时序控制和跟踪的电路设计

实现多电源时序控制和跟踪的电路设计随着多电源电子系统和IC的数量的增加,为确保系统在操作前正确上电,对电源时序控制的需求变得越来越迫切。

这种电源时序控制对消除复杂IC(如微处理器、ASIC和FPGA)中的闩锁效应尤其重要。

此外,一些系统和IC也对断电时序控制有要求。

传统上,电源IC都具有电源时序控制功能。

然而,随着系统中电源数量的增多,这些IC的功能已难以满足系统要求。

因此,需要针对这些应用推出新的解决方案。

为满足这些要求,许多制造商推出了各具特色的新型IC,这些IC具有带高级功能操作和差异化特性的电源电压时序控制和多电源轨跟踪功能。

电源时序控制IC的主要功能是控制多电压之间的上电时序,有时也包括断电时序。

设计工程师可以通过控制串联开关(通常是MOSFET)直接控制不同的电压轨,完成时序控制;或者通过一系列顺序使能信号控制下游电源或者DC/DC转换器模块,从而间接控制电压轨,完成时序控制(图1和图2)。

当系统具有几个不同的分布式电压时,利用导通电阻低的FET进行直接控制是一个更好的电源时序控制实现方案。

为克服分布式布线和FET压降,可适当提高分布式电压以留出更多裕量。

但在某些具有大负载电流或者未使用导通电阻低的FET的应用中,这种方法通常会有些问题。

间接时序控制方法能以低损耗方式对负载点DC/DC转换器进行时序控制,从而避免串联FET和电路板走线电阻的分布损耗。

这种架构可以通过两种方法实现:第一种方法是监测输出电压,以确保在下一级电源导通之前确保电压符合调节范围;第二种方法是利用定时序列为前一级电源电压达到电压调节范围留出充足的时间。

后一种方法和转换器的导通特性密切相关,因此必须知道转换器从使能到电源电压正常之间的时间,以保证只有在前一级的转换器满足最低输出电压要求后才导通下一级转换器。

这一段必要的延迟时间在很大程度上依赖于负载,因此要求可以很容易调节电源时序控制IC的延迟时间设置。

在允许电压同步上升的应用中,可采用具有不同跟踪能力的电源时序控制器。

多电源系统的处理方法-设计应用

多电源系统的处理方法-设计应用

多电源系统的处理方法-设计应用现今,电子系统往往具有许多不同的电源轨。

在采用模拟电路和、DSP、ASIC、FPGA的系统中,尤其如此。

为实现可靠、可重复的操作,必须监控各电源电压的开关时序、上升和下降速率、加电顺序以及幅度。

既定的电源系统设计可能包括电源时序控制、电源跟踪、电源电压/电流监控和控制。

有各种各样的电源管理IC可以执行时序控制、跟踪、上电和关断监控等功能。

时序控制和跟踪器件可以监控和控制多个电源轨,其功能可能包括设置开启时间和电压上升速率、欠压和过压故障检测、余量微调(在标称电压值的一定范围内调整电源电压)以及有序关断。

适合这些应用的IC种类众多,简单的如利用电阻、电容和比较器构成的纯模拟器件,复杂的如高集成度状态机和通过I2C bus.总线进行数字控制的可编程器件。

某些情况下,系统的电压调节器和控制器可能包括关键控制功能。

对于采用多个开关控制器和调节器的系统,还有一个考虑是器件以不同开关频率工作时,如何将产生的系统噪声降至zui低。

常常需要同步调节器的时钟,事实上,如今的许多高性能开关控制器和调节器都可以与外部时钟同步。

图1. 电源轨的控制类型电源时序控制和跟踪所谓电源时序控制,是指以指定顺序开关电源。

电源时序控制可以简单地基于既定的时间顺序,或者一个电源的开启时间取决于另一个电源何时达到设定的阈值。

电源跟踪基于这样一个事实:电源电压无法(一般也不应)瞬间改变。

电源系统设计师可以利用这一特性,有效地控制系统中各电源相对于其它电源的斜率。

电源跟踪分为三类:同步、比率和偏移。

图1中的四幅图对时序控制、同步跟踪、比率跟踪和偏移跟踪进行了比较。

图1a中,三个电源按一定的时间顺序开启和关闭。

首先是3.3 V 电源开启,后续电源的开启和关闭延迟时间取决于应用的需要。

如果额定zui大值要求电源按一定的顺序激活,这种简单的时序控制技术将能确保有源器件的电压不会超过额定zui大值。

举例来说,在ADC 驱动的放大器上电之前,我们必须保证ADC的电源存在,否则可能损坏ADC的前端。

轻松实现复杂电源时序控制

轻松实现复杂电源时序控制

轻松实现复杂电源时序控制简介电源时序控制是微控制器、FPGA、DSP、ADC 和其他需要多个电压轨供电的器件所必需的一项功能。

这些应用通常需要在数字I/O 轨上电前对内核和模拟模块上电,但有些设计可能需要采用其他序列。

无论如何,正确的上电和关断时序控制可以防止闩锁引发的即时损坏和ESD 造成的长期损害。

此外,电源时序控制可以错开上电过程中的浪涌电流,这种技术对于采用限流电源供电的应用十分有用。

本文讨论使用分立器件进行电源时序控制的优缺点,同时介绍利用ADP5134 内部精密使能引脚实现时序控制的一种简单而有效的方法ADP5134 内置2 个1.2-A 降压调节器与2 个300-mA LDO.同时,本文还列出一系列IC,可用于要求更高精度、更灵活时序控制的应用。

图1 所示为一种要求多个供电轨的应用。

这些供电轨为内核电源(VCCINT)、I/O 电源(VCCO)、辅助电源(VCCAUX)和系统存储器电源。

图1.处理器和FPGA 的典型供电方法举例来说,Xilinx Spartan-3AFPGA 具有一个内置上电复位电路,可确保在所有电源均达到其阈值后才允许对器件进行配置。

这样有助于降低电源时序控制要求,但为了实现最小浪涌电流电平并遵循连接至FPGA 的电路时序控制要求,供电轨应当按以下序列上电VCC_INTVCC_AUXVCCO.请注意:有些应用要求采用特定序列,因此,务必阅读数据手册的电源要求部分。

使用无源延迟网络简化电源时序控制实现电源时序控制的一种简单的方法就是利用电阻、电容、二极管等无源元件,延迟进入调节器使能引脚的信号,如图2 所示。

当开关闭合时,D1 导电,而D2 仍保持断开。

电容C1 充电,而EN2 处的电压根据R1和C1 确定的速率上升。

当开关断开时,电容C1 通过R2、D2 和RPULL 向地放电。

EN2 处的电压以R2、RPULL 和C2 确定的速率下降。

更改R1 和R2 的。

控制电源启动及关断时序-设计应用

控制电源启动及关断时序-设计应用

控制电源启动及关断时序-设计应用微处理器、FPGA、DSP、模数转换器(ADC) 和片上系统(SoC) 器件一般需要多个电压轨才能运行。

为防止出现锁定、总线争用问题和高涌流,设计人员需要按特定顺序启动和关断这些电源轨。

此过程称为电源时序控制或电源定序,目前有许多解决方案可以有效实现定序。

此外,为有效进行升压和关断而应运而生的各种电源定序器、监视器和监控器还采用了电压和电流水平监控技术来计算功率水平,目的是保护复杂的集成电路和子组件。

本文将详细介绍电源定序,探讨电源定序规范和技术,以及如何使用电源定序器来实现指定的电源轨定时及定序。

为什么要关注电源定序?FPGA 及类似的复杂集成电路(IC) 可在内部分解成多个功率域。

在启动或关断器件时,此类IC 大多需要特定的顺序。

例如,FPGA 通常需要分别为内核逻辑、I/O 和辅助电路上电。

其内核通常包括FPGA 的处理器和基本逻辑单元。

该功率域具有低电压、高电流功率规范特征。

由于电压极低,因此其对精度要求极高,而由于数字负载的动态特性,瞬态性能必须非常出色。

I/O 代表FPGA 的各种输入和输出。

电压要求取决于接口类型。

一般来说,其电压电平需大于内核的电压电平。

电流要求则取决于I/O 的类型、数量和速度。

辅助电路包括FPGA 中的噪声敏感型模拟电路,例如锁相环(PLL) 和其他模拟电路元件。

虽然电流要求相当低,但纹波电压是个大问题,必须地降低纹波电压。

模拟部分的纹波可能会导致PLL 出现过大抖动和相位噪声,还可能导致放大器出现杂散响应。

以错误顺序启动各功率域的电源可能会引起问题,并可能导致FPGA 受损。

需要考虑的是,I/O 部分基于三态总线收发数据,而内核负责处理I/O 控制。

如果I/O 功率域在内核之前上电,则I/O 引脚会以不确定状态结束。

如果外部总线组件上电,则可能存在总线争用问题,导致I/O 驱动器出现高电流。

因此,内核应在I/O 功率域之前启动。

rc延时电路来控制电源的上下电时序

rc延时电路来控制电源的上下电时序

RC延时电路1. 什么是RC延时电路RC延时电路是一种基于电阻(R)和电容(C)组成的简单电路,用于控制电源的上下电时序。

它可以实现对电路的延时和稳定性控制,常用于各种电子设备中。

2. RC延时电路的原理RC延时电路的原理基于RC电路的充放电过程。

当电源接通时,电容开始充电,充电速度由电阻和电容值决定。

当电容充满电后,电路稳定并保持在高电平状态。

当电源断开时,电容开始放电,放电速度同样由电阻和电容值决定。

当电容放电完毕后,电路稳定并保持在低电平状态。

3. RC延时电路的实现3.1 上电时序控制在上电时序控制中,RC延时电路可以实现电路的延时上电。

以下是一个示意图:____ ________| | | |Vcc ---|____|--------| || || ||_______ |||GND在上电时,电源(Vcc)通过一个电阻(R1)连接到一个电容(C1),然后再连接到地(GND)。

当电源接通时,电容开始充电,充电时间由RC时间常数决定。

充电时间可以通过调整电阻和电容的值来控制。

当电容充电完毕后,电路稳定并保持在高电平状态。

3.2 下电时序控制在下电时序控制中,RC延时电路可以实现电路的延时下电。

以下是一个示意图:________| |Vcc ---| || || ||_______ |____|| |GND |||Vout在下电时,电源(Vcc)通过一个电容(C2)连接到输出端(Vout),然后再连接到地(GND)。

当电源断开时,电容开始放电,放电时间由RC时间常数决定。

放电时间可以通过调整电容的值来控制。

当电容放电完毕后,输出端(Vout)稳定并保持在低电平状态。

4. RC延时电路的应用RC延时电路在电子设备中有广泛的应用,以下是其中一些常见的应用场景:4.1 电源管理在电源管理中,RC延时电路可以用于控制电源的上下电时序。

通过合理调整电阻和电容的值,可以实现电源的延时上下电,从而保护电路中的其他元件,避免因电源突然上下电造成的电压冲击和电流过大的问题。

多路电源掉电时序控制装置及方法[发明专利]

多路电源掉电时序控制装置及方法[发明专利]

专利名称:多路电源掉电时序控制装置及方法专利类型:发明专利
发明人:王帅,俞建国,陈峰,刘志红
申请号:CN200910242835.7
申请日:20091217
公开号:CN102104273A
公开日:
20110622
专利内容由知识产权出版社提供
摘要:本发明公开了一种多路电源掉电时序控制方法及装置,用于当掉电情况发生时,在系统失去供电前实现多路电源的下电时序。

该装置包括:掉电检测电路,用于检测掉电情况,并且在掉电时发出掉电信号;先下电电源监控电路,用于监控先下电电源的下电情况,并在先下电电源的下电完成时,发出先下电电源的下电已完成信号;电源开关电路,用于根据掉电检测电路的输出信号以及先下电电源监控电路的输出信号来实现对电源开关的控制;电源开关,用于控制电源的上电以及下电;以及放电电路,用于在电源下电时实现电源的快速下电。

申请人:北大方正集团有限公司,北京大学,北京北大方正电子有限公司
地址:100871 北京市海淀区成府路298号中关村方正大厦5层
国籍:CN
代理机构:北京天昊联合知识产权代理有限公司
更多信息请下载全文后查看。

控制多电源比例上电或同步上电的电路

控制多电源比例上电或同步上电的电路

控制多电源比例上电或同步上电的电路控制多电源比例上电或同步上电的电路许多系统都使用 FPGA、ASIC 或 DSP 芯片,这些芯片通常需要多种电压线路,一般都是两种电压线路:芯核电压线路和I/O 电压线路。

芯核电压一般低于I/O 电压。

确定两种以上电压线路上电方法指导原则,视你所用的器件和制造厂家而定。

图1 所示的第一种实现方法,显示如何实现比例排序,亦即两个电源输出线路同时起动,并且同时达到最终的稳定输出电压。

这种实现方法使用接地的电阻器R15,红色的路径和元件是被删除的。

你只要把多个变换器堆叠起来,共享一个软启动电容器,就可以实现比例上电功能。

这种连接方法保证在上电时两个控制器同时激升输出电压。

IC1和 IC2两个控制器共用一个软起动电容器 C14。

本例中使用了两个内带同步整流 FET 的降压变换器。

IC1可利用一个5V输入电压产生3.3V I/O电压,降压变换器IC2 产生1.5V输出电压。

两个控制器 IC 的软启动引脚有两个作用。

你可以在需要时将其用来启动控制电路,实现方式是在 SS 脚上接一个集电极开路或漏极开路的门电路。

当晶体管或 FET 导通时,就将 SS 脚拉到地电平,迫使两个控制器处于关断状态。

当释放SS 脚时,两个控制器IC利用其内部的5mA 电流源开始给C14充电。

总计有10mA 电流流入C14。

一旦C14达到 1.2V 的阈值电压,两个控制器就开始工作。

你可以根据电容值很方便地计算出延迟时间:延迟时间为C14(1.2V/10mA)。

当输出激活时,在外部软启动速率得到控制以前,内部软启动斜坡可能会出现一个短暂的上升。

然后输出电压就以与软启动电容成正比的速率上升。

你可以通过C14 对软启动时间进行编程。

下一个公式是软启动时间的计算公式。

实际的软启动时间很可能小于计算出的近似值,这是因为内部速率有短暂上升的缘故。

软启动时间为C14(0.7V/10 mA)。

如果你将IC1调到3.3V电压,将IC2调到1.5V ,则IC1和IC2同时达到最终的电压电平。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实现多电源时序控制和跟踪的电路设计
随着多电源电子系统和IC的数量的增加,为确保系统在操作前正确上电,对电源时序控制的需求变得越来越迫切。

这种电源时序控制对消除复杂IC(如微处理器、ASIC和FPGA)中的闩锁效应尤其重要。

此外,一些系统和IC也对断电时序控制有要求。

传统上,电源IC都具有电源时序控制功能。

然而,随着系统中电源数量的增多,这些IC的功能已难以满足系统要求。

因此,需要针对这些应用推出新的解决方案。

为满足这些要求,许多制造商推出了各具特色的新型IC,这些IC具有带高级功能操作和差异化特性的电源电压时序控制和多电源轨跟踪功能。

电源时序控制IC的主要功能是控制多电压之间的上电时序,有时也包括断电时序。

设计工程师可以通过控制串联开关(通常是MOSFET)直接控制不同的电压轨,完成时序控制;或者通过一系列顺序使能信号控制下游电源或者DC/DC转换器模块,从而间接控制电压轨,完成时序控制(图1和图2)。

当系统具有几个不同的分布式电压时,利用导通电阻低的FET进行直接控制是一个更好的电源时序控制实现方案。

为克服分布式布线和FET压降,可适当提高分布式电压以留出更多裕量。

但在某些具有大负载电流或者未使用导通电阻低的FET的应用中,这种方法通常会有些问题。

间接时序控制方法能以低损耗方式对负载点DC/DC转换器进行时序控制,从而避免串联FET和电路板走线电阻的分布损耗。

这种架构可以通过两种方法实现:第一种方法是监测输出电压,以确保在下一级电源导通之前确保电压符合调节范围;第二种方法是利用定时序列为前一级电源电压达到电压调节范围留出充足的时间。

后一种方法和转换器的导通特性密切相关,因此必须知道转换器从使能到电源电压正常之间的时间,以保证只有在前一级的转换器满足最低输出电压要求后才导通下一级转换器。

这一段必要的延迟时间在很大程度上依赖于负载,因此要求可以很容易调节电源时序控制IC的延迟时间设置。

在允许电压同步上升的应用中,可采用具有不同跟踪能力的电源时序控制器。

电源时序控制器的另一个功能,是确保在时序启动之前系统具有最低可接受电压,并确保如果系统不能维持这个最低电压,则电源时序控制器将在操作期间对此作出反应。

目前有两种方法可以实现这种功能。

一种方法是直接将被监视的电压和固定的内部电压基准进行比较,从而控制两个或者多个公共电源电压。

该方法虽然可以使BOM的元件数量最小,但灵活性低。

另一种方法是提供内部电压基准的外部设置端口,以便能通过电阻分压器,单独设定最低可接受电压阈值。

这种方法使得一种电源时序控制器可在多个实现方案中使用,而且还能通过不同的设置使之能在任意组合的受控电源中使用。

有多种方式可以不同输出电压时序控制之间的定时、顺序和可调节延迟控制。

(1)使用固定序列,这样IC的上升和下降时序便是固定的;还有一些IC的灵活性非常高,这样可以选择任意的电压变化斜坡。

(2)采用由电压决定起始点的方式,这可通过在下一个时序发生之前监视输出电压或者FET的栅电压得以实现。

(3)利用外部定时元件、电阻或者电容来设
置时序和/或到下一次上升/下降斜坡的延迟。

通过一个电流源将这些外部元件充电到某个阈值电压,该阈值电压决定了电源的时序控制操作。

这些外部元件还可以组成内部计数器的定时元件。

一般情况下,这些元件的数目将根据不同的延迟时间要求而有所不同,某些定时要求可能会消除一些公共元件或者使用某些公共元件。

大多数电源时序控制器都具备的另一个特性,是它们能在系统内部或外部进行通讯;一些IC通过串行通信协议,另一些IC则通过专用I/O信号来实现通讯功能,以传递必要信息(比如电压正常状态)。

大多数IC制造商充分考虑了设计成本的问题,在同一产品系列中提供具备上述部分功能或者所有通讯方式功能的IC产品。

OEM厂商可能会在产品原型、生产和测试阶段使用某些通信功能,而在系统操作期间使用其它通讯功能。

图4至图6详细介绍了电源时序控制器的一些基本电路操作。

所有这些图都基于Intersil ISL612X系列电源时序控制器。

该控制器是具备理想控制功能的电源时序控制器的典范。

电源时序控制器有如此丰富的功能和特性,以致使你很难作出选择。

选择一个具有宽范围配置灵活性的解决方案,会提供在系统层次上优化解决方案的机会。

例如,你可以将几个IC进行菊环链级联,从而实现对大量不同电压的电源、双极性电源进行时序控制,还可以对电压的斜升和斜降进行跟踪控制。

目前,大多数电源时序控制器都针对特定需求提供特定的解决方案。

它们往往由多个IC构成,可进行不同的设置。

例如,在冗余电源系统的应用中,电源时序控制器不但要在上电电路功能初始化之前具备冗余能力,而且必须具有支持预约替换和维护的能力。

ISL6128就是这样一种电源时序控制器,它集成了两个电源时序控制输出,这两个输出分别在两个不同的组。

通过对电压源进行独立和连续的监测,该IC可以保证冗余电源能力在电源使用前已经具备。

一旦上电,同组的两个电源首先只在各自组中完成电源时序控制,然后两个组的电源再通过ORing元件和公共电压轨连接。

在操作过程中,如果任何一个电源电压降到额定调节范围以下,只有发生故障的那组的传输开关会断开,从而在不干扰相邻电源正常工作的情况下,将有故障的电源和公共电压轨隔离。

这时,可以安装一个替代电源,并利用相关的输入重新和公共线路建立连接。

此外,可以通过对每个组分别执行断开和闭合操作来实现电源的日常替换或者升级。

目前还出现了客户定制的电源时序控制器。

这些定制的电源时序控制器具有针对不同通信应用的高电压(90V)偏置能力,可以对具备特定I/O接口特性和能力(例如:板载EEPROM、高-低窗口电压的一致性、固定的内部和外部可调节阈值电压等)、狭义上的高值负载进行监视保护。

全新类型的器件不但具有对多种电源电压进行时序控制和/或跟踪的能力,还具有热插拔/热切换的功能,从而降低成本和复杂度。

以ISL6173为例,ISL6173是一个全新的支持双低电压电源热插拔功能的IC,能对这两个电源进行时序控制或者跟踪。

此外,在系统上采用多个ISL6173也非常简单,这样就能在更多的电压轨上提供这种能力。

ISL6173的设计也允许这种多配置方式。

ISL6173采用单独的使能输入控制每个电压,可以被配置成依赖于电压的电源时序控制
器。

在这种控制方式下,由PG输出信号指示的前一个输出电压的状态,决定了什么时候开始下一个上电操作。

相关文档
最新文档