数字电子技术”第1-8章、第10-11章作业
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第1章作业
1.1为了将600份文件顺序编码,如果采用二进制代码,最少需要用几位?如果改用八进制或十六进制代码,则最少各需要用几位?
1.4将下列二进制数转换为等值的十进制数。
(1)(101.011)2 ;(3)(1111.1111)2。
1.5将下列二进制数转换为等值的八进制数和十六进制数。
(2)(1001.1101)2;(4)(101100.110011)2。
1.6将下列十六进制数转换为等值的二进制数。
(1)(8.C)16;(3)(8F.FF)16。
1.9将下列十进制数转换为等值的二进制数和十六进制数。要求二进制数保留小数点以后4位有效数字。
(2)(188.875)10;(4)(174.06)10。
1.14用二进制补码运算计算下列各式。式中的4位二进制数是不带符号位的绝对值。如果和为负数,请求出负数的绝对值。(提示:所用补码的有效位数应足够表示代数和的最大绝对值。)
(2)1101+1011;(4)1101-1011;(6)1011-1101;(8)-1101-1011。
第2章作业
2.4已知逻辑函数的真值表如表P2.4(a)、(b)所示,试写出对应的逻辑函数式。
表P2.4(a)表P2.4(b)
2.7写出图P2.7(a)、(b)所示电路的输出逻辑函数式。
图P2.7
2.8已知逻辑函数Y 的波形图如图P2.8所示,试求Y 的真值表和逻辑函数式。
图P2.8
2.10将下列各函数式化为最小项之和的形式。 (1)C B AC BC A Y '++'= (3)CD B A Y ++=
(5)L N N M M L Y '+'+'=
2.12将下列逻辑函数式化为与非–与非形式,并画出全部由与非逻辑单元组成的逻辑电路图。
(2)()()()'
+'++'=BC C B A B A Y
(4)()()'
⎪⎭
⎫ ⎝⎛+''+''+'
=BC B A B A BC A Y 2.13将下列逻辑函数式化为或非–或非形式,并画出全部由或非逻辑单元组成的逻辑电路
图。
(1)C B C B A Y '+'=
(3)()D B A D C B C AB Y ''+''
'+'=
2.15用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式。 (2)C B A C B A Y '++'+'= (4)D C A ABD CD B A Y '++'=
(6)()()'
⎪⎭
⎫ ⎝⎛+'+'+'+'=CE AD B BC B A D C AC Y
(8)()()()C B A C B A C B A Y +++'+'
'++=
(10) ()F E AB E D C B E D C B E D B F E B A D C A AC Y '+''+''+⊕+''+'+= 2.17用卡诺图化简法化简以下逻辑函数。 (2)D C B A BC C B A Y ''++'=2 (4)∑=
)14,11,10,9,8,6.4,3,2,1,0(),,,(4m D C B A Y
2.22将下列具有约束项的逻辑函数化为最简与或形式。 (2)()D C B A D C B A D C A Y ''+'''+'
++=2,给定约束条件为
0=+'+'+''+'+''ABCD D ABC D C AB D C AB CD B A D C B A 。
(4)()()()()'
+'++'+'=C B B A D C B B A Y 4,给定约束条件为
0=+++BCD ACD ABD ABC 。 第3章作业
3.8试画出图P3.8(a )、(b )两个电路的输出电压波形,输入电压波形如图(c )所示。
图P3.8
3.10图P3.10中的G 1~G 4是OD 输出结构的与非门74HC03,它们接成线与结构。试写出线与输出Y 与输入A 1、A 2、B 1、B 2、C 1、C 2、D 1、D 2之间的逻辑关系式,并计算外接电阻R L 取值的允许范围。
图P3.10
3.12在图P3.12所示的电路中,试计算当输入端分别接0V、5V和悬空时输出电压v O的数值,并指出三极管工作在什么状态。假定三极管导通以后v BE≈0.7V,电路参数如图中所注。三极管的饱和导通压降V CE(sat)≈0.1V,饱和导通内阻R CE(sat)=20Ω。
图P3.12
3.14指出图P3.14中各门电路的输出是什么状态(高电平、低电平或高阻态)。已知这些门电路都是74系列TTL电路。
图P3.14
3.15说明图P3.15中各门电路的输出是高电平还是低电平。已知它们都是74HC系列CMOS 电路。
图P3.15
3.16在图P3.16所示的由74系列TTL与非门组成的电路中,计算门G M能驱动多少同样的与非门。要求G M输出的高、低电平满足V OH≥3.2V,V OL≤0.4V。与非门的输入电流为I IL ≤-1.6mA,I IH≤40μA。V OL≤0.4V时输出电流最大值为I OL(max)=16mA,V OH≥3.2V时输出电流最大值为I OH(max)=-0.4mA。G M的输出电阻可忽略不计。
图P3.16
3.17在图P3.17所示由74系列TTL或非门组成的电路中,试求门G M能驱动多少同样的或非门。要求G M输出的高、低电平满足V OH≥3.2V、V OL≤0.4V。或非门每个输入端的输入电流为I IL≤-1.6mA,I IH≤40μA。V OL≤0.4V时输出电流最大值为I OL(max)=16mA,V OH≥3.2V 时输出电流最大值为I OH(max)=-0.4mA。G M的输出电阻可忽略不计。
图P3.17
3.18试说明在下列情况下,用万用表测量图P3.18中的v I2端得到的电压各为多少:
(1)v I1悬空;
(2)v I1接低电平(0.2V);
(3)v I1接高电平(3.2V);
(4)v I1经51Ω电阻接地;
(5)v I1经10kΩ电阻接地。