一种用于高速锁相环的零死区鉴频鉴相器

一种用于高速锁相环的零死区鉴频鉴相器
一种用于高速锁相环的零死区鉴频鉴相器

一种用于高速锁相环的零死区鉴频鉴相器

屈 强 曾烈光

(清华大学电子工程系 微波与数字通信国家重点试验室 北京 100084)

摘要:本文探讨鉴频鉴相器(PFD )设计中死区的产生原因和消除方法。设计了一种用于高速锁相环的零死区PFD 。这种PFD 采用无反馈回路结构,在保证死区为零的前提下,兼顾功耗和速度性能。尤其适用于基于锁相环的高速时钟和数据恢复电路(CDR )、高速频率合成器等对速度和抖动性能有很高要求的电路。 关键词:锁相环 鉴频鉴相器 死区 抖动

中图分类号:TN7 文献标识码:A

A Phase Frequency Detector without Dead Zone for High

Speed PLL

Qu Qiang Zeng Lie-guang

(Tsinghua University, Beijing 100084)

Abstract: We discuss the reasons producing dead zone in PFD-design. And propose a new phase frequency detector with zero dead zone. The PFD bases on the structure without feedback access and has no dead zone 。The PFD is designed by giving attention to either power dissipation or speed performance. The PFD is adapted to the circuits having strict demand in jitter performance, such as high speed clock and data recovery, frequency synthesizer and so on.

Key words :phase locked loop PFD dead zone jitter

1 引言

锁相环(PLL )广泛应用于通信系统、微处理器、自动控制的时钟数据恢复、频率合成、时钟同步等场合。随着控制精度和数据传输速率的不断提高, 对PLL 的要求也越来越高。比如,在航天器姿态控制系统对稳速精度要求高达0.1%[1]。这对PLL 的工作速度和抖动性提出了严格的要求。图1是一个基于PLL 的频率合成器中的典型构成。包括鉴频鉴相器(PFD )、电荷泵(CP )、环路滤波器(LF )、压控振荡器(VCO )和分频器(FD )。

PFD 是PLL 的重要功能模块,它通过对输入信号的相位进行比较,输出脉宽与相位差对应的脉冲信号,驱动后续电路使PLL 完成对相位和频率的跟踪。PFD 的鉴相精度和增益对环路输出的抖动和锁定时间具有重要影响。

传统的PFD 具有长的反馈回路,大大限制了电路的工作速度;同时还存在死区,在环路锁定时,存在的死区高达158ps[5]。文献[2]中的PFD ,虽然消除了死区,但是其仍然具有反馈回路,工作频率仍受到限制。文献[4]中的nc-PFD ,既没有反馈回路,也没有死区。但在锁定时,其输出信号Up 和Down 是半占空的脉冲信号,在半周期内,充电脉冲和放电脉冲同时有效,这会使电荷泵有50%时间存在静态电流,大大增加了锁定状态下电路的功耗。此外这种PFD 的相位灵敏度随输入信号的占空比变化而变化,使其线性特图1 典型PLL

结构

性受到影响,从而不利于低抖动性能的实现[4]。文献[5][6]着重对功耗进行优化,为了避免出现短路电流,将电路分成两部分,分别完成相位超前和滞后的探测。避免Up 和Down 同时为高电平的现象,以节省功耗,但是死区问题却没有得到很好解决。dd-PFD 使用0.35um 的工艺,测得的死区是16ps[5]。dec-PFD 使用0.18um 的工艺,测得的死区为3ps[6]。显然工艺尺寸的减小可以在一定程度上弥补设计上存在的不足,但是要真正解决问题还必需从设计上下工夫。基本脉冲鉴频鉴相器是我们针对高速PLL 设计的一种新的PFD ,较好地克服了死区问题和速度限制问题,同时兼顾了功耗性能。

2 基本脉冲PFD 的设计

PFD 设计主要关注三个方面的内容,包括较高的工作速度,死区问题和增益[2]。影响PFD 工作速度的一个重要因素是PFD 内部是否有反馈回路。反馈回路带来的延迟会使PFD 的鉴相范围下降。设鉴相范围的减小值为2/feedback CKref T t π?=,其中feedback t 是反馈回路的传输时延,CKref T 是参考时钟的周期。PFD 的性能将随着2π??的下降而恶化,直到2ππ??<时,PFD 将失去鉴频功能而成为单纯的鉴相器

[3]。显然,在feedback t 不变的情况下,提高工作频率CKref T 将使PFD 能够的正常工作范围2π??下降。因此具有反馈回路的PFD 在工作速度上必将受到限制。

死区则是另一个需要解决的问题。所谓死区,是指在环路锁定时,在PFD 的输入信号Ext 和Int 之间的相位差接近零的区域,PFD 的增益为零,这个相位差区域的最大值被称为PFD 的死区。死区的存从根本上限制了PFD 鉴相精度的提高。在死区内,PFD 停止工作,此时锁相环不发生作用。在这个区域内VCO 输出信号的相位是自由漂移的。大的死区意味着环路输出信号会出现大的抖动。死区产生的根本原因是鉴频鉴相器不能产生脉宽为无穷小的脉冲信号[2]。通常鉴相器输出的脉冲宽度与两个输入信号之间的相差大小成一定的比例,当输入信号相差非常小以至于鉴相器不能产生与之对应的微小脉冲的时候,鉴相器就会停止工作,此时整个环路进入锁定状态,但事实上相位差仍然存在。

基于上面的分析,为了使PFD 能够达到更高的工作速度同时具有更好的鉴相性能,我们设计了一种基于基本脉冲的无反馈式PFD ,称为基本脉冲鉴频鉴相器(bp-PFD )。图2是其工作原理波形示意。图2(a )是相差为零的情况,此时环路锁定。PFD 的输出信号Down 的放电脉冲和Up 的充电脉冲同为一固定宽度的脉冲,称之为基本脉冲。当输入信号间出现相位差时,则根据这个相差的大小在基本脉冲上叠加相应的脉冲宽度,图2(b )说明了这种情况。

这样,PFD 的输出信号的脉宽将始终大于基本脉冲的脉宽的,从而克服不能产生无穷小脉宽脉冲的困难。实际上这种方法是把产生无穷小信号的矛盾转移到了电荷泵身上,而电荷泵通过电流源产生微小充电电量是能够实现的[2]。理论上这种鉴相器反映的相位差可以对应到一个电荷的电量。这种方法能很好地消除死区。

图3是基本脉冲鉴频鉴相器的电路原理图。采用了完全对称的无反馈回路的结构以提高其速度性能。延迟单元的作用就是使PFD 在锁定(相差为零)的时候,能够产生一定大小的脉冲,即基本脉冲。设延迟时间为t ?,则基本脉冲的脉宽即为t ?。其实现可以是传输线延迟或晶体管级延迟。

图2 基本脉冲PFD 工作波形示意图 (b)相差不为零的情况 (a)相差为零的情况

在功耗上,由于基本脉冲的脉宽远小于工作时钟的周期。在锁定时,电荷泵中静态电流的持续时间很短。取基本脉冲脉宽为时钟周期的二十分之一,则锁定时静态电流的持续时间为5%。这比文献[4]中提出的nc-PFD 节省了45%的静态功耗。相对于有严格抖动性能要求的高速电路,如此小的功耗代价是完全值得的。

3 仿真结果

图(4)是用0.6um 工艺进行SPICE 仿真得到的输出结果。图(4)a 是相差为零的情况,Up 和Down 的值相同,为一基本脉冲,脉冲幅度为晶体管开关电压Vt (0.8V ),使电荷泵处于刚刚启动的状态。电荷泵中存在静态电流。图(4)b 是EXT 滞后50ps 的情况,Up 仍然保持基本脉冲的状态,而Down 的幅度则上升到1.8V 。此时,滤波电容将会通过电荷泵放电,VCO 控制电压下降,从而改变INT 的相位。

图5是用0.6um 工艺进行SPICE 仿真得到的三种PFD 在相差为零附近的相位灵敏度比较。相位灵敏度是环路滤波器输出的控制电压与标准电压值的变化量与输入信号相差之间的比值。标准电压值为供电电压取值区间的中值。此处Vdd=5V ,f=200MHz 。

***

0.20.4

0.6

0.8

1.0

1.2

1.4

1.61.8

*++++ O bp-PFD +dd-PFD dec-PFD *Supply voltage[V]

图3 bp-PFD 原理图

图5 几种PFD 在相差为零附近的相位灵敏度Up Down Up Down 图4 bp-PFD 工作波形,Vdd=5V ,输入信号频率f =200MHz

(a )

(b )

图6 几种PFD 的最高工作频率

从图5中可以看到dd-PFD[5]和dec-PFD[6]存在死区,在零相差附近其相位灵敏度保持为零。当相差落

在这个区间,环路对信号将不起任何作用而任其在这个区间漂移,此时输出信号表现出的相位噪声称为抖动。显然无死区的PFD能够使PLL具有更好抖动抑制特性。

PFD的最大工作频率是衡量其工作速度的主要依据。其定义是:输入信号同频、相差为90度时,up

和down能够有正确输出的最大频率。最大工作频率是工作电压的函数。图6是根据0.6um工艺分别对三

种PFD进行SPICE仿真的结果,绘出的三种PFD的最大工作频率和供电电压之间的关系曲线。bp-PFD在

5V供电时工作频率达到1.81GHz。分别比dec-PFD 和dd-PFD高20%和31%。

4结论

设计了一种适用于高速低抖动锁相环的鉴频鉴相器,它具有结构对称、无反馈回路、死区为零的特性,因此在高可靠性自动控制、高速串行通信,以及其他对抖动性能有特殊要求的高速收发装置中具有很好的

应用前景。

本文作者的创新点是采用无反馈回路的结构,结合可控的延迟单元,设计出具有零死区特性的高速鉴

频鉴相器。克服了带反馈结构鉴频鉴相器速度受固定反馈延迟限制的缺点。

参考文献

[1]姚嘉; 刘刚; 房建成;“控制力矩陀螺用高速高精度无刷直流电机控制系统”,《微计算机信息》 2005

年15期3-5页

[2] Kun-Seok Lee; Byeong-Ha Park; Han-il Lee; Min Jong Yoh, Phase frequency detectors for fast frequency

acquisition in zero-dead-zone CPPLLs for mobile communication systems

Solid-State Circuits Conference, 2003. ESSCIRC '03. Proceedings of the 29th European

16-18 Sept. 2003 Page(s):525 - 528

[3] M. Mansuri, D. Liu, and C.-K. K. Yang, “Fast frequency acquisition phase-frequency detectors for Gsamples/s

phase-locked loops,” IEEE J .Solid-State Circuits, vol. 37, no. 10, pp. 1331–1334, Oct. 2002.

[4] Johansson, H.O , A simple precharged CMOS phase frequency detector, Solid-State Circuits, IEEE Journal of

V olume 33, Issue 2, Feb. 1998 Page(s):295 – 299

[5] Kuo-Hsing Cheng; Tse-Hua Yao; Shu-Yu Jiang; Wei-Bin Yang, A difference detector PFD for low jitter PLL,

Electronics, Circuits and Systems, 2001. ICECS 2001. The 8th IEEE International Conference on V olume 1, 2-5 Sept. 2001 Page(s):43 - 46

[6] Chien-Ping Chou; Zhi-Ming Lin; Jun-Da Chen, A 3-ps dead-zone double-edge-checking

phase-frequency-detector with 4.78 GHz operating frequencies, Circuits and Systems, 2004. Proceedings. The 2004 IEEE Asia-Pacific Conference on V olume 2, 6-9 Dec. 2004 Page(s):937 - 940

作者简介:

屈强(1976-),男,重庆人,硕士研究生,主要研究方向为基于电荷泵锁相环的高速时钟数据恢复电路。曾烈光(1947-)男,四川人,清华大学电子工程系教授,主要研究方向为SDH技术和高速网络。

Qu Qiang male, master graduate student, was born in Chongqing, China, in May , 1976. He was engaged in research and design of high speed clock and data recovery based on charge pump phase locked loop.

Zeng Lieguang male, was born in Sichuan, China, in December, 1947. He was the professor of Dept of Electronic Engineering, Tsinghua University. Major in research of SDH technology and high speed network.

邮编:100084 通信地址:清华大学9#401 Email: quq03@https://www.360docs.net/doc/b48774044.html,

鉴相器原理与分类

鉴相器原理及分类更新于2010-05-13 03:52:41 文章出处:与非网 鉴相器取样鉴频 鉴相器-原理特性 使输出电压与两个输入信号之间的相位差有确定关系的电路。表示其间关系的函数称为鉴相特性。鉴相器是锁相环的基本部件之一,也用于调频和调相信号的解调。常见的鉴相特性有余弦型、锯齿型与三角型等。 鉴相器特性用ud(t)=kdf【θe(t)】表示。式中kd为鉴相器的增益系数;θe(t)=θ1(t)-θ2(t),表示两个输入信号之间的相位差。函数f【·】表示鉴相特性,它反映鉴相器的输出电压ud(t)与相位差的关系。常见的鉴相特性有余弦型、锯齿型与三角型等。 鉴相器-分类 鉴相器可以分为模拟鉴相器和数字鉴相器两种。 二极管平衡鉴相器是一种模拟鉴相器。两个输入的正弦信号的和与差分别加于检波二极管,检波后的电位差即为鉴相器的输出电压。其鉴相特性通常为余弦型的。鉴频鉴相器是一种数字鉴相器。两个输入信号是脉冲序列,其前沿(或后沿)分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。这种鉴相器的鉴相特性为锯齿形。因它兼具鉴频作用,故称鉴频鉴相器 二极管平衡鉴相器 这是一种模拟鉴相器,原理电路如图1。二极管D1、D2和C1R1、C2R2构成两个峰值检波器。两个输入的正弦信号u1(t)=U1sin(ωt+θ1)、u2(t)=U2sin(ωt+θ2)的和与差分别加于检波二极管D1和D2,检波后的电压差即为鉴相器的输出电压ud。当U2U1时,ud∝U1cos(θ1-θ2)。在这种情况下,它的鉴相特性是余弦型的(图2a)。 鉴频鉴相器 这是一种数字鉴相器。两个输入信号是脉冲序列,其前沿(或后沿)分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。图3是一种鉴频鉴相器的框图。比相器可由触发器构成。当两个输入信号u1和u2同频同相时,触发器没有输出,充电电流等于零。当u1脉冲序列超前于u2时,触发器产生一个其宽度与相位差成正比的正脉冲,充电电路被充电,其输出电压为正值,大小与充电脉冲宽度成正比。若u1落后于u2,则触发器输出一个负脉冲,充电电路的输出为负值。这种鉴相器的鉴相特性为锯齿形(图2b)。这种鉴相器兼具鉴频作用,故称鉴频鉴相器。

压控振荡器

压控振荡器 一.基本原理 信号的频率取决于输入信号电压的大小,因此称为“压控振荡器”。其它影响压控振荡器输出信号的参数还VCO(Voltage ControlledOscillator)(压控振荡器)是指输出信号的频率随着输入信号幅度的变化而发生相应变化的设备,它的工作原理可以通过公式(5-1)来描述。 (5-1) 其中,u(t)表示输入信号,y(t)表示输出信号。由于输入信号的频率取决与输入信号的电压的变化,因此称为“压控振荡器”。其他影响压控振荡器输出信号 的参数还有信号的幅度A c ,振荡频率f c ,输入信号灵敏度k c ,以及初始相位。 压控振荡器的特性用输出角频率ω0与输入控制电压uc之间的关系曲线(图1)来表示。图中,uc为零时的角频率ω0,0称为自由振荡角频率;曲线在ω0,0处的斜率K0称为控制灵敏度。使振荡器的工作状态或振荡回路的元件参数受输入控制电压的控制,就可构成一个压控振荡器。在通信或测量仪器中,输入控制电压是欲传输或欲测量的信号(调制信号)。人们通常把压控振荡器称为调频器,用以产生调频信号。在自动频率控制环路和锁相环环路中,输入控制电压是误差信号电压,压控振荡器是环路中的一个受控部件。 压控振荡器的类型有LC压控振荡器、RC压控振荡器和晶体压控振荡器。对压控振荡器的技术要求主要有:频率稳定度好,控制灵敏度高,调频范围宽,频偏与控制电压成线性关系并宜于集成等。晶体压控振荡器的频率稳定度高,但调频范围窄,RC压控振荡器的频率稳定度低而调频范围宽,LC 压控振荡器居二者之间。

在MATLAB中压控振荡器有两种:离散时间压控振荡器和连续时间压控振荡器,这两种压控振荡器的差别在于,前者对输入信号采用离散方式进行积分,而后者则采用连续积分。本书主要讨论连续时间压控振荡器。 为了理解压控振荡器输出信号的频率与输入信号幅度之间的关系,对公式(5-1)进行变换,取输出信号的相角Δ为 对输出信号的相角Δ求微分,得到输出信号的角频率ω和频率f分别为: ω=2πf c+2πk c u(t) (5-3) (5-4) 从式(5-4)中可以清楚地看到,压控振荡器输出信号的频率f与输入信号幅度u(t)成正比。当输入信号u(t)等于0时,输出信号的频率f等于f c;当输入信号u(t)大于0时,输出信号的频率f高于f c;当输入信号u(t)小于0时,输出信号的频率f低于f c。这样,通过改变输入信号的幅度大小就可以准确地控制输出信号的频率。 二.程序及结果分析 定义一个锯齿波信号,频率是20HZ,幅度范围在0V和1V之间。现在用此信号 =20HZ,输入信号作为压控振荡器的输入控制信号,该压控振荡器的振荡频率f c 灵敏度,初始相位。使用MATLAB求得输出的压控振荡信号。MATLAB 程序如下: %MATLAB实现压控振荡器 clear all; clc; t0=0.15;%定义压控信号持续时间 ts=0.0001;%定义信号采样率 fc=50;%定义振荡频率 t=[0:ts:t0];%时间矢量 u0=20*t(1:length(t)/3);%定义压控信号(单周期) u=[u0,u0,u0,0];%定义压控信号(3个周期) Ac=1;%定义振幅 kc=0.1;%定义输入信号灵敏度 fi=0;%定义初始相位 %对压控信号进行积分 u_int(1)=0;%定义压控信号积分初值 for i=1:length(u)-1%进行离散积分 u_int(i+1)=u(i)+u_int(i);

鉴相器

鉴相器 开放分类:电子电子技术电子术语通信 编辑词条分享 英文名:phasedetector 鉴相器,顾名思义,就是能够鉴别出输入信号的相差的器件。它是PLL,即锁相环的重要组成部分。 使输出电压与两个输入信号之间的相位差有确定关系的电路。表示其间关系的函数称为鉴相特性。鉴相器是锁相环的基本部件之一,也用于调频和调相信号的解调。常见的鉴相特性有余弦型、锯齿型与三角型等。 鉴相器特性用u d(t)=k d f【θe(t)】表示。式中k d为鉴相器的增益系数;θe(t)=θ1(t)-θ2(t),表示两个输入信号之间的相位差。函数f【2】表示鉴相特性,它反映鉴相器的输出电压u d(t)与相位差的关系。常见的鉴相特性有余弦型、锯齿型与三角型等。 鉴相器

鉴相器可以分为模拟鉴相器和数字鉴相器两种。 二极管平衡鉴相器是一种模拟鉴相器。两个输入的正弦信号的和与差分别加于检波二极管,检波后的电位差即为鉴相器的输出电压。其鉴相特性通常为余弦型的。鉴频鉴相器是一种数字鉴相器。两个输入信号是脉冲序列,其前沿(或后沿)分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。这种鉴相器的鉴相特性为锯齿形。因它兼具鉴频作用,故称鉴频鉴相器 二极管平衡鉴相器这是一种模拟鉴相器,原理电路如图1。二极管D1、D2和C1R1、C2R2构成两个峰值检波器。两个输入的正弦信号u1(t) =U1sin(ωt+θ1)、u2(t)=U2sin(ωt+θ2) 的和与差分别加于检波二极管D1和D2,检波后的电压差即为鉴相器的输出电压u d。当U2U1时,u d∝U1cos(θ1-θ2)。在这种情况下,它的鉴相特性是余弦型的(图2a)。 鉴相器 鉴频鉴相器这是一种数字鉴相器。两个输入信号是脉冲序列,其前沿(或后沿)分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。图3是一种鉴频鉴相器的框图。比相器可由触发器构成。当两个输入信号u1和u2同频同相时,触发器没有输出,充电电流等于零。当u1脉冲序列超前于u2时,触发器产生一个其宽度与相位差成正比的正脉冲,充电电路被充电,其输出电压为正值,大小与充电脉冲宽度成正比。若u1落后于u2,则触发器输出一个负脉冲,充电电路的输出为负值。这种鉴相器的鉴相特性为锯齿形(图2b)。这种鉴相器兼具鉴频作用,故称鉴频鉴相器。 鉴相器 取样鉴相器由取样器和保持电路两部分组成。图4是原理电路,4个二极管构成取样器,电容器C d构成保持电路。当被鉴相信号u0(f0,θ0)的频率f0正好等于取样脉冲u i(f i,θi)的频率f i的整数倍时,每次取样的电压值相等。鉴相器的输出电压u d为保持电容器C d上的直流电压。当f0厵nf i时,每次取样的电压值不等,输出电压u d为阶梯形的交流电压。取样鉴相器输出的电压和相位差成正弦关系。 鉴相器 背景知识:

压控振荡器的设计与仿真.

目录 1 引言 (2) 2 振荡器的原理 (5) 2.1 振荡器的功能、分类与参数 (5) 2.2 起振条件 (9) 2.3 压控振荡器的数学模型 (10) 3 利用ADS仿真与分析 (11) 3.1 偏置电路的的设计 (12) 3.2 可变电容VC特性曲线测试 (13) 3.3 压控振荡器的设计 (15) 3.4 压控振荡器相位噪声分析 (18) 3.5 VCO振荡频率线性度分析 (23) 4 结论 (24) 致谢 (25) 参考文献 (25)

压控振荡器的设计与仿真 Advanced Design System客户端软件设计 电子信息工程(非师范类)专业 指导教师 摘要:ADS可以进行时域电路仿真,频域电路仿真以及数字信号处理仿真设计,并可对设计结果进行成品率分析与优化,大大提高了复杂电路的设计效率。本论文运用ADS仿真软件对压控振荡器进行仿真设计,设计出满足设计目标的系统,具有良好的输出功率,相位噪声性能及震荡频谱线性度。本论文从器件选型开始,通过ADS软件仿真完成了有源器件选型,带通滤波器选型,振荡器拓扑结构确定,可变电容VC特性曲线,瞬态仿真及谐波平衡仿真。实现了准确可行的射频压控振荡器的计算机辅助设计。关键字:压控振荡器,谐波平衡仿真,ADS 1 引言 振荡器自其诞生以来就一直在通信、电子、航海航空航天及医学等领域扮演重要的角色,具有广泛的用途。在无线电技术发展的初期,它就在发射机中用来产生高频载波电压,在超外差接收机中用作本机振荡器,成为发射和接收设备的基本部件。随着电子技术的迅速发展,振荡器的用途也越来越广泛,例如在无线电测量仪器中,它产生各种频段的正弦信号电压:在热加工、热处理、超声波加工和某些医疗设备中,它产生大功率的高频电能对负载加热;某些电气设备用振荡器做成的无触点开关进行控制;电子钟和电子手表中采用频率稳定度很高的振荡电路作为定时部件等。尤其在通信系统电路中,压控振荡器(VCO)是其关键部件,特别是在锁相环电路、时钟恢复电路和频率综合器电路等更是重中之重,可以毫不夸张地说在电子通信技术领域,VCO几乎与电流源和运放具有同等重要地位。 人们对振荡器的研究未曾停止过。从早期的真空管时代当后期的晶体管时代,无论是理论上还是电路结构和性能上,无论是体积上还是制作成本上无疑都取得了飞跃性的

压控振荡器

压控振荡器 3(15 压控振荡器 一. 实验目的 1. 了解压控振荡器的组成、工作原理。 2. 进一步掌握三角波、方波与压控振荡器之间的关系。 3. 掌握压控振荡器的基本参数指标及测试方法。 二. 设计原理 电压控制振荡器简称为压控振荡器,通常由VCO(Voltage Controlled Oscillator)表示。是一种将电平变换为相应频率的脉冲变换电路,或者说是输出脉冲频率与输入信号电平成比例的电路。它被广泛地应用在自动控制,自动测量与检测等技术领域。 压控振荡器的控制电压可以有不同的输入方式。如用直流电压作为控制电压,电路可制成频率调节十分方便的信号源;用正弦电压作为控制电压,电路就成为调频振荡器;而用锯齿电压作为控制电压,电路将成为扫频振荡器。 压控振荡器由控制部分、方波、三角波发生器组成框图如下: 反相器 1 模拟方波、三角波发生器三角波方波开关 反相器 2 3-15-1 1. 方波、三角波发生器 我们知道,方波的产生有很多种方法,而用运算放大器的非线性应用电路--- 电压比较器是一种产生方波的最简单的电路之一。而三角波可以通过方波信号积

分得到。电路如图3.15.2所示: C 8 RR3A1 A2 R2 R1R’Uz 3-15-2 8 设t=0,Uc=0,Uo1=+Uz,则Uo=-Uc=0,运放A1的同相端对地电压为: URURo2z1U+’= ,R,RR,R1212 此时,Uo1通过R向C恒流充电,Uc线性上升,Uo线性下降,则U+’下降,由于运放反相端接地,因此当U+’下降略小于0时,A1翻转,Uo1跳变为-Uz 见土 3.7.2中t=t1时的波形。根据式3.7.1可知,此时Uo略小于-R1×U2/R2。 在t=t1时,Uc=-Uo=R1×U2/R2,Uo1=-Uz.运放A1的同相端对地电压为: UzRUoR12U,',,, R,RR,R1212 此时,电容C恒流放电,Uc线性下降,Uo线性上升,则U+’也上升。当U+’上升到略大于0时,A1翻转,Uo跳变为Uz,如此周而复始,就可在Uo端输出幅 度为R1×U2/R2的三角波。同时在Uo1端得到幅度为Uz的方波。 T/2T/2 tt12 +(R/R)U12z

DVB_T_H调谐器中鉴频鉴相器和电荷泵的设计

2010年4月刊 计算机工程应用技术 信息与电脑 China Computer&Communication 1. 引言 随着集成电路设计技术的实用技术突破,数字电视技术逐渐成熟并普及,DVB-T (Digital Video Broadcasting-Terrestrial ),作为一种将数字电视技术和移动设备相结合的国际标准,已经被提出并且得到了一定的发展。随后,人们又提出了一种DVB-H (Digital Video Broadcasting Handheld )的制式专门用于移动接收,利用手机、电脑等便携设备,随时随地收看数字电视已经成为当今世界的潮流。数字电视调谐器专用芯片的集成度越来越高,全集成锁相环(PLL ,Phase locked-loop )被广泛应用在数字电视调谐器芯片中,电荷泵PLL 是当今最流行的锁相环结构,具有捕获频率范围宽,锁定时相位误差小等优点,被广泛应用于现代通信和射频领域中。鉴频鉴相器和电荷泵作为锁相环电路的关键模块,其设计已成为研究热点。 本文采用SMIC 0.13μm CMOS 工艺,设计了一种结构简单且低功耗的鉴频鉴相器电路和充放电电流高度匹配的电荷泵电路。 2. 电荷泵锁相环的基本原理 电荷泵锁相环由五部分组成:鉴频鉴相器(PFD )、电荷泵(CP )、低通滤波器(LPF )、压控振荡器(VCO )和分频器(Divider ),如图1所示。PFD 对参考信号和PLL 分频信号进行鉴频和鉴相,并输出信号控制电荷泵充、放电脉冲电流,CP 把PFD 输出的数字信号转化为脉冲电流,LPF 对CP 提供的电流脉冲积分,产生对VCO 的控制电压,从而构成反馈回路[1]。 图1 电荷泵锁相环原理图 当输入信号的频率f ref 与VCO 的输出信号频率f out 相差很大时,PFD 起鉴频的作用,产生一个与ωin -ωout 成正比的直流电压分量,通过CP 和LPF 加到VCO 的控制端,使VCO 输出信号频率迅速接近f ref 。当频率差减到足够小时,相位锁定功能开始工作,这时PFD 相当于鉴相器,使环路锁定。电荷泵锁相环是当今最流行的锁相环结构,具有捕获范围宽,锁定时相位误差小的优点。 3. 鉴频鉴相器电路设计 边沿触发式PFD 在[-2π,+2π]范围内输出与输入相位误差成线性关系,应用于大多数电荷泵锁相环电路中[2]。本文设计的PFD 电路为一种经典的上升沿边沿触发式PFD 结构,整个PFD 结构如图2所示,该PFD 电路包括带有复位端的D 触发器、或非门、延时单元等模块。 该PFD 电路中D 触发器电路原理图如图3所示,该D 触发器电路结构简单,无静态功耗,动态功耗很低[3]。 PFD 电路中的复位信号由D 触发器的输出端Qn 经过或非门反馈到复位端,由于实际的PFD 电路中存在鉴相死区,本文采用两级反相器 级联构成延时单元,来增加D 触发器复位信号的回路延时,使得PFD 的输出信号的脉宽始终大于固有脉冲宽度,从而消除鉴相死区。 在CMOS 工艺中,电荷泵通常使用PMOS 管和NMOS 管分别组成电流源和电流沉,电流源需要低电平开关信号打开,而电流沉则需要高电平开关信号打开。本文中PFD 的输出信号UP 经过一级反相器和传输门得到UPI 信号,另一路输出信号DW 经过两级反相器得到DWI 信号,分别接到电荷泵的输入端。 4. 电荷泵电路设计 电荷泵是电荷泵锁相环中非常重要的模拟电路模块,它的主要功能是将PFD 输出的数字信号UP 和DW 转换成连续的模拟信号,来控制VCO 的振荡频率。 传统的电荷泵电路都使用MOS 管开关,并由两个带开关的电流源组成。本文在传统电荷泵电路的基础上[4],采用与电源电压无关的基准电流源电路,引入运算放大器和共源共栅电流镜电路,设计实现 DVB-T/H调谐器中鉴频鉴相器和电荷泵的设计 王丹 东南大学集成电路学院,江苏 南京 210096 李智群 东南大学射频与光电集成电路研究所,江苏 南京 210096 摘要:采用SMIC 0.13μm CMOS 工艺,设计了一种低功耗的鉴频鉴相器和电荷泵电路。其中电荷泵采用与电源电压无关的基准电流源电路,引入运算放大器和共源共栅电流镜电路,实现了电荷泵充放电电流的高度匹配。后仿真结果表明,在1.2V 电源电压下,电荷泵的输出电压在[0.18,1.12] V 范围内时,CP 的充放电电流为100μA ,电流失配率为0.08%。鉴频鉴相器和电荷泵电路的总功耗为1.4mW 。 关键词:锁相环;鉴频鉴相器;电荷泵;电流匹配 中图分类号:TP39 文献标识码:A 文章编号:1003-9767(2010)04-0189-02 图2 PFD整体电路结构图 图3 D触发器电路原理图

鉴相器

鉴相器 鉴相器是一个相位比较装置,又称为相位比较器。它的输出误差电压v d(t)是v i(t)与v o(t) 的瞬时相位之差的函数。 A.鉴相特性 a.表示鉴相器输出电压与两个比较信号相位之间的关系。 b.典型的鉴相特性有: ●正弦鉴相特性 ●三角鉴相特性 ●锯齿波鉴相特性

B.鉴相器电路实例 说明: a.二极管鉴相器 1) 二极管平衡鉴相器 电路:(右图) ⊙v d(t)=A D1sinφe(t)

⊙A D 为鉴相特性斜率或称鉴相增益或称鉴相灵敏度,量纲为(V/rad)。 ⊙|φ e (t)|≤30o,则鉴相器等效一个相位减法器,其极性代表v i超前v o 或滞后v o(指同频时,并不考虑它们固定π/2相位差)。 ⊙当t=0, △ω=ω i -ωr为v i与v o的固有频差(或起始频差)。 当t≠0,ω i ≠ω ,v d为v i与v o差拍电压,v d为交流电压,则意味环路 失锁。 当t→∞,ω i =ω V d 为直流电压,则意味环路锁定。 2).二极管环型鉴相器 ★★例一:电路 ⊙v d(t)=A D2sinφe(t) A D2= 2A D1 ⊙与平衡鉴相器比较优点有: ☆鉴相灵敏度高一倍 ☆实现输出平衡和阻抗匹配。 ☆平衡对称结构好载漏小。 ★★ 例二:电路

⊙v d=A D2sinφe(t) ⊙R 1~R 4 补偿均衡二极管的非线性,起温度稳定作用。 ⊙射频波段,T r1,T r2 用传输线变压器。为克服匝数少,变压器次级绕 组中心抽头困难,用电阻R 5~R 10 加以精确的平衡鉴相器。 ⊙电容C 1~C 4 用来补偿电路电容。 b.高频鉴相器(这是微波锁相环采用的鉴相器) ⊙传输线变压器,使次级得到二个 对称的 v1(t)信号电压.并且磁力线集 中,初次 级之间分布电容可作为电路的 基本元 件。 ⊙高频电容采用片电容,电力线集中,寄生 参数影响小。 ⊙电路简单,易调上下对称(对地而言)。 ⊙灵敏度高,工作频率高,可从30MHz~400MHz。 c.集成化鉴相器 (数字锁相环和模拟锁相环的鉴相器都可做成集成化电路) 举例:用压控吉尔伯特相乘器构成鉴相器(集成块)

鉴相器

桥式鉴相器电路 如图所示的电路是一种桥式鉴相器。假定在输入端1上作用着正弦信号。这个信号在频率和相位上需与加在输入端11上的脉冲信号相比较,当一个信号的频率或相位与另一个信号的频率或相位相差别时,就可在接线端子X 上得到输出信号,如果在信号中没有这种差别,那么在输出端上就没有电压,这个电路也可以这样来改造,改变一只二极管的连接极性,使得输出端上形成直流电压,当输入信号有差别时,这个直流电压值就增加或喊少。 双脉冲型鉴相器电路 如图是电视机使用的双脉冲平衡型鉴相器的原理电路。同步脉冲分相管基极加有负极性行同步脉冲。在不加行同步脉冲时,由于分相管基极上没有加正向偏置电压,因此分相管不导通,在行同步脉冲到来时,使分相管导通。因此在发射极上可得到负极性行同步脉冲,而在集电极上得到正极性行同步脉冲。适当选取R5,R8之值。可使正负同步脉冲的幅度相等。D1,D2是特性相同的两只二极管,电阻r1=R2,电容C1=C2。

PM信号的解调电路--开关型二极管环形鉴相器 原理电路见图5.5-34A,令 这种电路的分析与两个输入信号的相对大小有密切关系,在大多数实际应用中,鉴相器的一个输入电压比另一个大得多,结果分析可大为简化。 当满足U1》U2时,二极管处于开关开作状态,其“开”或“关”仅由U1(T)决定,而与U2(T)无关。采用开关函数法分析,当二极管为理想(即二极管正向电阻为零,反向电阻为无穷大)时,可得 式中R11为U1(T)的内阻,R12为U1(T)的内阻。在匹配情况下: 可见当U1》U2时,开关型环形鉴相器具有正弦鉴相特性。当φ在0~X/6范围内,可实现线性鉴相。 PM信号的解调电路--二极管平衡鉴相器 图5.5-33A给出了一个二极管平衡鉴相器常用电路。它可视为由二部分组成,图中虚线以左部分称为相位差一幅度变换器,虚线以右部分为包络检波器。

压控振荡器(VCO)工作原理

3.15压控振荡器 一.实验目的 1.了解压控振荡器的组成、工作原理。 2.进一步掌握三角波、方波与压控振荡器之间的关系。 3.掌握压控振荡器的基本参数指标及测试方法。 二.设计原理 电压控制振荡器简称为压控振荡器,通常由VCO(V oltage Controlled Oscillator)表示。是一种将电平变换为相应频率的脉冲变换电路,或者说是输出脉冲频率与输入信号电平成比例的电路。它被广泛地应用在自动控制,自动测量与检测等技术领域。 压控振荡器的控制电压可以有不同的输入方式。如用直流电压作为控制电压,电路可制成频率调节十分方便的信号源;用正弦电压作为控制电压,电路就成为调频振荡器;而用锯齿电压作为控制电压,电路将成为扫频振荡器。 压控振荡器由控制部分、方波、三角波发生器组成框图如下: 反相器 1 反相器 2模 拟 开 关 方波、三角波发生器三角波方波 3-15-1 1.方波、三角波发生器 我们知道,方波的产生有很多种方法,而用运算放大器的非线性应用电路---电压比较器是一种产生方波的最简单的电路之一。而三角波可以通过方波信号积分得到。电路如图3.15.2所示: C 3-15-2

设t=0,Uc=0,Uo 1=+Uz,则Uo=-Uc=0,运放A 1的同相端对地电压为:U+’= 2 12211 R R R U R R R U o z +++ 此时,Uo 1通过R 向C 恒流充电,Uc 线性上升,Uo 线性下降,则U+’下降, 由于运放反相端接地,因此当U+’下降略小于0时,A 1翻转,Uo1跳变为-Uz 见土3.7.2中t=t 1时的波形。根据式3.7.1可知,此时Uo 略小于-R 1×U 2/R 2。 在t=t 1时,Uc=-Uo=R 1×U 2/R 2,Uo1=-Uz.运放A 1的同相端对地电压为: 2 12 211'R R UoR R R UzR U ++ ++ =+ 此时,电容C 恒流放电,Uc 线性下降,Uo 线性上升,则U+’也上升。当U+’ 上升到略大于0时,A 1翻转,Uo 跳变为Uz ,如此周而复始,就可在Uo 端输出幅度为R 1×U 2/R 2的三角波。同时在Uo 1端得到幅度为Uz 的方波。

锁相环仿真(基于MATLAB)

锁相环仿真 1.锁相环的理论分析 1.1锁相环的基本组成 锁相环路是一种反馈控制电路,简称锁相环(PLL,Phase-Locked Loop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环通常由鉴相器(PD,Phase Detector)、环路滤波器(LF,Loop Filter)和压控振荡器(VCO,Voltage Controlled Oscillator)三部分组成,锁相环组成的原理框图如图示: 锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成u D(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压u C(t),对振荡器输出信号的频率实施控制。 1.2锁相环的工作原理 1.2.1鉴相器 锁相环中的鉴相器(PD)通常由模拟乘法器组成,利用模拟乘法器组成的鉴相器电路如图示: 鉴相器的工作原理是:设外界输入的信号电压和压控振荡 器输出的信号电压分别为: 式中的ω0为压控振荡器在输入控制电压为零或为直流电压时的振荡角频率,称为电路的固有振荡角频率。则模拟乘法器的输出电压u D为:

1.2.2 低通滤波器 低通滤波器(LF)的将上式中的和频分量滤掉,剩下的差频分量作为压控振荡器的输入控制电压u C(t)。即u C(t)为: 式中的ωi为输入信号的瞬时振荡角频率,θi(t)和θO(t)分别为输入信号和输出信号的瞬时位相,根据相量的关系可得瞬时频率和瞬时位相的关系为: 即 则,瞬时相位差θd为 对两边求微分,可得频差的关系式为 上式等于零,说明锁相环进入相位锁定的状态,此时输出和输入信号的频率和相位保持恒定不变的状态,u c(t)为恒定值。当上式不等于零时,说明锁相环的相位还未锁定,输入信号和输出信号的频率不等,u c(t)随时间而变。 1.2.3 压控振荡器 压控振荡器(VCO)的压控特性如图示 该特性说明压控振荡器的振荡频率ωu以ω0为中心,随输入信号电压u c(t)线 性地变化,变化的关系如下:

鉴相器

数字鉴相器电路(图1) 鉴相器,使输出电压与两个输入信号之间的相位差有确定关系的电路。表示其间关系的函数成称为鉴相特性。鉴相器是锁相环的基本部件之一,也用于调频和调相信号的解调。常见的鉴相特性有余弦型、锯齿型与三角型等。鉴相器可以分为模拟鉴相器和数字鉴相器两种。二极管平衡鉴相器是一种模拟鉴相器。两个输入的正弦信号的和与差分别加于检波二极管,检波后的电位差即为鉴相器的输出电压。其鉴相特性通常为余弦型的。鉴频鉴相器是一种数字鉴相器。两个输入信号是脉冲序列,其前沿(或后沿)分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。这种鉴相器的鉴相特性为锯齿形。因它兼具鉴频作用,故称鉴频鉴相器。 PLL的概念 我们所说的PLL。其实就是锁相环路,简称为锁相环。许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步,利用锁相环路就可以实现这个目的。锁相环路是一种反馈控制电路,简称锁相环(PLL)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。 因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。 目前锁相环主要有模拟锁相环,数字锁相环以及有记忆能力(微机控制的)锁相环。 PLL的组成 锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。

锁相环组成的原理框图 锁相环中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。 编辑本段原理 使输出电压与两个输入信号之间的相位差有确定关系的电路。表示其间关系的函数称为鉴相特性。鉴相器是锁相环的基本部件之一,也用于调频和调相信号的解调。常见的鉴相特性有余弦型、锯齿型与三角型等。 鉴相器特性用ud(t)=kdf【θe(t)】表示。式中kd为鉴相器的增益系数;θe(t)=θ1(t)-θ2(t),表示两个输入信号之间的相位差。函数f【·】表示鉴相特性,它反映鉴相器的输出电压ud(t)与相位差的关系。常见的鉴相特性有余弦型、锯齿型与三角型等。编辑本段分类 模拟鉴相器 二极管平衡鉴相器是一种模拟鉴相器。两个输入的正弦信号的和与差分别加于检波二极管,检波后的电位差即为鉴相器的输出电压。其鉴相特性通常为余弦型的。鉴频鉴相器是一种数字鉴相器。两个输入信号是脉冲序列,其前沿(或后沿)分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。这种鉴相器的鉴相特性为锯齿形。因它兼具鉴频作用,故称鉴频鉴相器 二极管平衡鉴相器 这是一种模拟鉴相器。二极管D1、D2和C1R1、C2R2构成两个峰值检波器。两个输入的正弦信号u1(t)=U1sin(ωt+θ1)、u2(t)=U2sin(ωt+θ2)的和与差分别加于检波二极管D1和D2,检波后的电压差即为鉴相器的输出电压ud。当U2U1时,ud∝U1cos(θ1-θ2)。在这种情况下,它的鉴相特性是余弦型的(图2a)。 频鉴相器 数字鉴相器 这是一种数字鉴相器。两个输入信号是脉冲序列,其前沿(或后沿)分别代表各自的相位。比较这两个脉冲序列的频率和相位即可得到与相位差有关的输出。比相器可由触发器构成。当两个输入信号u1和u2同频同相时,触发器没有输出,充电电流等于零。当u1脉冲序列超前于u2时,触发器产生一个其宽度与相位差成正比的正脉冲,充电电路被充电,其输出电压为正值,大小与充电脉冲宽度成正比。若u1落后于u2,则触发器输出一个负脉冲,充电电路的输出为负值。这种鉴相器的鉴相特性为锯齿形。这种鉴相器兼具鉴频作用,故称鉴频鉴相器。 样鉴相器 由取样器和保持电路两部分组成。图4是原理电路,4个二极管构成取样器,电容器Cd构成保持电路。当被鉴相信号u0(f0,θ0)的频率f0正好等于取样脉冲ui(fi,θi)的频率fi的整数倍时,每次取样的电压值相等。鉴相器的输出电压ud为保持电容器Cd上的直流电压。当f0厵nfi时,每次取样的电压值不等,输出电压ud为阶梯形的交流电压。取样鉴相器输出的电压和相位差成正弦关系。

压控振荡器

压控振荡器 指输出频率与输?入控制电压有对应关系的振荡电路(VCO),频率是输?入信号电压的函数的振荡器VCO,振荡器的?工作状态或振荡回路的元件参数受输?入控制电压的控制,就可构成?一个压控振荡器。 voltage-controlled oscillator LC压控振荡器、RC压控振荡器 1. 简介 压控振荡器的控制特性 其特性?用输出?角频率ω0与输?入控制电压uc之间的关系曲线(图1)来表?示。图中,uc为零时的?角频率ω0,0称为?自由振荡?角频率;曲线在ω0,0处的斜率K0称为控制灵敏度。在通信或测量仪器中,输?入控制电压是欲传输或欲测量的信号(调制信号)。?人们通常把压控振荡器称为调频器,?用以产?生调频信号。在?自动频率控制环路和锁相环环路中,输?入控制电压是误差信号电压,压控振荡器是环路中的?一个受控部件。 压控振荡器的类型有LC压控振荡器、RC压控振荡器和晶体压控振荡器。对压控振荡器的技术要求主要有:频率稳定度好、控制灵敏度?高、调频范围宽、频偏与控制电压成线性关系并宜于集成等。晶体压控振荡器的频率稳定度?高,但调频范围窄;RC压控振荡器的频率稳定度低?而调频范围宽,LC压控振荡器居?二者之间。 LC压控型 在任何?一种LC振荡器中,将压控可变电抗元件插?入振荡回路就可形成LC压控振荡器。早期的压控可变电抗元件是电抗管,后来?大都使?用变容?二极管。图 2是克拉泼型LC压控振荡器的原理电路。图中,T为晶体管,L为回路电感,C1、C2、Cv为回路电容,Cv为变容?二极管反向偏置时呈现出的容量;C1、C2通常?比Cv ?大得多。当输?入控制电压uc改变时,Cv随之变化,因?而改变振荡频率。这种压控振荡器的输出频率与输?入控制电压之间的关系为 VCO输出频率与控制电压关系 式中C0是零反向偏压时变容?二极管的电容量;φ是变容?二极管的结电压;γ是结电容变化指数。为了得到线性控制特性,可以采取各种补偿措施。 RC压控振荡器 在单?片集成电路中常?用RC压控多谐振荡器(?见调频器)。

模拟锁相环模块

实验二模拟锁相环模块 一、实验目的和要求 1、熟悉模拟锁相环的基本工作原理。 2、掌握模拟字锁相环的基本参数及设计。 二、实验仪器 1、ZH5001通信原理综合实验系统一台 2、DSO-X-2012AA数字示波器一台 三、实验原理与说明 模拟锁相环块在通信原理综合实验系统中可作为一个独立的模块进行测试。在系统工作中模拟锁相环将接收端的256Khz的时钟上,来获得系统的同步时钟,如HDB3接收的同步及后续电路同步时钟。 该模块主要由锁相环UP01(MC4046)、数字分频器UP02(74LS161)、触发器UP04(74LS74)、环路滤波器和由运放UP03(TEL2702)及阻容器件构成的输入带通滤波器(中心频率:256Khz)组成。该模拟锁相环模块的框图见下图1。因来自发端信道的HDB3码为归零吗,归零码中含有含有归零码中含有256K时钟分量,经UP03B构成中心频率为256KHz有源由带通滤波器后,滤出256KHz时钟信号,该信号再通过UP03A放大,然后经UP04A和UP04B两个除二分频器变为 64KHz 信号,进入UP01鉴相器输入A脚;VCO输出的521KHz输出信号经UP02进行八分频变为64KHz信号,送入UP01的健翔输入B脚。经UP01内部鉴相器鉴相之后的误差控制信号经环路滤波器滤波送入UP01的压控震荡输入端;WP01可以改变模拟锁相环的环路参数。正常时,VCO锁定在外来的256KHz频率上。 模拟锁相环模块各跳线开关功能如下: 跳线开关KP01用于选择UP01的鉴相输出。当KPO1置于1_2时(左端),选择异或门鉴相输出,环路锁定时TPP03,TPP05输出信号存在一定的相差;当KP01设置于2_3时(右端),选择三态门鉴相输出,环路锁定时TPP03,TPP05输出信号将不存在相差。调整电位器WPO1可以改变模拟锁相环的环路参数。 跳线开关KP02是用于选择输入锁相信号:当KP02置于1_2时(HDB3:左端),

锁相环用CMOS鉴频鉴相器及电荷泵的实现

文章编号:046527942(2004)0420118205 研究简报 锁相环用C MOS 鉴频鉴相器及电荷泵的实现 α 黄 瑞 戴宇杰 卢桂章 (南开大学机器人与信息自动化研究所,天津300071) 摘要:锁相环(PLL )是一个闭环相位自动控制系统,能够利用一个精确且稳定的频率产生一系列频率准确的信号,为系统内部的其它模块提供稳定的高频时钟.鉴相器是锁相环路中不可缺少的重要组成部分.为了改善传统鉴相器捕获范围小、捕获时间长的问题,本文介绍一种增加频率检测的鉴相器及电荷泵的设计方法. 关键词:C M O S ;锁相环;电荷泵;鉴频鉴相器 中图分类号:TN 43 文献标识码:A 近年来,随着半导体集成电路技术的迅速发展,集成锁相环路以其体积小、使用方便的优势,广泛应用于各种数模混合信号集成电路、系统集成芯片(SO C )以及各种电子系统中.锁相环(PLL )是一个闭环相位自动控制系统,能够利用一个精确且稳定的频率产生一系列频率准确的信号,为系统内部和其它模块提供稳定的高频时钟. 同时,C M O S 工艺具有工作电压范围宽、静态功耗低、抗干扰能力强等优点,是现今集成电路制造业的主流工艺.因此,使用C M O S 工艺设计的锁相环路应用范围越来越广,极具开发潜力. 传统锁相环主要由鉴相器(PD )、环路滤波器(L PF )和压控振荡器(V CO )三部分组成.锁相的目的在于通过反馈调节使输出信号相位锁定或跟踪输入信号的相位变化,其结果是使相位误差尽量地小.根据频率与相位的交换关系,在相位差固定的情况下,频率差为零,因此锁相环可以实现两个信号的相位同步,频率相同.其中鉴相器是相位比较装置,比较参考信号和压控振荡器输出信号的相位并产生对应于两信号相位差的误差信号,以控制环路滤波器以及压控振荡器.所以鉴相器的精度将决定环路的捕获范围以及捕获时间等,对锁相环整体性能具有非常重要的意义. 本文的鉴频鉴相器在传统锁相环鉴相器相位检测的基础上加入频率检测,可以扩大锁相环捕获范围并且缩短捕获时间.其后端的电荷泵将PED 的输出电压信号转化为电流,用以控制环路滤波器的充放电. 鉴频鉴相器(PFD )的设计及实现 鉴频鉴相器工作原理 图1 PF D 示意图F ig 1 The sche ma tic of PF D 鉴频鉴相器是相位及频率比较装置,比较参考信号Ξin 和压控振荡器 输出信号Ξou t 的频率和相位并产生对应于两信号差的误差信号,经过电荷 泵转化为电流信号后,对环路滤波器的电容进行充放电. 当环路开始工作时,Ξin 可能离Ξou t 很远,PFD 改变控制电压,使Ξou t 逼 近Ξin .当输入和输出频率足够接近时,PFD 就当作鉴相器,进行相位锁定. 使用PFD 的锁相环既可检测相位差又可检测频率差.第37卷 第4期 2004年12月南开大学学报(自然科学版) A cta S cien tia rum N a tu ra lium U n iversita tis N anka iensis V o l .37 №4 D ec .2004 α收稿日期:2004204210  基金项目:天津科技发展计划科技攻关SOC 用锁相环IP 的开发资助项目(043182111)  作者简介:黄 瑞(1978-),女,天津人,博士研究生,主要从事集成电路锁相环技术研究.

压控振荡器原理和应用说明

压控振荡器(VCO) 一应用范围 用于各种发射机载波源、扩频通讯载波源或作为混频器本振源。 二基本工作原理 利用变容管结电容Cj随反向偏置电压VT变化而变化的特点(VT=0V时Cj是最大值,一般变容管VT落在2V-8V压间,Cj呈线性变化,VT在8-10V则一般为非线性变化,如图1所示,VT在10-20V时,非线性十分明显),结合低噪声振荡电路设计制作成为振荡器,当改变变容管的控制电压,振荡器振荡频率随之改变,这样的振荡器称作压控振荡器(VCO)。压控振荡器的调谐电压VT要针对所要求的产品类别及典型应用环境(例如用户提供调谐要求,在锁相环使用中泵源提供的输出控制电压范围等)来选择或设计,不同的压控振荡器,对调谐电压VT有不同的要求,一般而言,对调谐线性有较高要求者,VT选在1-10V,对宽频带调谐时,VT则多选择1-20V或1-24V。图1为变容二极管的V-C特性曲线。 (V) T 图1变容二极管的V-C特性曲线 三压控振荡器的基本参数 1 工作频率:规定调谐电压范围内的频率范围称作工作频率,通常单位为“MHz”或 “GHz”。 2 输出功率:在工作频段内输出功率标称值,用Po表示。通常单位为“dBmw”。 3 输出功率平稳度:指在输出振荡频率范围内,功率波动最大值,用△P表示,通常 单位为“dBmw”。 4 调谐灵敏度:定义为调谐电压每变化1V时,引起振荡频率的变化量,用MHz/ △VT 表示,在线性区,灵敏度最高,在非线性区灵敏度降低。 5 谐波抑制:定义在测试频点,二次谐波抑制=10Log(P基波/P谐波)(dBmw)。 6 推频系数:定义为供电电压每变化1V时,引起的测试频点振荡频率的变化量,用MHz/V表示。 7 相位噪声:可以表述为,由于寄生寄相引起的杂散噪声频谱,在偏移主振f0为fm 的带内,各杂散能量的总和按fin平均值+15f0点频谱能量之比,单位为dBC/Hz;相位噪 声特点是频谱能量集中在f0附近,因此fm越小,相噪测量值就越大,目前测量相噪选定

一种用于高速锁相环的零死区鉴频鉴相器

一种用于高速锁相环的零死区鉴频鉴相器 屈 强 曾烈光 (清华大学电子工程系 微波与数字通信国家重点试验室 北京 100084) 摘要:本文探讨鉴频鉴相器(PFD )设计中死区的产生原因和消除方法。设计了一种用于高速锁相环的零死区PFD 。这种PFD 采用无反馈回路结构,在保证死区为零的前提下,兼顾功耗和速度性能。尤其适用于基于锁相环的高速时钟和数据恢复电路(CDR )、高速频率合成器等对速度和抖动性能有很高要求的电路。 关键词:锁相环 鉴频鉴相器 死区 抖动 中图分类号:TN7 文献标识码:A A Phase Frequency Detector without Dead Zone for High Speed PLL Qu Qiang Zeng Lie-guang (Tsinghua University, Beijing 100084) Abstract: We discuss the reasons producing dead zone in PFD-design. And propose a new phase frequency detector with zero dead zone. The PFD bases on the structure without feedback access and has no dead zone 。The PFD is designed by giving attention to either power dissipation or speed performance. The PFD is adapted to the circuits having strict demand in jitter performance, such as high speed clock and data recovery, frequency synthesizer and so on. Key words :phase locked loop PFD dead zone jitter 1 引言 锁相环(PLL )广泛应用于通信系统、微处理器、自动控制的时钟数据恢复、频率合成、时钟同步等场合。随着控制精度和数据传输速率的不断提高, 对PLL 的要求也越来越高。比如,在航天器姿态控制系统对稳速精度要求高达0.1%[1]。这对PLL 的工作速度和抖动性提出了严格的要求。图1是一个基于PLL 的频率合成器中的典型构成。包括鉴频鉴相器(PFD )、电荷泵(CP )、环路滤波器(LF )、压控振荡器(VCO )和分频器(FD )。 PFD 是PLL 的重要功能模块,它通过对输入信号的相位进行比较,输出脉宽与相位差对应的脉冲信号,驱动后续电路使PLL 完成对相位和频率的跟踪。PFD 的鉴相精度和增益对环路输出的抖动和锁定时间具有重要影响。 传统的PFD 具有长的反馈回路,大大限制了电路的工作速度;同时还存在死区,在环路锁定时,存在的死区高达158ps[5]。文献[2]中的PFD ,虽然消除了死区,但是其仍然具有反馈回路,工作频率仍受到限制。文献[4]中的nc-PFD ,既没有反馈回路,也没有死区。但在锁定时,其输出信号Up 和Down 是半占空的脉冲信号,在半周期内,充电脉冲和放电脉冲同时有效,这会使电荷泵有50%时间存在静态电流,大大增加了锁定状态下电路的功耗。此外这种PFD 的相位灵敏度随输入信号的占空比变化而变化,使其线性特图1 典型PLL 结构

相关文档
最新文档