数字电视弱信号马赛克问题的整改分析

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电视弱信号马赛克问题的整改分析
关键词:马赛克误码展频
一、马赛克现象的产生
数字电视为什么会出现马赛克现象,这个问题其实和人们看
vcd/dvd碟机时出现的马赛克现象时一样的。

数字信号在传输过程中,由于某种原因造成信号畸变,使信号处理芯片在数据解码时,数据出现了错误代码(俗称误码)。

对于轻微的误码,信号处理芯片本身有数据纠错功能,可以通过技术手段掩盖掉。

对于比较强的误码,现象就是图像出现马赛克,声音出现卡顿。

具体到数字电视接收上,出现马赛克主要有以下两个方面的原因:
1.数字信号源本身输入的信号幅度太弱或信号质量太差造成的;这个问题比较好解决,如果是有线电视信号的话,在线路上增加射频信号放大器来增加信号幅度;如果是数字信号发生器,增加信号的输出幅度就可以了。

2.数字信号在传输的过程中受到干扰;
这个问题就比较麻烦,首先,要确认是机内干扰还机外干扰,这个需要借助频谱仪来分析。

我们用电视搜索一个频道,如果有干扰,我们要先确认信号幅度是否足够,用频谱仪测量出信号的幅度。

信号幅度有国标要求,但比较宽松,所以各公司为了在场测时不出问题,都有各自的内控标准,测试时一般采用和数字公司一样的标准,64qam为34dbuv,256qam为42dbuv,按要求机器测试指标必须达到或者优于这个标准。

正常机器在测试时不应该有马赛克。

如果信
号幅度足够,还有马赛克现象,那就要判断是否是外部干扰。

可以用一个外接的天线,接到频谱仪上,看一下这个频道点上是否有强的干扰信号,同时也可以用频谱仪测试高频头输出的中频(if)信号,看一下if信号带内是否有大的波动,如果确认是机外强信号干扰,那测试时在屏蔽室测试就可解决。

当然也要和样机对比一下,确认一下是否是机器本身的抗干扰能力不足。

确认了不是外部干扰后,就只能找机器本身的问题了。

下面就以xxxx机芯为例,结合实际工作来谈一下如何解决弱信号马赛克的问题。

二、找出干扰源
根据数字公司测试的结果发现,64qam,256qam有多点不合格,其中以802mhz 最差。

机器高频头用的是nxp公司的tda18273,因为是首次使用,就先从它查起:
1.将tuner供电3.3v用直流电源代换,查看是不是由于电源纹波大造成干扰,指标可以提高 1-2db;
2.if信号线用屏蔽线短接,查看是不是由于if信号线走线过程由包地不良或地回路设计不佳引入干扰,指标可以提高1db-2db;
3.连地:在tuner处的pcb背面用铜箔纸将被信号线分开的地连在一起,指标没有改善;
4.调展频,指标可以提高1db-2db;
5.关 lvds,指标可以提高1db-2db;
6.在试验过程中,发现板子的地不和机器的地连到一起时,效果会优于和机器共地时,即板子打到机器上性能会变差,因为屏的背板是金属的,就用铁板靠近pcb,试验哪一块对tuner影响最大:同时也发现ddr的时钟频率为798 mhz,是ddr影响了高频头吗?
7.在ddr处用铜箔纸在pcb背面屏蔽接地,没有改善;
8.割地:(1)将高频头背面pcb的地与别的地割开;(2)发现pcb 右下角的螺钉不打,802m能达到标准。

经过以上改进后,继续测试,还是有多个频点不达标,这时开始反思是不是思路太局限了,既然ddr影响这么大,是不是可以从ddr 入手呢?所以开始进一步进行试验:
1)更改ddr clock 频率为762.9m,802m的频点会达标,但是762m附近的3个频点又不合格了;
2)更改miu1串联电阻为56欧姆;
3) ddr供电的滤波电容为10nf,再并上10nf;
4) lvos驱动电流改小,指标有改善;
5) vga端了贴导电胶布到panel 铁板,指标有改善
6) tuner下面的pcb贴导电棉到铁板,指标有改善:
7)在wifi线上套小磁环(235m),指标有改善;
最终的解决方案:
1)在pcb上高频头背面,vga端子背面分别做块裸铜,贴导电棉与屏铁板相连,改善地回路
2)开lvds展频、减小lvos驱动电流,减小lvds对电路的干
扰;
3)在wifi线上套小滋环,解决235m不达标的问题;
4)对地加18pf电容c118、c116,减少if线路上的干扰;
5)如图1,u29的3.3v串1uh的电感,位号为l60,改善电源纹波。

三、分析总结
1. 整个实验过程实际上分为两个阶段,第一阶段的试验主要针对高频头,第二阶段的试验主要针对的是ddr、lvds:
2.问题的最终解决:
(1)794m\786m\802m干扰是ddr clock的影响;
(2)818m\746m\674m\586m\522m\474m等与lvds展频关系较大;(3)地的影响比较大,特别是高频头周围的地。

3.要能通过频谱仪对于扰信号频谱进行分析,判断是机内干扰还是机外干扰;
4.查找问题时,思路不能太局限,要通过对整个系统的分析找问题;
5.处理干扰问题的流程都是先找到干扰最严重的几个频点,然后再找方法对最严重的频点干扰改善,最后对每个频点一一击破;
6.试验的记录,特别是复杂的问题,应该每种试验都有记录。

总的来说,现在产品开发周期越来越短,系统越来越复杂,这就要求设计师要精细化设计,在产品设计初期就应该从多方面考虑,特别是高频电路的阻抗匹配,地回路完整性,信号干扰,高频屏蔽,
保护电路的预留等,设计出性能更加稳定,研发周期更短,成本更低的好产品。

参考文献:
[1]姜秀华主编:《数字电视原理与应用》,人民邮电出版社.
[2]中华人民共和国信息产业产业部:《数字电视接收设备术语》.
[3]nxp公司编:《tda18273规格书》 .。

相关文档
最新文档