集成触发器概述与应用举例

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

四、特性方程
触发器次态 Qn+1 与输入信号 RD、 SD 及现 态 Qn 之间的逻辑关系表达式。
基本 RS 触发器 特性表
RD SD Qn 00 0 00 1 01 0
01 1 10 0
10 1
11 0
11 1
Qn+1
× ×
不 允 许
0
0
1
1
0
1
SD RD
Qn 00
01
11
10
0× × 0 0
11 11 0
态(现态Qn)之间关系的真值表。
与非门组成的基本 RS 触发器特性表
RD SD Qn Qn Qn+1 Qn+1
说明
0 0 0 1 1 1 Qn+1 = Qn+1 =1,状态错
0 0 1 0 1 1 误,因此不允许。
0 0
1 1
0 1
1 0
0 0
1 1
触发器置 0
1 0 0 1 1 0 触发器置 1 10101 0
5.2 基本 RS 触发器
主要要求:
掌握与非门结构基本 RS 触发器的电路和逻辑 功能。 理解或非门结构基本 RS 触发器的电路、逻辑 功能。 掌握触发器逻辑功能的描述方法。 掌握基本RS 触发器的工作特点和逻辑功能。
5.2.1 由与非门组成的基本 RS 触发器
一、电路组成
互补输出端,
正常工作时,
二、逻辑功能
Q G1 门输出
QSDQ 1QQ
& G1
Q G2 门输出 QRDQ 1 Q Q
& G2
1 SD
输入
RD SD 00 01 10 11
输出 QQ
01 10 不变
RD 1 功能说明
触发器置 0 触发器置 1 触发器保持原状态不变
二、逻辑功能
Q 1
G1
0 SD
输入
RD SD 00 01 10 11
基本RS触发器Qn+1的卡诺图
特性方程 Q n 1SDR D Q n RD + SD = 1(约束条件)
[例] 设下图中触发器初始状态为 0,试对应输入波形 画出 Q 和 Q 的波形。
RD R
Q RD
SD S
Q SD
集成触发器 概述
和应用举例
概述 基本 RS 触发器 同步触发器 边沿触发器 主从触发器 触发器应用举例 本章小结
5.1 概 述
主要要求:
了解触发器的基本特点、作用和类型。
一、触发器的基本特点和作用
Flip - Flop,简写为 FF,又称双稳态触发器。
基本特点
(1)具有两个在逻辑上互反的输出端 Q 和 Q ,且这两个输出端 具有两个稳定状态 ( 简称稳态 ) 。当 Q = 0、Q =1时,称为 0 状态;Q =1,Q = 0 时,称为 1 状态。
输出
QQ 不定 01 10 不变
Q
输出既非 0 状态,
1 也非 1 状态。当 RD 和
SD 同时由 0 变 1 时,
输出状态可能为 0,也
G2 可能为 1,即输出状态 不定。因此,这种情况
RD 0
禁用。
功能说明
输出状态不定(禁用) 触发器置 0 触发器置 1 触发器保持原状态不变
三、特性表
触发器次态 Qn+1 与输入信号和电路原有状
态(现态Qn)之间关系的真值表。
与非门组成的基本 RS 触发器特性表
RD SD Qn Qn Qn+1 Qn+1
说明
0 0 0 1 1 1 Qn+1 = Qn+1 =1,状态错
0 0 1 0 1 1 误,因此不允许。
0 0
1 1
0 1
1 0
0 0
1 触发器置 0 1
1 1
0 0
0 1
1 0
1 1
0 0
二、逻辑功能
Q 0 触发器被置 0 1 Q
G1 11
1 SD
输入
RD SD 00 01 10 11
输出 QQ
01
G2
RD 0 功能说明
触发器置 0
二、逻辑功能
Q 1 触发器被置 1 0 Q
G1
0 SD
输入
RD SD 00 01 10 11
输出 QQ
01 10
G2 11
RD 1 功能说明
触发器置 0 触发器置 1
说明
0 0 0 1 1 1 Qn+1 = Qn+1 =1,状态错
0 0 1 0 1 1 误,因此不允许。
0 0
1 1
0 1
1 0
0 0
1 触发器置 0 1
1 1
0 0
0 1
1 0
1 1
0 0
触发器置 1
1 1
1 1
0 1
1 0
0 1
பைடு நூலகம்
0 触发器保持原状态不变 1
注意
两个信号输入端信号名上的非号与信号 名构成一个不可拆分的的符号,仅表示输入 低电平有效,,而不能参与非运算。
触发器置 1
1 1
1 1
0 1
1 0
0 1
0 触发器保持原状态不变 1
SD 端 和 RD 端不能同时为 0,即
RD + SD = 1
称约束条件
三、特性表
触发器次态 Qn+1 与输入信号和电路原有状
态(现态Qn)之间关系的真值表。
与非门组成的基本 RS 触发器特性表
RD SD Qn Qn Qn+1 Qn+1
1 1 0 1 0 0 触发器保持原状态不变 111 0 1 1
说明:SD 和 RD 输入为低电平有效。 SD=0时,Q 被置0 。RD =0 时, Q 被置 1 。但SD 和RD 不能同时为0,否则Q 和Q 的状态不再 互反,出现错误,且当SD 和RD由0同时变1时,Q端的状态不定。
三、特性表
触发器次态 Qn+1 与输入信号和电路原有状
Q 它们的输出
Q
状态相反。
Basic Flip - Flop
Q
Q
低电平有效 SR
G1
G2
SD
RD
置1端,也
SD
称置位端。 S 即 Set 。
RD
置0 端,也称 复位端。 R 即 Reset 。
Q = 1,Q = 0 时,称为触发器的 1 状态,记为 Q = 1; Q = 0,Q = 1 时,称为触发器的 0 状态,记为 Q = 0 。
(2)在输入信号作用下,触发器的两个稳定状态可相互转换 (称为状态的翻转)。输入信号消失后,新状态可长期 保持下来,因此具有记忆功能,可存储二进制信息。
一个触发器可存储 1 位二进制数码
触发器的作用
触发器和门电路是构成数字电路的基本单元。 触发器有记忆功能,由它构成的电路在某时刻的输 出不仅取决于该时刻的输入,还与电路原来状态有关。 而门电路无记忆功能,由它构成的电路在某时刻的输 出完全取决于该时刻的输入,与电路原来状态无关。
二、触发器的类型
根据逻辑功能不同分为
RS 触发器 D 触发器 JK 触发器 T 触发器 T´触发器
根据触发方式不同分为
电平触发器
边沿触发器
主从触发器
根据电路结构不同分为
基本 RS 触发器 同步触发器
维持阻塞触发器
主从触发器
边沿触发器
三、触发器逻辑功能的描述方法
主要有特性表、特性方程、激励表 (又称驱动 表)、状态转换图和波形图(又称时序图)等。
相关文档
最新文档