电子技术基础实验实验七、移位寄存器及其应用电路的设计
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
Q0 Q1 Q2 Q3
16 15 14 13 12 11 10 9 CR
M1
74LS194
CP
74LS194
M0
12345678
DSR
DSL
CR DSR D0 D1 D2 D3 DSL GND (a) 引脚排列图
D0 D1 D2 D3 (b) 逻辑功能示意图
实验内容
(一) 数据寄存器的逻辑功能测试
实验七 移位寄存器及应 用电路的设计
一、实验目的
• 熟悉移位寄存器的应用,实现数据的串行、 并行转换和构成环形计数器。
• 掌握中规模4位双向移位寄存器逻辑功能及使 用方法。
二、实验仪器及器材
数字电路实验箱 双踪示波器 数字器件:
74LS194D双向移位寄存器、74LS74、74LS20
在数字电路中,用来存 放二进制数据或代码的电路 称为寄存器。寄存器是由具 有存储功能的触发器组合构 成。一个触发器可以存储1位
清零端RD和置位端SD接逻辑电平“1“ 按表3-7-3的要求进行实验
(二) 用双D触发器74LS74构成的左移寄存器 的逻辑功能测试
按表3-7-4的要求进行实验
(三) 74LS194双向移位寄存器的逻辑功能测试
分灵活,用途也很广。
并行寄存器(数码寄存器)
同步工作方式基本寄存器
1
0
1
0
1
0
1
0
无论寄存器中原来的内容是什么,只要送数控 制时钟脉冲CP上升沿到来,加在并行数据输入端的 数据D0~D3就立即被送进寄存器中,即有:
Q3n1Q2n1Q1n1Q0n1 D3D2 D1D0
移位寄存器 单向串行移位寄存器
控制端
右移串入 数据
并行输入数据
左移串入 数据
双向移位寄存器 74LS194的功能
CR CP S1 S0 Q0 Q1 Q2 Q3
0
0 0 00
1
00
保持
1
0 1 DΒιβλιοθήκη BaiduR 右移一位
1
10
左移一位
DSL
1
11
D0 D1 D2 D3
(并行输入)
双向移位寄存器74LS194的管脚
VCC Q0 Q1 Q2 Q3 CP M1 M0
作下,可以依次右移或左移。
(2)n位单向移位寄存器可以寄存n位二进制 代码。n个CP脉冲即可完成串行输入工作,再 用n个CP脉冲又可实现串行输出操作。 (3)若串行输入端状态为0,则n个CP脉冲后,
寄存器便被清零。
循环移位寄存器
集成移位寄存器
集成电路双向移位寄存器(74LS194) 输出
清0端 时钟
用D触发器组成的移位寄存器
D0 Di、D1 Q0n、D2 Q1n、D3 Q2n
C
Di
D RQ Q0
Q1 D RQ
D RQ Q2
D RQ
Q3
S
S
S
S
CP
串
行
输 入
Q n 1 0
Di、Q1n 1
Q0n、Q2n 1
Q1n、Q3n 1
Q2n
单向移位寄存器具有以下主要特点:
(1)单向移位寄存器中的数码,在CP脉冲操
二进制代码,存放n位二进制 代码的寄存器,需用n个触发
器来构成。
移
基本寄存器:只能并行送入并行输出
位
数据。
寄
按 功 能
移位寄存器:
移位寄存器中的数据可以在移位脉冲 作用下依次逐位右移或左移,数据既
分
可以并行输入、并行输出,也可以串
类
行输入、串行输出,还可以并行输入、
串行输出,串行输入、并行输出,十