浙大《 数字电子技术基础 》课程期末考试试卷
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
浙江大学2007–2008学年春学期
《 数字电子技术基础 》课程期末考试试卷
开课学院: 电气学院 ,考试形式:闭、开卷,允许带___计算器___入场 考试时间:2008年 4 月 17 日,所需时间: 120 分钟
考生姓名: _____学号: 专业: ______主考教师: 题序 一 二 三 四 五 六 七 八 总 分 得分 评卷人
一、(27分) 填空写出下列各题的正确答案: 1、(2分)数制、码制转换:
(1) ( 478 )10 = ( )2 =( ) 8421BCD
2、(2分)已知某单位有2356个人,若要求用一串二进制码给每人分配一个ID 号,则至少需要( )位二进制进行编码?
3、(2分)某与非门电路的低电平最大输出值是0.4V ,高电平输出最小值是2.5V ,开门电平和关门电平约等于阀值电平V T =1.4V ,则它的低电平输入噪声容限是( ),高电平输入噪声容限是( )。
4、(2分)(在选择处打√)三态与门相当于一个可控的( 模拟,逻辑 )开关,传输门相当于一个可控的(模拟,逻辑 )开关。
5、(3分)(在选择处打√)二个三态门的输出(可以,特定条件下可以,不可以)直接连接在一起,二个与非门的输出(可以,特定条件下可以,不可以)直接连接在一起,二个集电极开路门的输出(可以,特定条件下可以,不可以)直接连接在一起,
6、(6分)设触发器初态是逻辑“0”,画出图示触发器的输出波形 (设初态为0)。
C1
CP
Q 1
1D A 1J
1K
C1 A
“1” CP Q 2
CP A Q 1 Q 2
7、(2分)与同步时序逻辑电路相比,异步时序电路的最大缺点是( ),优点是( )。
8、(4分)某静态RAM 容量为128×4字位,则RAM 应该有 条地址线, 条数据线。
若用此RAM 扩展成1024×8字位的存储容量,则需要新增 条地址线,共需要 片该静态RAM 。
9、(4分)在相同分辨率的前提下,并行比较型、逐次逼近型和双积分型AD 转换器相互比较,电路复杂程度最高的AD 是( ),转换速度最慢的AD 是( ),转换速度最快的AD 是( ),抗干扰能力最强的AD 是( )。
二、(23分)简答题
1、 (4分)已知逻辑函数Z=f (A,B,C,D)=∑m(2,3,4,5,9,10,12,15)+∑d(0,1,6,11,13),试用卡诺
图法求其最简与或表达式
2、(7分)写出以下各电路的输出函数表达式,4选1数据选择器的真值表如附表1所示。
AB
CD
A1 A0
D0 D1 D2 D3
W MUX
A
B
S
C Z 2 “1”
1
A B
3、(4分)试用一个4输入端的与非门和一个2/4译码器,实现函数(,)Z A B A B =+。
2/4译码器的真值表如附表2所示。
4、(4分)图示电路是一个典型的RC 振荡电路,放大环节由( )等元器件组成,反馈和选频环节由( )等元器件组成。
为使图示电路能够满足振荡所需的相位条件,标出图中运放的同相端和反相端。
设RC 串并联电路的反馈系数F=1/3,为使图示电路能够满足振荡所需的幅值条件,则R ’2和R ’1之间应该满足什么关系?
5、(4分)图示电路是用集成运放构成的( )电路。
设R 1=6K ,R 2=12K ,V Z =6V ,试定性画出电路的传输特性0()i v f v =
A 1 A 0 S
Y 0 Y 3
2/4译码器 A
B
&
三、(10分)有一个共阴极的半导体数码管(LED ),共五段,分别用P 1、P 2、P 3、P 4和P 5表示,如图所示。
二位二进制计数器的初始状态为“00”,试设计一个译码电路,在CP 脉冲的作用下,使数码管轮流显示FEOH ( )字型。
要求写出P 1,P 2,P 3,P 4,P 5的最简与或逻辑函数表达式。
四、(12分)由三个D 触发器组成的计数器如图所示。
(1)写出各触礁发器的驱动方程(激励方程)。
(2)列出状态真值表和状态转换图,说明电路功能。
(3)该计数器能否自启动?(4)若计数脉冲CP 的频率为700 Hz ,进入主循环时从Q 0端输出的信号频率是多少?
P 1 P 2
P 3
P 4
P 5
二进制计数器
译码电路
Q 1
Q 0
CP
五、(10分)双向移位寄存器CC40194的电路符号如图所示,功能见附表3,现要求通过循环右移方式,使Q 3依次输出“1”、“0”、“1”、“1”的序列脉冲。
已知并行置数控制信号如A 所示,为实现先并行置数、后右移的功能,在图中括号内填入适当的逻辑信号(“0”、“1”或A ),画出该序列脉冲发生电路的连接电路图,并简要说明原理。
然后画出移位寄存器输出Q 3、Q 2、Q 1、Q 0的波形。
( )( )
( )( )( )( ) ( )
六、(18分)按照要求完成下列各题:
1、CC7555构成的电路功能是 ,CC7555内部结构见附图1;
2、画出上电之后v c 和v o 的波形(至少一个周期长),要使该波形的频率为8Hz ,若取R 1=10k Ω,R 2=10k Ω,问C 应取多少?写出计算过程;
3、将v o 作为74LS163的CP 脉冲输入,若要在Q 3处得到1Hz 的波形,应如何连接(允许使用与非门)?在图中画出连线图;(74LS163的功能表见附表4)
4、将Q 3处的1Hz 波形作为74LS217的CP 脉冲输入,设计一个60进制的秒脉冲计数器,应如何连接(允许使用与非门)?在图中画出连线图。
(74LS217的功能表见附表5)
CP
Q 3 Q 2 Q 1 Q 0 S 2 S 1 D SR CC40194 D SL D 3 D 2 D 1 D 0 CR
CP A Q 3 Q 2 Q 1 Q 0
v c t t v o
附
图1 CC7555内部结构图
表1 4选1数据选择器真值表表2 2/4译码器真值表
S A1 A0 W 1 X X 0 0 0 0 D0 0 0 1 D1 0 1 0 D2 0 1 1 D3
表3 CC40194功能表
输入输出
S1A0A0Y1Y2Y3Y
1 x x 1 1 1 1 0 0 0 0 1 1 1 0 0 1 1 0 1 1 0 1 0 1 1 0 1 0 1 1 1 1 1 0
表4 74LS163功能表
表5 74LS217功能表
保持功能
×
×
×
×
×
1
1
×
保持功能 × × × × × 0 1 1 ↑ 四位二进制加法计数
× × × × 1 1 1 1 ↑
× × 0 1 ↑ 0
×
×
×
×
× × × 0 ↑
触发器状态
输 入
CP CR LD P CT T CT 3D 2D 1D 0D 3Q 2Q 1Q 0Q 3
A 2A 1
A 0
A 0A 1A 2
A 3A × × × ×
× × ↑ × × × × × × × ↑ 触发器状态
输 入 CR LD U CP D CP 3D 2D 1D 0D 3Q 2Q 1Q 0Q
保持不变
×
×
×
×
1
1
1
8421十进制减法计数
× × × ×
1 1 0 8421十进制加法计数 1 0 A
B
C
D
A B C
D
0 0 0 0 0 0 1
1。