设计一个4位超前进位加法器(数字逻辑课设)

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字逻辑课程设计题目:设计一个 4 位超前进位加法器
评语:
学院计算机工程班级计算
姓名学号
成绩指导老师黄斌刘丽莉
2016年7 月12日
真值表如下:
Ai Bi Ci-1Si
0000
0011
0101
0110
1001
1010
1100
1111
其卡诺图如下:
AB00011110
C
00101
11010
化简之后的表达式:S=Ai^Bi^Ci-1
进位c的表达式:
g p p p p g p p p g p p g p
下图为局部波形图:
举例:A=0000,B=1011,c_in=0,c=1011,c_out=0
四、实验小结。

通过这次课程设计,我感觉我对Verilog语言还是不够熟悉,在写的过程中需要经常询问同学,或是通过网上查询来解决一些语法上的问题,对于这个加法器,只会按照书本上的来写,不知道怎么修改,测试代码的循环用FOR循环写不出来,只好问同学用always循环。

相关文档
最新文档