复习(逻辑函数逻辑门组合电路)
合集下载
相关主题
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
第四章
组合逻辑电路
1、掌握用逻辑门构成的组合电路的分析方法 2、掌握用逻辑门构成的组合电路的分析方法 3、掌握判断电路是否会产生竞争冒险 4、掌握编码器/译码器/数据选择器的逻辑功能及应用, 并能用译码器/数据选择器实现逻辑函数 5、掌握一位半加器和一位全加器的功能. 6、掌握根据MSI器件功能表,分析、设计电路的方法 7、掌握用组合可编程器件实现逻辑函数的方法
下列门电路是否接成反相器用,如果能,则画出 连接方式。
& ≥1 =1 =
函数 A B 与 A B 的关系是__ A、相等 B、互为反函数 C、互为对偶 D、以上答案均不正确 逻辑函数 F A BC 的对偶式为_________,反演式为_________ 逻辑函数 A+BC= A、AB B、A+C C、(A+B)(A+C) D、以上答案均不正确
2 .逻辑代数与硬件描述语言基础
掌握逻辑代数的基本定律及规则 掌握逻辑函数的变换 掌握逻辑函数的代数化简法和卡诺图化简法
。 F ABC CD , 选出下列可以使F=0的情况是 A.A=0, BC=1;B.B=1, C=1;C.C=1, D=0; D.BC=1, D=1
F=AB+AC
F=ABC+AC
& ◇
F=AB
已知电路如下。请根据其输入波形,画出输出Y的 波形。
A Bwk.baidu.comC
& C D 1
EN
A B
=1
1
EN
Y
D Y
TTL与或非门中两个与门的输入分别为A、B和C、D,要实现
Y AB
,应将输入端C、D接
。
下列四种门电路中静态功耗最小的是_________ (A)NMOS (B)CMOS (C)TTL (D)ECL
MUX
C 0 1 C D3 D2 W D1 D0 A0 A1 F
B
A
用74HC138和与非门实现上述逻辑表达式, 直接在下图的基础上完成。
Y0 E3 Y1 E2 Y2 E1 74HC138 Y3 Y4 Y5 A0 Y6 A1 Y7 A2
两个2/4线译码器,图中S为使能端,低电平有效。 请合理连接(可附加门),使之构成3/8线译码器 。
根据以下波形,试写出函数Y(A,B,C)的表达式,并用八选一 数据选择器74HC151实现此函数。
C
B
A
Y
E S0 S1
Y 74HC151
S2 D0 D1 D2 D3 D4 D5 D6 D7
4选1数据选择器连接如下图,用逻辑表达式写出输 出F和输入A、B、C三者之间的关系。
第一章
数字逻辑概论
1、掌握常用二——十、二——十六进制的转换
掌握 8421BCD码
2、掌握基本逻辑运算与、或、非的逻辑功能及表达方式。 3、掌握逻辑问题的四种表达方法及其相互转化。 (真值表、表达式、逻辑图、卡诺图)
十进制数3.625的二进制数为_____,十六进制数_____; 8421BCD码为_________ ; 二进制1000对应的典型格雷码为____________; 连续异或2010个1的结果是 。 下列几种说法中错误的是( ) A.任何逻辑函数都可以用卡诺图表示。 B.任何一个逻辑函数的卡诺图是唯一的。 C.同一个卡诺图化简结果可能不是唯一的。 D.卡诺图中1的个数和0的个数相同。 已知X+Y=XY,则 X=Y,该结论正确吗?为什么? 7Bit ASCII码“A”对应的十六进制数为0x41,在串行传输时 当采用偶校验方式时,需增加的校验位P= 下列四个数中最大的数是( ) A.(AF)16 B.(001010000010)8421BCD C.(10100000)2 D.(198)10
逻辑函数化简
代数法
F AC BC BD A(B C) ABCD ABDE
卡诺图
F( A,B,C,D)
(1,2,3,5,7,8,12,13) m
{AB AC 0
F( A ,B ,C ,D )
m ( 0,2,6,8)
3
逻辑门电路
掌握基本逻辑门(与、或、与非、或非、异或门)、三态门、 OD、OC门、传输门的逻辑功能、使用。 掌握CMOS器件与TTL器件在性能上的差别,主要参数。
A B C
设计一个组合逻辑电路,实现以下逻辑功能:
X 1 X 0 00 Y AB X 1 X 0 01 Y A B X 1 X 0 10 Y A B
X 1 X 0 11 时,输出为任意态。
用与非门设计一个组合电路,用来判断输入的四位8421BCD码 A,B,C,D当其值大于或等于3时,输出为1, 反之输出为0。写出逻辑表达式。 注意:只能使用与非门;与非门输入端子的数量不限。
掌握逻辑门的等效符号
三态门的输出状态有_________个,分别为 ____________________。多个三态门输出端连接在一起的 时候,应该注意_________________________。 要实现下图所示的4个TTL门电路输出端所标的逻辑关系, 电路的接法是正确的
A B (A ) +VCC & 1 A B C D F= AB CD A+B A B +VCC 1 F=A+B =1 F=A B A B +VCC (B )
以下描述中,错误的是____。 A.CMOS传输门可以传送模拟信号; B.两个OC门的输出可直接连接,并使用公共上拉电阻; C.两个OD门的输出可直接连接,并使用公共下拉电阻; D.任何门电路的输出信号和输入信号之间都存在时延
普通TTL电路中的三极管作为开关时,工作区域是_________。 A、饱和区和放大区 B、击穿区和截止区 C、放大区和击穿区 D、饱和区和截止区 ___________的输出端可直接相连,且可实现“线与”功能。 A、一般TTL与非门 B、集电极开路TTL与非 C、一般CMOS或非门 D、一般CMOS三态门
数字逻辑电路中的竞争冒险现象是由于__________。 A、电路不是最简 B、电路有多个输出 C、电路中存在延时 D、电路中使用了不同的逻辑门 输出低电平有效的二-十进制译码器,当输入地址信号
A3A2 A1A0 为0110时,输出 Y9Y8Y7 YY0 1
=
。
用与或阵列都可编程的PLA实现上述逻辑,在下图上 完成PLA的与或阵列编程连接关系。
的最小项表达为_____
A、B、C的取值组合有 种,Y=1。
A A A A
A0
A 1
F AB BCD ,对应的卡诺图中,填1的小方格数目为____。
A、B、C、D四队参加比赛。观众甲、乙、丙三人的说法如下: 1) 甲说:C队第一,B队第二 2) 乙说:C队第二,D队第三 3) 丙说:A队第二,D队第四 在不取并列名次的情况下,他们的说法都只说对了一半, 说错了一半,而真实的比赛结果名次为: ___________队第一,____________队第二。