74LS191计数器的简单电路分析实验

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

实验(10)名称:计数器

实验人员:指导老师:

实验地点:实验时间:

一、实验要求及目的

1. 了解计数器的基本原理

2. 掌握集成计数器芯片74LS191工作原理及应用。

二、实验原理

74LS191 为可预置的四位二进制加/减法计数器,其管脚图如图所示:RCO 进位/借位输出端

MAX /MIN 进位/借位输出端

CTEN 计数控制端

QA-QD 计数输出端

U/D 计数控制端

CLK 时钟输入端

LOAD 异步并行置入端

(低电平有效)

74LS191功能表

三、实验步骤

1. 利用同步二进制可逆计数器74LS191接成同步八进制计数器。

实现了显示0~7的八进制计数。

2. 试用二进制计数器74LS191接成24秒倒计时器

电路如图设计:

基本功能的实现方法思路:要实现的功能是当十位数为2时,个位数从4开始倒数计数;当十位数为1、0时,个位数从9开始倒数计数。个位数每到0之后实现置为功能,十位数减一,个位数置9.

数据十位数个位数

24 0010 0100

19 0001 1001

09 0000 1001

可知:个位数上“8”位、“1”位与十位数上的“2”位相反,“4”位与其相同,“2”位恒为0.即U1的A、D端=U2的Qc',U1的C端=U2的Qc端。

但是,此电路的时序是异步逻辑电路,即U2 Qc是U1的下一个置位脉冲到来后的判断依据,所以在U2(十位数)为2时,准备给U1置位的是10~19的数,故U1 ABCD置数应为9;同理,U2为1时,U1 ABCD置数9;U2为0时,U1 ABCD

十位数个位数

0010 1001

0001 1001

可知:最终接法应该如上面电路图所示。最终实现24进制的倒数计数。

四、总结

相关文档
最新文档