高速数字信号处理器系统电源设计

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

高速数字信号处理器系统电源设计

摘要:研究了dsp+fpga高速数字信号处理器系统电源的供电需求,采用了开关电源和线性稳压电源的混合电源系统,解决了高速数字信号处理器系统电源的供电问题。经实际的测试验证表明设计的该系统电源满足各个高速处理模块的供电需求,也表明该系统电源的突出优点是供电电源的高稳定性。

关键词:高速数字信号处理;dsp+fpga;系统电源

中图分类号:tn702 文献标识码:a 文章编号:1009-3044(2013)07-1678-04

1 概述

现代信号处理对信号处理的实时性要求越来越高,实时信号处理系统具有更快的处理速度和更大的数据吞吐率,往往处理器要求达到每秒几十,甚至几百亿次运算,这使得单个处理器无能为力,很多数字波束(dbf)雷达系统中都引入了并行计算系统,采用了多处理器并行处理技术。多处理器并行处理高速数字信号处理板上大部分电路是高速数字电路,电源对逻辑电路影响主要集中在电源的响应带宽和纹波电压上。高速数字逻辑器件在状态转换瞬间需要吸收较大电流,容易导致供电电压下降,电源的带宽足够宽时可以获得更快的反应速度,避免因为电源电压的波动导致的逻辑错误;纹波电压是稳压源电压输出的波动,纹波电压会引起数字信号的边缘抖动,也会造成逻辑误判,因此电源的设计要求带宽宽和纹波电压小。

2 高速数字信号处理器电源设计研究

图1是高速数字信号处理系统设计框图。dsp_a和dsp_b是并行系统的运算核心模块,主要完成并行算法的复杂运算;数据的输入通道有条:gpio口、sfp光纤接头和sata接头,如果前端是a/d 采集模块,通常使用pm1和pm2用作数据输入通道。fpga是系统的数据交换中心,负责控制两个dsp数据的输入输出与数据预处理,系统结构设计适合数据流流水处理方式,又适合并行分布式处理,同时支持扩展多个处理板。

目前直流稳压电源根据调整管的工作状态来分主要有两种,一种是线性稳压电源,一种是开关稳压电源。线性直流稳压电源调整管工作在线性状态下,调整管可以看成是一个连续可变的电阻,当输出电压偏离了设定电压时,反馈回路便调整管子的电阻,使得输出电压维持在一个稳定电压值上,而不会受到负载变动的影响。线性电源的输出电压比输入电压低,具有反应速度快、输出纹波小、工作噪声低的特点,但是效率比较低,而且发热量大,会间接增加系统的热噪声,因此线性电源比较适合小电流、输入输出压差小的应用场合。

开关电源的调整管不是工作在线性状态下,而是工作在饱和态和截止态。开关电源常用脉冲方式控制调整管的开关状态,调整方式有脉宽调制和频率调制两种,脉宽调制方式控制调整管的脉冲信号频率不变,通过调节脉冲信号的脉宽来维持输出电压的稳定。频率调制方式主要是通过改变脉冲信号的频率来维持输出电压稳定。直

流开关电源效率远比线性电源高,通常达到70%以上,具有发热量少,稳压范围宽、稳压精度高的特点,已被广泛应用于各种电子设备。系统设计大电流工作电压采用开关电源提供[2][3]。

fpga的中的rocketio mgt收发模块和pci-e都有高速的差分收发器,两者对电源的噪声非常敏感,因此在实际设计中采用了线性稳压设计,以期降低电源噪声(纹波)所带来的影响。利用3.3v

作为输入,经过uc385-adj分别产生mgt1.2v、mgt1.5v和mgt2.5v 3组专门用于rocketio mgt模块的低噪声电源。fpga配置芯片的核电压1.8v所需电流较小,因此采用线性稳压芯片ams1117-18实现,以减少占用pcb面积。图2是系统的电源结构图。

adsp-t201有严格的上电顺序,vddcore可以先于vdddram和vddio上电,也可以后于vdddram和vddio上电,但vdddram必须要在vddio上电之后才能供电,所以必须设计上电顺序控制电路,图3为本设计采用的上电顺序控制电路。由于内部有上电保护锁存器,外设的电压必须要在vddio上电后才可以供电,系统设计上电顺序依次是1.2v、2.5v、3.3v,vdddram所需的1.6v电压由3.3v 经过uc385-adj稳压所得。

除了提供稳定的电压外,系统设计需要在各个芯片的每个电源脚尽可能放置一个退耦电容,对于普通的逻辑芯片,采用10~100nf 的陶瓷电容,对于dsp、fpga和pci-e接口控制器每个电源引脚需要在尽可能靠近引脚的地方混合使用1nf和10nf的陶瓷电容放置。而对于dsp的锁相环逻辑电源引脚、pci-e接口控制器的锁相环电

源引脚以及fpga的rocketio mgt模块的各个电源引脚要加上一个lc滤波器,以减少噪声的影响。

3 系统电源需求分析 [22,24,32,36]

电源设计首先要估算板上器件所需要消耗的电流,按照最大功率并且保持20%的功率裕度原则设计。板上功耗较大的器件有dsp、fpga、pci-e接口控制器。

adsp-ts201正常工作需要3组电源分别给核心电压、锁相环、片上dram和io口供电,工作电流会随着频率的提高而线性增加,也会随着环境温度升高而增加。 dsp工作电流主要由静态电流和动态电流两部分构成,其1.2v核心电压vdd的电流消耗可以表示为:[idd=idd-dynamic+idd-static+idd-analog] (1)

[idd-dynamic]为核心动态电流,最大值达4.381a,[idd-static]为静态电流,最大值为320ma,[idd-analog]为dsp锁相环电路逻辑所需电流,大小为55ma。根据公式(1)可以计算到单个dsp的[idd]电流最大值为4.756a 。dsp片上dram所需的电流相对较小,在600mhz主频下工作时,idd_dram典型值为280ma,最大值为430ma,因此得idd_dram(max)为430ma。

dsp的io电流idd_io由外部总线接口电流idd_io_ep和高速链路口电流idd_io_link两部分构成。外部总线接口电流idd_io_ep 是总线接口静态电流和动态电流之和,其中总线接口静态电流为

7ma,动态电流与总线工作频率有关,当总线工作时钟为100mhz时动态电流大小为38ma,因此得外部总线接口电流的最大值为

相关文档
最新文档