数字电子技术自测练习第5章PPT课件
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
单项选择题 ( )。
A 二进制计数器பைடு நூலகம்
√
B 十进制计数器 ×
C 环形计数器
×
D 扭环形计数器 ×
分析提示
n 个触发器构成的n 位二进制计数器, 2n 个状态全部为有效 状态,不存在无效状态。
14
数字电子技术
第 5 章 时序逻辑电路
单项选择题
14、下列状态中,不是 4 位扭环形计数器输出状态的是
( )。
D 2n − 1
×
分析提示
n 位扭环形计数器,由 n 个触发器构成,共有 2n 个状态,
有效状态数 = 2n ,无效状态数 = 2n −2n 。
11
数字电子技术
第 5 章 时序逻辑电路
单项选择题
11、4个触发器构成的8421BCD码计数器,其无关状态的个数为( ) 。
A 6个
√
B 8个
×
C 10 个
单项选择题 ( )。
√
C 8 进制
×
D 2 进制
×
分析提示
n 位扭环形计数器,由 n 个触发器构成,有效状态数 = 2 n 。 计数器的进制数 = 有效状态数 。
9
数字电子技术
第 5 章 时序逻辑电路
9、 4 位环形计数器中,无效状态的个数为
A 4个
×
B 12 个
C 8个
×
D 0个
单项选择题 ( )。
数字电子技术自测练习
第 5 章 时序逻辑电路
单项选择题 填空题
1
数字电子技术
第 5 章 时序逻辑电路
1、时序逻辑电路在结构上
A 必须有组合逻辑电路
×
B 必须有存储电路
√
C 必有存储电路和组合逻辑电路 ×
D 以上均正确
×
单项选择题 ( )。
分析提示
根据时序逻辑电路任一时刻的输出信号,不仅取决于该时刻 的输入信号,还与输入信号作用前电路所处的状态有关的功能特 点,在结构上必须有存储电路记忆电路以前所处的状态。
5
数字电子技术
第 5 章 时序逻辑电路
5、由 n 个触发器构成的计数器,最多计数个数为
A n个
×
B n2
C 2n 个
×
D 2n 个
单项选择题 ( )。
× √
分析提示
每个触发器 Q 端有 0、1 两种可能状态, n 个触发器有 2n 种 可能的状态,最多计数个数为 2n 个 。
6
数字电子技术
第 5 章 时序逻辑电路
6、若构成一个十二进制计数器,所用触发器至少
A 12 个
×
B 3个
C 4个
√
D 6个
单项选择题 ( )。
× ×
分析提示
进制数 N = 12,设触发器的个数为n,按 N ≤2n 关系计算n , 并取最小整数, n = 4。
7
数字电子技术
第 5 章 时序逻辑电路
7、 3位移位寄存器组成的环形计数器,其进制数为
×
B 十进制计数器 ×
C 环形计数器
×
D 扭环形计数器
√
分析提示
扭环形计数器在状态转换时,每次只有一位触发器的状态发 生变化。如 3 位扭环形计数器的状态图为:
Q1 Q2 Q3
100 110 111 011 001 000
13
数字电子技术
第 5 章 时序逻辑电路
13、下列计数器中,不存在无效状态的是
√ ×
分析提示
n 位环形计数器,由 n 个触发器构成,共有 2n 个状态,
有效状态数 = n ,无效状态数 = 2n − n 。
10
数字电子技术
第 5 章 时序逻辑电路
单项选择题
10、 n 位触发器构成的扭环形计数器,其无效状态 的个数为 ( ) 。
A 2n − n
×
B 2n − 2n
√
C 2n
×
A 0000
×
B 1000
×
C 0010
√
D 0001
×
分析提示
扭环形计数器在状态转换时,每次只有一位触发器的状态发 生变化。4 位扭环形计数器的状态图为:
Q1Q2Q3Q4 1000 1100 1110 1111
0000 0001 0011 0111
15
数字电子技术
第 5 章 时序逻辑电路
单项选择题
A 6 进制
×
B 8 进制
C 4 进制
×
D 3 进制
单项选择题 ( )。
× √
分析提示
n 位环形计数器,由 n 个触发器构成,有效状态数 = n 。 计数器的进制数 = 有效状态数 。
8
数字电子技术
第 5 章 时序逻辑电路
8、 3位移位寄存器组成的扭环形计数器,其进制数为
A 3 进制
×
B 6 进制
按各电路的连接方式,求出驱动方程 并代入特性方程 。
4
数字电子技术
第 5 章 时序逻辑电路
单项选择题
4、从0开始计数的N进制增量计数器,最后一个计数状态为 ( ) 。
AN
×
B N-1
√
C N+1
×
D 2N
×
分析提示
从0开始计数的N进制增量计数器,其计数状态依次是0、1、 2、…、 N-1 ,共 N 个计数状态。
各触发器的时钟条件:CP1 ↑= CP↑, CP2 ↑= Q1↑, CP3 ↑= Q2↑
触发器具备时钟条件时按状态方程改变状态,不具备时钟条
件时状态不变。
各触发器的初始状态 :Q3nQ2nQ1n 110
CP1 ↑,使
Q n 1 1
n
Q1
0
1,Q1 变化
为
0
→
1,出现上升沿,
Q1 ↑,使
×
D 不定
×
分析提示
8421BCD码计数器为十进制计数器,有效状态数为10个, 4个 触发器共有 24 = 16 个状态,无效状态数 = 16−10 = 6个。
12
数字电子技术
第 5 章 时序逻辑电路
单项选择题
12、下列计数器中,每次状态转换时只有一位触发器的状态发生变化
的是
( )。
A 二进制计数器
15、异步计数器如图示,若触发器当前状态Q3 Q2 Q1为110,则在时
钟作用下,计数器的下一状态为
( )。
Q1
Q2
Q3
A 101 √
1D CP
_
C1 Q1
1D _
C1 Q2
1D _
C1 Q3
B 111 × C 010 ×
分析提示
D 000 ×
各触发器的状态方程:Qin1
n
Qi
,i = 1, 2, 3
3
数字电子技术
第 5 章 时序逻辑电路
单项选择题
3、图示各逻辑电路中,为一位二进制计数器的是
Q
Q
Q
Q
( )。
C1 1D
A
CP
√
_
Q
Q
C1
C
× 1J 1K
CP
C1 1D
B
CP
×
_
Q
Q
C1
D
× 1J 1K 1 CP
分析提示
一位二进制计数器的状态方程为
Q n 1
n
Q
每作用1个时钟CP 信号,状态变化1次。
2
数字电子技术
第 5 章 时序逻辑电路
单项选择题
2、同步时序逻辑电路和异步时序逻辑电路的区别在于异步时序逻辑
电路
( )。
A 没有触发器
×
B 没有统一的时钟脉冲控制 √
C 没有稳定状态
×
D 输出只与内部状态有关
×
分析提示
异步时序逻辑电路在结构上,各触发器的时钟端不接到同一 个时钟信号上,没有统一的时钟脉冲控制,状态变化时不和时钟 脉冲同步 。