数模混合仿真基本流程.
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数/模混合仿真基本步骤
1、输入命令“ which verilog.vmx” ,参看仿真所需的“ verilog.vmx ”文件是否存在, “ which icfb” ,查看所需的系统文件是否存在;
2、在需要进行仿真的文件目录下启动 icfb ,将系统中模拟电路部分电路结构做成 symbol , 数字电路部分用 verilog 编写,做成 view 名称为“ functional ”的模块;
3、除了有 schematic view之外,增加 config view :library manager → file → new → cell view →
如图填写后,点击 ok
弹出对话框
点击 use template ,弹出对话框
在 name 选项中选择 spectreVerilog ,点击 ok ,关闭 new configuration 对话框,在new configuration 对话框中,将 view 名称改为 schematic ,如图
保存后关闭对话框;
4、开始仿真时关闭双击 config ,弹出对话框
一般按照默认值,只显示 schematic ,不显示 config ,点击
ok
5、在弹出的 schematic 对话框中, tool → analog environment→ set up→simulator/directory/host
,弹出对话框
将 simulator 改为如图, ok ; schematic 中将出现 mixed signal
选项,点击该选项,
下拉菜单中出现三个选项, 其中 display partition选项中可选择显示模拟信号线, 数字信号线、
或混合信号线;
interface elements选项中的 library 选项,应根据工艺条件与设计要求填写相关的A → D 、D → A 相关信息,如信号上升、下降时间,模拟信号向数字信号转换的高低电平等;
6、填写完毕后关闭该对话框,在 design environment对话框中, set up → model library中填写工艺模型文件(与模拟电路仿真相同 ,开始进行仿真(后与模拟电路仿真相同。