数字逻辑电路基础思考题及解析
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
数字逻辑电路基础思考题解答
1.1思考题
1.电子技术中模拟信号和数字信号有何不同?数字电路具有哪些特点?
答:模拟信号在时间上和幅值上都是连续变化的,数字信号在时间上和幅值上都是离散的;数字电路被传递和处理的信号只有“0”和“1”两种逻辑状态,因此数字电路的抗干扰能力强、结构简单、便于集成化、系列化生产,且使用方便、可靠性高、价格低廉。
2.数字电路按集成度的不同是如何进行分类的?
答:数字电路的集成度标志着集成电路的水平,按照集成度的大小集成数字电路可分为小规模集成电路SSI(集成度通常为1~10门/片),中规模集成电路MSI(集成度通常为10~100门/片),大规模集成电路LSI,(集成度通常为100~1000门/片),超大规模集成电路VLSI的集成度已达10万门/片,甚至突破了300万门/片。
3.何谓脉冲?什么是脉冲宽度?
答:在短时间内突变,随后又迅速返回其初始值的物理量称之为脉冲。
脉冲持续的时间t p称为脉冲宽度。
1.2思考题
1.为什么说十进制和二进制之间的转换是各种数制之间转换的关键?你对十进制转换成二进制的方法熟悉吗?
答:各种计数制转换为十进制相对比较简单,应用按位权展开求和的方法即可实现。
而把人们熟悉的十进制转换为二进制时,较为麻烦,但是若先把十进制数转换为二进制数,然后再转换为八进制或十六进制时就变得简单化了。
所以,掌握十进制和二进制之间的转换十分必要,也非常关键。
十进制转换为二进制时,整数部分的转换用除2取余法,小数部分的转换用乘2取整法。
2. 何谓代码?代码是用哪种进制数表示的?
答:数码本身没有数量大小的含义,只是表示不同事物的代号而已,这时我们把这些数码称之为代码。
代码通常采用二进制数表示。
3. 完成下列数制的转换
(1)(256)10=()2=()16
(2)(B7)16=()2=()10
(3)(10110001)2=()16=()8
解:(1)(256)10=(100000000)2=(100)16
(2)(B7)16=(10110111)2=(183)10
(3)(10110001)2=(B1)16=(261)8
4. 将下列十进制数转换为等值的8421BCD码。
(1)256 (2)4096 (3)100.25 (4)0.024
答:(1)256等值的8421BCD码为:001001010110
(2)4096等值的8421BCD码为:0100000010010110
(3)100.25等值的8421BCD码为:000100000000.00100101
(4)0.024等值的8421BCD码为:0000.000000100100
5,写出下列各数的原码、反码和补码
(1)[-48] (2)[-86]
答:(1)[-48]原=1 0110000B;[-48]反=1 1001111B;[-48]补=1 1010000B。
(2)[-86]原=1 1011110B;[-86]反=1 0100001B;[-86]补=1 0100010B。
1.3 思考题
1.逻辑变量和普通代数变量有何不同?
答:用字母表示其值可以变化的量称为变量。
在普通代数中,变量的取值可以是任意实数,具有数量的概念;而逻辑代数是一种二值代数系统,其取值只有0和1两种,且这两种取值没有数量的概念,仅表示两种不同的、相互依存且对立的逻辑状态。
2.什么是逻辑?何谓正逻辑?何谓负逻辑?
答:由二值变量所构成的因果关系称“逻辑”关系。
在二值变量的逻辑关系中,如果把“是”、“真”、“高”、“有”、“通”用逻辑“1”表示,把“非”、“假”、“低”、“无”、“断”用逻辑“0”表示时,是“正逻辑”的表示方法,反之为负逻辑。
3.逻辑关系常用的表示方法有哪些?
答:逻辑关系常用的表示方法有:逻辑函数式、逻辑真值表、逻辑图。
1.4 思考题
1.为什么说逻辑等式都可以用真值表来证明?
答:逻辑真值表具有唯一性。
由于逻辑等式两端的逻辑函数相等,相等的逻辑函数必定具有相同的真值表。
所以说逻辑等式都可以用真值表来证明。
2.求逻辑函数的反函数可采用什么方法?
答:求逻辑函数的反函数可以采用反演规则。
也可以直接利用逻辑代数中的基本定律和
公式求反函数;当然还可以通过真值表来求。
3.逻辑代数中有哪些重要规则?试述代入规则的内容。
答:逻辑代数中的重要规则有代入规则、反演规则和对偶规则三种。
代入规则的内容:对于任一个含有变量A 的逻辑等式,可以将等式两边的所有变量A 用同一个逻辑函数替代,替代后等式仍然成立。
1.5 思考题
1. 逻辑代数的运算应遵循的规则有哪些?
答:逻辑代数的运算应遵循的规则有代入规则、反演规则和对偶规则三种。
2. 用代数法化简下列逻辑函数表达式
(1)
(2)
(3)
(4)
(5)
(6)
答:(1
(2
(3
(4
(5
(6
3. 你能说出两变量、三变量、四变量的最小项个数吗?若有n 个变量,其最小项数又为多少呢?
答:两变量的最小项有22=4个;三变量的最小项有23=8个;四变量的最小项有24=16个。
若有n 个变量,其最小项数为2n 个。
4. 将写成为最小项表达式。
5. 将化为最简与或式。
C B ABC F +=)B A B A F +=BC C A AB F ++=A C B ABC
D F ++=CD D C D C D C F +++=A C B A BD A F ++=)(C B C B A B A F ++=AC A C AB F ++=
6. 用卡诺图化简下列逻辑函数
(1)
(2)
解:卡诺图略(1
(2
7. 充分利用无关项化简下列逻辑函数
(1)
(2) 解:卡诺图略。
(1
(2
2.1 思考题 1.半导体二极管导通和截止时各有什么特点?其开关条件是什么?和理想开关相比,半导体二极管做为开关管主要缺点有哪些?
答:由二极管的正向特性可知,当正向电压大于门槛电压U T 时,二极管导通,二极管导通时正向电阻很小,因此正向电流急剧增长,此时的二极管相当于一个具有U T 压降的闭合状态的电子开关;相当于开关闭合;当二极管两端电压小于门槛电压U T 时,二极管截止,截止状态下二极管呈现很大的电阻,电流基本不能通过而约等于0,截止状态下的二极管相当一个断开的电子开关。
理想开关的通、断不需要时间,可以瞬间完成,而二极管的开通时间较短,可以忽略,但关断需要时间,由此限制了二极管的开关速度。
2.双极型晶体管的开关条件是什么?为什么说晶体管饱和越深,其开关速度越慢?采取什么措施可提高晶体管的开关速度?
答:双极型晶体管作为电子开关主要工作在输出特性的截止区和饱和区。
当晶体管处于饱和状态时,相当于一个闭合的电子开关;晶体管工作在截止状态时,相当于一个断开的电子开关。
晶体管工作在开关状态时,其内部电荷的建立与消散都需要一定的时间,因此,当BC C B A D ABC C B A F ++++=)()131265410()(,,,,,,、、、∑=m D C B A F ∑∑+=)13,7,6,5()15,14,12,11,9,4,3,1(),,,(d m D C B A F ∑∑+=
)14,11,10,6,3,2()13129410(),,,(d m D C B A F ,,,,,
晶体管饱和越深,开通和关断时间就会越长,开关速度就越慢。
若要提高晶体管的开关速度,必须降低晶体管的饱和深度,加速基区存储电荷的消散。
3.MOS管的开关条件是什么?和双极型晶体管相比较,哪一种开关管的开关特性更好?速度更快?为什么?
答:MOS管用做开关元件使用时,应工作在其输出特性曲线上的恒流区和截止区。
当MOS管栅极与源极之间的电压U GS>U T时,MOS管导通,相当一个闭合的电子开关;当MOS
管的U GS小于开启电压U T时,MOS管截止,相当一个断开的电子开关。
和双极型晶体管相比较,双极型晶体管的开关特性更好,速度更快。
因为,MOS管的导通电阻比双极型晶体管
的饱和导通电阻大得多,漏极电阻R D也比集电极电阻R C大,所以无论是MOS管的开通时间
还是其关断时间,都比双极型晶体管的时间长。
2.2 思考题
1.分立元件构成的基本逻辑门中,与门电路和或门电路突出的不同点是哪些?原理分析
的方法相同吗?
答:分立元件构成的基本逻辑门中,突出的不同点是:与门电路中是正电源,各输入端
与二极管阴极相连;或门电路中是负电源,各输入端与二极管阳极相连。
原理分析的方法相同。
2.三种基本的逻辑门有哪些?试述它们的逻辑功能。
答:三种基本的逻辑门有与门、或门和非门。
与门逻辑功能:输入有0,输出为0;输入
全1,输出为1。
或门逻辑功能:输入有1,输出为1;输入全0,输出为0。
非门逻辑功能:输
入为0,输出为1;输入为1,输出为0。
3.双极型晶体管构成的反相器电路可作为非门使用,MOS管反相器能否做为非门?
答:双极型晶体管构成的反相器和MOS管构成的反相器都能做为非门使用。
2.3 思考题
1.TTL与非门如有多余输入端能不能与“地”相接?TTL或非门如有多余输入端能不
能与5V电源相接或悬空?
答:TTL与非门多余的输入端不能与“地”相接,但可以与5V电源相接或悬空处理。
2.试述图腾结构的TTL与非门和OC门的主要区别是什么?
答:OC门与普通TTL与非门的主要区别有以下两点:①没有VT3和VT4组成的射极跟随器,VT5的集电极是开路的。
应用时应将VT5的集电极经外接电阻R C接到电源口V cc和输出端
之间,这时才能实现与非逻辑功能。
②普通TTL与非门的输出是图腾结构的推挽输出,输出
电阻很小,不允许将两个或两个以上的普通TTL与非门的输出端直接连接在一起。
但是OC 门的输出端子则可以直接并接在一起,从而实现“线与”的逻辑功能。
3.三态门和普通TTL与非门有什么不同?主要应用在什么场合?
答:三态门是在普通TTL与非门的基础上,加上使能控制信号和控制电路构成的。
三态门除具有与非功能的高电平、低电平,还有第三种状态高阻态。
三态门主要应用在总线结构中:做成单输入、单输出的总线驱动器,并且输入与输出有同相和反相两种类型。
在实用技术中三态门还可用做多路开关和用于信号双向传输。
4.何谓“线与”?哪一种逻辑门能实现“线与”逻辑?
答:将几个集电极(或漏极)开路的逻辑门输出线连接在一条输出线上,通过一只上拉电阻,在不增加任何器件的情况下,形成“与逻辑”关系,这种连接方式称为“线与”。
OC 门(或OD门)可实现“线与”逻辑。
5.试通过实验记录。
用内阻为20kΩ/V的万用表测量74LS00集成芯片中的一个门,在下列各种情况下:
(1)其它输入端悬空;
(2)其它输入端接5V电源;
(3)其它输入端有一个接地;
(4)其它输入端有一个接0.3V。
测量该集成逻辑门上一个悬空输入端的电压,观察测量值为多少V?
答:根据实际测量填写。
2.4 思考题
1.CMOS反相器、CMOS漏极开路的OD门和CMOS三态门,它们的输出端可以并联使用吗?为什么?
答:CMOS反相器的两个管子为推挽输出工作方式,通常不能把它们的输出端并联使用。
因为,当几个CMOS反相器的转换速度不完全一致时,在转换瞬间会出现一个输出端上导通,另一个输出端下导通的情况,将导致电源短路。
CMOS漏极开路的OD门和CMOS三态门的输出端不存在上述情况,可以并联使用。
2.CMOS传输门具有哪些用途?
答:CMOS传输门不但可以实现数据的双向传输,经改进后也可以组成单向传输数据的传输门,利用单向传输门可以构成传送数据的总线;当传输门的控制信号由一个非门的输入和输出来提供时,又可构成一个模拟开关。
3.CMOS集成电路具有什么特点?
答:CMOS集成电路的特点:①CMOS集成电路的静态功耗非常小,通常只有几个μW,即使是中规模集成电路,其功耗也不会超过100μW,因此使用CMOS集成门制作的设备成本低。
②CMOS电路集成度高,由于只有多子导电,所以热稳定性好、抗辐射能力强。
③CMOS电路的电源电压允许范围宽。
如CMOS4000系列的电源电压约在3~18V,HCMOS集成电路为2~6V,十分方便于电路电源电压的选择。
④CMOS电路的逻辑摆幅大。
V OL=0V,V OH≈V DD。
⑤输入阻抗极高,通常可达108Ω。
⑥CMOS电路的噪声容限最大可达电源电压的45%,最小不低于电源电压的30%,而且随着电压的提高而增大,因此抗干扰能力强,适合于特殊环境下工作。
⑦扇出能力强。
所谓扇出系数是指能带同类门电路的个数。
低频时CMOS门电路几乎不考虑扇出能力问题;高频下扇出系数与工作频率有关。
4.为什么说CMOS集成电路比TTL集成电路的静态功耗低?抗干扰能力强?
答:TTL集成电路中晶体管的PN结存在一定的功耗,且两种载流子同时参与导电,其中少子受温度影响较大,抗干扰能力相对差。
CMOS集成电路采用MOS管,且都是互补结构,所以电源向电路提供的电流极小,电路的功率损耗很低,被称为微功耗电路。
而且,MOS管只有多子参与导电,不受温度变化的影响,因此抗干扰能力强。
5.如将CMOS与非门、或非门和异或门作反相器使用,输入端应如何连接?
答:如将CMOS与非门、或非门和异或门作反相器使用,则CMOS与非门和异或门闲置的输入端接高电平或悬空;或非门闲置输入端接地(低电平),便能作反相器使用。
2.5 思考题
1.用CMOS4000系列门电路驱动TTL负载门时,为了满足TTL负载门较大电流的需求,通常可采用什么方法解决?
答:用CMOS4000系列CMOS电路驱动74系列TTL电路时,若它们的电源电压相等,则CMOS4000系列可直接驱动TTL门,不需另加接口电路,仅按电流大小计算出扇出系数即可。
为了满足TTL负载门较大电流的需求,通常可采用将同一芯片上的多个CMOS与非门并联使用,以增大输出电流。
2.TTL门电路驱动CMOS门电路时,如果电源不兼容时,通常采用什么方法解决兼容问题?
答:当TTL门电路驱动CMOS门电路时,如果电源不兼容,可在TTL电路的输出端和CMOS
电路的输入端之间接一个上拉电阻R P,以解决兼容问题。
3.1 思考题
1.组合逻辑电路的基本单元是什么?组合逻辑电路有什么共同特点?
答:组合逻辑电路的基本单元是门电路,组合逻辑电路的共同特点是:任何时刻的输出仅仅取决于该时刻电路的输入,与电路原来的状态无关。
即组合逻辑电路不具有记忆性。
2.组合逻辑电路结构上有何特点?
答:组合逻辑电路结构上的特点:电路全部由逻辑门电路组合而成;只有从输入到输出的正向传输,没有输出与输入之间的反馈通道;电路中不包含记忆单元。
3.组合逻辑电路常用的表示方法有哪些?其中最常用的是哪种方法?
答:组合逻辑电路常用的表示方法有逻辑函数式、逻辑真值表、波形图和逻辑电路图。
其中最常用的表示方法是逻辑函数式和逻辑电路图。
4.试述组合逻辑的分析步骤。
答:组合逻辑电路的一般分析步骤如下:
①根据已知逻辑电路图,分别用符号注明各级门的输出;
②从组合逻辑电路的输入端至输出端,逐级写出逻辑函数式,最后用一个逻辑函数式统一表示;
③用公式法或卡诺图法对的写出的逻辑函数式进行化简,得到最简逻辑表达式;
④根据最简逻辑表达式,列出相应的逻辑电路真值表(如果最简逻辑表达式一眼即可看出其电路功能,这一步即可省略);
⑤根据真值表找出电路输出与输入之间的关系,总结出电路的逻辑功能,以理解电路的作用。
3.2 思考题
1.试述组合逻辑电路的设计步骤。
答:组合逻辑电路应该遵循的基本设计步骤如下:
①根据给出的条件和最终实现的功能,进行逻辑抽象:确定输入变量和输出变量数目,用相应字母表示出来,其次用0和1各表示一种状态,由此找出逻辑变量和逻辑函数之间的逻辑关系。
②列出真值表。
③根据真值表写出组合逻辑电路的逻辑表达式,并进行化简。
④根据最简逻辑表达式画出相应组合逻辑电路的逻辑图。
2.试用与非门设计一个三变量的判奇电路。
略。
课件上有。
3.3 思考题
1.何谓编码?编码器的主要功能是什么?一般编码器的编码信号为什么相互排斥?
答:将具有特定意义的信息编成相应二进制代码的过程称为编码。
实现编码功能的电路称为编码器。
编码器的主要功能是赋予一系列二进制数码某一固定含义,用来表示各种指令和信息,实现数字化。
一般编码器在同一时刻只能对一个请求编码的信号进行编码,否则,输出二进制代码会发生混乱,所以,一般编码器的输入编码信号是相互排斥的。
2.何谓译码?目前用于数字逻辑系统中的显示器件主要有哪些类型?
答:将具有特定意义的二进制代码转换成相应信号输出的过程称为译码。
目前用于数字逻辑系统中的显示器件主要有半导体显示译码器LED、液晶显示器LCD。
3.译码器的输入量是什么?输出量又是什么?译码器和编码器的主要区别在哪里?
答:译码器的输入量是二进制代码,输出量是人们熟悉的十进制数码或特定信息的编码。
译码器的编码器的主要区别是它们的输入和输出量相反,工作过程互逆。
4.什么叫数据选择器?它有何用途?
答:能够实现从多路数据中选择一种进行传输的电路叫做数据选择器。
数据选择器的用途就是将多路数据进行远距离的传输时,把多个数据通道共用一条传输线对信息进行传送。
5.什么叫数据分配器?举例说明如何用译码器来做数据分配器?
答:数据分配是数据选择的逆过程。
根据地址信号的要求,将一路数据分配到指定输出的通道上的组合逻辑电路称为数据分配器。
将译码器的使能端S A作为数据分配器的数据输入端,另外两个使能端S B S C连在一起接地,以A2A1A0作为地址信号输入端时,则译码器便可作为一个数据分配器使用。
6.什么叫数值比较器?对二进制数值大小的比较,为什么要从高位到低位逐位进行比较?
答:数字电路中实现比较操作的电路叫作比较器,数字比较器的输入是要进行比较的二进制数码,输出是比较结果。
二进制数值大小的比较,必须自高而低地逐位比较,而且只有在高位相等时,才需要对低位继续进行比较。
7.什么叫半加器?什么叫全加器?它们的特点有什么不同?
答:只考虑本位两个二进制数相加,而不考虑来自低位进位数相加的运算电路称为半加
器。
将两个多位二进制数相加时,除考虑本位两个二进制数相加外,还应考虑相邻低位来的进位数相加的运算电路,称为全加器。
特别的不同处主要是半加器不考虑来自低位的进位数,全加器则考虑相邻低位来的进位数。
3.4 思考题
1.什么叫竞争?什么叫冒险?产生的原因是什么?
答:在组合逻辑电路中,不同信号经过不同长度的导线和不同级数的逻辑门电路而到达另一个门的输入端的时刻有先有后,这种现象称为竞争。
因逻辑门的输入端有竞争而导致输出端出现不应有的尖峰干扰脉冲,这种现象称为冒险。
竞争现象是由组成组合逻辑电路的各种门存在传输延迟时间引起的。
2.消除竞争冒险主要有哪些方法和措施?
答:消除竞争冒险的方法有修改逻辑设计、增加与项,输出端并联滤波电容,或引入选通电路等。
4.1 思考题
1.触发器和门电路有何联系和区别?在输出形式上有何不同?
答:触发器是时序逻辑电路的基本单元,门电路是组合逻辑电路的基本单元。
触发器是由门电路构成的,具有记忆功能,而门电路没有记忆功能。
在输出形式上门电路的输出只有一个,而触发器则具有一对互非的输出。
2.基本RS 触发器通常有几种构成方式?最常用的构成方式是哪一种?
答:基本RS 触发器通常有两种构成方式,用两个与非门交叉组合构成,也可以用两个或非门交叉组合构成。
最常用的构成方式是用两个与非门交叉组合构成。
3.由两个与非门构成的基本RS 触发器,有几种功能?约束条件是什么?
答:由两个与非门构成的基本RS 触发器具有置1功能、置0功能和保持功能,约束条件是两个输入端不能同时为低电平。
4.能否写出两个或非门构成的基本RS 触发器的逻辑功能及约束条件?
答:两个或非门构成的基本RS 触发器的逻辑功能也是具有置1功能、置0功能和保持功能。
其约束条件是两个输入端不能同时为高电平。
4.2 思考题
1.钟控RS 触发器中的和在电路中起何作用?触发器正常工作时这两个端子应该如何处理? D R D S
答:钟控RS 触发器中的和在电路中的作用是直接置0或直接置1.触发器正常工作时,这两个端子应该悬空处理。
2.钟控RS 触发器两个输入端的有效态和两个与非门构成的基本RS 触发器的有效态相同吗?区别在哪里?
答:不同。
区别是钟控RS 触发器两个输入端是高电平有效;而由与非门构成的基本RS 触发器的输入端是低电平有效。
3.何谓“空翻”?造成“空翻”的原因是什么?“空翻”和“不定”状态有何区别? 答:一个CP 脉冲为1期间触发器发生多次翻转的情况称为空翻。
电平触发方式的钟控RS 触发器,其导引门是简单的组合逻辑门,没有记忆功能,这是造成空翻现象的直接原因。
空翻与不定不同,空翻是不定的原因,不定态是空翻现象的结果。
4.你能根据电路图说出在CP=0期间触发器为何状态不变的道理吗?
答:根据课本图4.6可知,CP=0期间,门3和门4都是有0出1,门1和门2无论原来状态如何,均保持原来的状态不变,即触发器为保持功能。
4.3 思考题
1.主从型JK 触发器的主触发器包括几个逻辑门?在什么情况下触发工作?何种情况下被封锁?属于哪种触发方式?
答:主从型JK 触发器的主触发器包括四个逻辑门,当CP 为1时触发工作,当CP=0时被封锁,属于电平触发方式。
2.主从型JK 触发器的从触发器包括几个逻辑门?在什么情况下触发工作?何种情况下被封锁?属于哪种触发方式?
答:主从型JK 触发器的从触发器包括四个逻辑门,当CP 下降沿到来时从触发器触发工作,其余情况下均被封锁,属于边沿触发方式。
3.试默写出JK 触发器的特征方程式和功能真值表。
答:略
4.JK 触发器具有哪些逻辑功能?
答:JK 触发器具有的逻辑功能:置0、置1、保持、翻转。
5.主从型JK 触发器能够抑制“空翻”现象,具体表现能说出来吗?
答:主从型JK 触发器能够抑制“空翻”现象,具体表现在从触发器为边沿触发方式。
4.4 思考题
D R D S
1.D触发器的基本结构组成分哪两大部分?为什么说D触发器可以有效地抑制“空翻”现象?
答:D触发器的基本结构组成分为导引门和钟控RS触发器两大部分。
维持阻塞型D触
发器的输出状态只取决于时钟脉冲触发边沿到来前控制信号D端的状态,利用电路内部的
反馈实现边沿触发,因此可有效地抑制空翻。
2.如何解释维持阻塞D触发器的“维持”和“阻塞”?
答:维持阻塞D触发器的状态在CP上升沿到来前总是维持原来的输入信号D作用的
结果,而输入信号的变化在CP上升沿到来时被有效地阻塞掉了,这正是维持阻塞型D触发
器名称的由来。
3.你能默写出D触发器的特征方程式和功能真值表吗?
答:略
4.在逻辑图符号中,你是如何区别出某触发器是“电平”触发还是“边沿”触发的?
又是如何判断某触发器输入端是高电平有效或是低电平有效的?
答:逻辑图符号中,带有三角标志为边沿触发,不带三角标志的为电平触发;输入端为
非状态时为低电平有效,输入端为原函数则为高电平触发。
4.5 思考题
1.T触发器的逻辑功能有几种?分别是哪些功能?
答:T触发器的逻辑功能有两种:保持和翻转。
2.试述T´触发器的逻辑功能,哪些触发器可以构成T´触发器使用?
答:T´触发器的逻辑功能只有一种:翻转功能。
JK触发器的两个输入端连在一起且恒
输入1,就可以构成T´触发器。
5.1 思考题
1.如何区分同步时序逻辑电路和异步时序逻辑电路?
答:时序逻辑电路中的各位触发器受同一时钟脉冲控制时,它们状态变化同步,称为同
步时序逻辑电路;若各位触发器时钟脉冲不同,则它们的状态变化不同步,称为异步时序逻
辑电路。
2.你能正确判断出什么是米莱型时序逻辑电路和莫尔型时序逻辑电路吗?
答:当时序逻辑电路除存储电路的输出信号外,还有组合逻辑电路的输出信号,这类电
路称为米莱型;如果电路中仅包含由触发器组成的存储电路而没有组合逻辑电路部分时,电
路类型为莫尔型时序逻辑电路。