电磁兼容技术报告
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
任何一个电子设备、分系统、系统以至复杂的系统工程,要能达到设计的指标和正常运行,只考虑电性能的设计是不够的,还必须同步进行EMC设计。否则,在产品定型或系统组建后再发现电磁兼容问题,将会带来许多麻烦,甚至不可挽回的损失。
EMC学科的建立和一系列电磁兼容标准的制定,为我们从理论与实践的结合上实现产品或系统的电磁兼容提供了指导。电磁兼容的工作应从设备或系统研制的初期,即方案论证阶段就开始考虑,并贯穿研制过程的各个阶段。而EMC设计则是实现设备或系统电磁兼容的关键环节。有资料表明,进行EMC设计,可以使90%左右的干扰得以控制。
EMC设计的最终目的是为了使我们的设备或系统能在预定的电磁环境中正常、稳定的工作,无性能降低或无故障,并对该电磁环境中的任何事物不构成电磁骚扰,即实现电磁兼容。
EMC设计的目标是通过EMC测试和认证。
EMC设计涉及的内容很多。总括来说,主要是对系统之间及系统内部的电磁兼容性进行分析、预测和控制。从原理上讲,要研究干扰的三要素(干扰源、干扰的耦合通道和接收器)和抑制干扰的措施等。从技术上来说,主要是如何运用滤波、接地和屏蔽三大技术。滤波是消除传导干扰(低频)的最好方法,屏蔽对高频辐射干扰的隔离比较有效。合理的接地会减小地环路的干扰电流。
电磁兼容设计的基本原则和方法,首先是根据电磁兼容的有关标准和规范,把产品设计对EMC提出的指标要求分解成元器件级、电路级、模块级和产品级的指标要求,再按照各级要实现的功能要求,逐级分层次的进行设计。下面以计算机为例,谈谈EMC设计的粗浅认识。
一、计算机系统工作的特点
数字计算机是一个含有多种元器件和许多分系统的复杂的信息技术设备(ITE)。外来的电磁骚扰,内部元器件之间、分系统之间的相互窜扰等,对计算机及其传送的信息所产生的干扰与破坏,严重地威胁着计算机工作的稳定性、可
靠性和安全性。据统计,由于干扰引起的计算机事故占其总事故的80%以上。另外,计算机作为高速运行的数字系统,也不可避免地向外辐射电磁干扰,污染电磁环境,对人体和其它设备造成危害。所以,计算机系统既是干扰源,又是干扰的敏感接收设备。随着信息技术的飞速发展,数字系统,特别是计算机系统的电磁兼容性问题会越来越突出。
由于计算机系统以高速运行并传送数字逻辑信号,所以,计算机系统的电磁兼容性研究有其特殊性。主要表现在:
1.计算机是以数字电路为主,数字集成电路既是干扰源又是干扰的敏感器
件,如MOS电路、D/A电路等;
2.计算机以低电平传送信号,在电磁环境中易受干扰,即抗扰性差;
3.数字电路工作于逻辑方式,干扰超过阈值后,其状态不会因干扰消失而
恢复(模拟电路在瞬时干扰消失后,系统工作可以恢复正常);
4.计算机以识别二进制码为基础,传送的是脉冲信号,因此,系统中分布
着高频含量丰富的谐波,易产生高频干扰;
5.计算机工作于开关和瞬时状态的电路较多,瞬时产生的能量很大,干扰
也就大;
6.计算机中使用的传输线常常需要作为具有分布参数特性的长线理论去
考虑和分析,而长线有延时、波形畸变和受外界干扰等问题,应采取屏
蔽和匹配等措施;
7.在计算机中,干扰信号以差模和共模两种形态来表征干扰作用的存在;
8.“计算机病毒”是计算机特有的干扰;
9.计算机是传送信息的设备,一旦有用信息被泄漏,将会造成失密;
10.利用计算机硬件和软件相结合的技术抑制EMI是计算机独特的技术手
段。
二、计算机系统的电磁兼容设计
根据计算机工作的特点和信息技术设备的EMC标准,在设计中应考虑如下诸多方面:
(一) 元器件的选择和电路的分析是EMC设计的基础。
1.元器件的精心选择
计算机是以数字逻辑电路为主,并以低电平传输信号。所用的数字集成电路(IC)既是干扰源,又是干扰的敏感器件。不同的器件其噪声和延时指标不同,在器件手册中对噪声容限等都有明确的规定,因此,器件需要精心选择。
逻辑器件的抗干扰性取决于噪声容限。所谓噪声容限,即迭加在器件输入信号上的噪声最大允许值。直流噪声容限关系到器件的翻转电压,而交流噪声容限则与器件的延时相关。一般认为,MOS器件的抗扰性差,加之工作在低电压、高速和高密度组装,器件很易受外来干扰而触发,造成误动作。所以,应尽量选取小功率、低损耗、抗扰性强、温度特性好和抗静电的器件。如CMOS、HTL等。
2.电路的分析
逻辑电路的噪声,作为干扰源引起的电磁骚扰,是不容忽视的。在计算机电路设计中,人们往往注重逻辑功能的实现,而忽略随之产生的干扰。然而,数字电路工作时,在发生“0”、“1”状态或高、低电平变换的过程中,会有电流从电路流回源或流入地线。这种变化的电流将会在电源或地线的阻抗上产生电压的波动或电压降。这也就是噪声电压。它会通过公共阻抗去窜扰其它电路,也会通过器件或互连线等辐射其干扰。尤其要注意的是数字电路工作在脉冲状态,从付氏变换可知,脉冲信号的频谱范围很宽(主要是脉冲的上升沿和下降沿所决定的),其高次谐波的频率可达千兆以上,远高于脉冲信号的工作频率。我们知道,传导骚扰随频率成正比增加,而辐射骚扰更是随频率的平方而增加。所以,在数字电路中,器件的翻转速度越快,产生的干扰也就越大(高频情况下,阻抗呈感性,噪声电压U=L(di/dt)。如MOS存储器是以电容器充放电为基础的电路,为提高存取速度,要求电容器快速充放电,所以瞬时的工作电流可高达百余毫安,工作频率可在百兆以上,如果多片存储器同时工作,将会在瞬间产生很大的噪声电流,并引起电源电压波动,使电路工作电源电压发生偏移,从而影响其他电路的稳定工作,甚至发生错误。在地线上产生的噪声干扰(尖峰电压)也会通过公共地阻抗去干扰其它电路。再如微处理器的各种时钟电路,振荡器电路以及驱动器等周期性的脉冲电路都是典型的强干扰源。但它们又是计算机系统中不可缺少和无可取代的电路,只有在EMC设计中,通过精心选择器件和全面分析电路并采取有效措施,使噪声骚扰在产品或系统设计的初级阶段即被抑制。
3.实现EMC的具体措施: