实验十 集成电路(锁相环)构成的频率解调器

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

学生实验报告

实验课名称:高频电子线路

实验项目名称:集成电路(锁相环)构成的

频率解调器

专业名称:电子科学与技术

班级:32051002

学号: 39

学生姓名:柴红

教师姓名:李演明

2012年12月13日

一、实验名称: 集成电路(锁相环)构成的频率解调器 二、实验目的:

1.了解用锁相环构成调频波的解调原理。

2.学习掌握集成电路频率调制器/解调器系统的工作原理。

三、实验要求:

1.查阅有关锁相环内部结构及工作原理。

2.弄清锁相环集成电路与外部元器件之间的关系。

四、实验仪器与设备:

1.双踪示波器

2.频率计

3.万用表

4.实验板G5

五、实验电路说明:

图10-1为565(PLL 单片集成电路)

的框图及管脚排列,锁相环内部电

路由相位鉴别器、压控振荡器、放

大器三部分构成,相位鉴别器由模

拟乘法器构成,它有二组输入信

号,一组为外部管脚②、③输

入信号e 1,其频率为f1;另一组为内部压控振荡器产生信号e 2,经

④脚输出,接至⑤送到相位鉴别器,其频率为f2,当f1和f2差

别很小时,可用频率差代表两信 号之间的相位差,即f1- f2的值

使相位鉴别器输出一直流电压,该 图10-1 565(PLL )的框图及管脚排列

电压经⑦脚送至VCO 的输入端,控制VCO ,使其输出信号频率发生变化f2

发生变化,这一过程不断进行,直至f2= f1为止,这时称为锁相环锁定。

六、实验内容:

实验电路见图10-2

输入输入VCO 输出频率F2相位鉴别器VCO 输入参考电压输出

VCO 控制电压时基电阻

时基电容

+VCC

图10-2 565(PLL)构成的频率解调器

正弦波解调器

调R P使其中VCO的输出频率f0(A点:即④⑤脚)为50KHz。先按实验九的实验内容2(2)a的要求获得调频方波输出信号(③脚),要求输入的正弦调制信号e m为:V P-P=0.8V,f=1KHz,然后将其接至565锁相环的IN 输入端,调节566的R P1(逆时针旋转)使R最小,用双踪示波器观察并记录566的输入调制信号e m和565“B”点的解调输出信号。

七、实验结果:解调后的波形:

八、心得体会:

通过本次集成电路(锁相环)构成的频率解调器实验,我们了解用锁

相环构成调频波的解调原理,学习掌握了集成电路频率调制器/解调器系统

的工作原理。经过查阅有关锁相环内部结构及工作原理,弄清了锁相环集成

电路与外部元器件之间的关系。最终得到了要求的实验结果。

相关文档
最新文档