74ls164引脚图

74ls164引脚图

作者:来源:本站原创点击数:更新时间:2007年07月24日

74ls164是一个串入并出的8位移位寄存器,他常用于单片机系统中,下面结束一下这个元件的基本知识.

<74ls164引脚图>

<74LS164内部功能图>

<74LS164逻辑符合表>

∙串行输入带锁存

∙时钟输入,串行输入带缓冲

∙异步清除

∙最高时钟频率可高达36Mhz

∙功耗:10mW/bit

∙74系列工作温度:0°C to 70°C ∙Vcc最高电压:7V

∙输入最高电压:7V

∙最大输出驱动能力:

高电平:-0.4mA

低电平:8mA

74系列芯片引脚图、功能、名称、资料大全(含74LS、74HC等)

74系列芯片引脚图、功能、名称、资料大全(含74LS、74HC等),特别推荐作者:本站来源:https://www.360docs.net/doc/fa19262329.html, 发布时间:2008-7-28 14:15:24 发布人:admin 减小字体增大字体74系列芯片引脚图、功能、名称、资料大全(含74LS、74HC等),特别推荐 为了方便大家,我收集了下列74系列芯片的引脚图资料。 说明:本资料分3部分:(一)、TXT文档,(二)、图片,(三)、功能、名称、资料。 (一)、TXT文档 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门 LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07

│ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门 74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器 74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑与门,与非门: Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与门 74LS08 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ __ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与非门 74LS00 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND Vcc 1C 1Y 3C 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ ___ │14 13 12 11 10 9 8│

及其他系列芯片引脚图大全

一:分类 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc) 74ls13 4输入双与非门 (斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门 (oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门 (斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门 74ls21 4输入双与门 74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门 74ls24 2输入四与非门(斯密特触发)

74ls25 4输入双或非门(有选通) 74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门 74ls28 2输入四或非缓冲器 74ls30 8输入与非门 74ls31 延迟电路 74ls32 2输入四或门 74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器 74ls35 六缓冲器(oc) 74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器 74ls38 2输入四或非缓冲器(集电极开路输出74ls39 2输入四或非缓 冲器(集电极开路输出) 7 4ls40 4输入双与非缓冲器 7 4ls41 bcd-十进制计数器 7 4ls42 4线-10线译码器(bcd输入) 7 4ls43 4线-10线译码器(余3码输 入) 7 4ls44 4线-10线译码器(余3葛莱 码输入) 7 4ls45 bcd-十进制译码器/驱动器 7 4ls46 bcd-七段译码器/驱动器

毕业设计:智能电风扇的设计

引言 随着人们生活水平及科技水平的不断提高,现在家用电器在款式、功能等方面日益求精,并朝着健康、安全、多功能、节能等方向发展。过去的电器不断的显露出其不足之处。电风扇作为家用电器的一种,同样存在类似的问题。 现在电风扇的现状:大部分只有手动调速,再加上一个定时器,功能单一。 存在的隐患或不足:比如说人们常常离开后忘记关闭电风扇,浪费电且不说还容易引发火灾,长时间工作还容易损坏电器。再比如说前半夜温度高电风扇调的风速较高,但到了后半夜气温下降,风速不会随着气温变化,容易着凉。 之所以会产生这些隐患的根本原因是:缺乏对环境的检测。 如果能使电风扇具有对环境进行检测的功能,当房间里面没有人时能自动的关闭电风扇;当温度下降时能自动的减小风速甚至关闭风扇,这样一来就避免了上述的不足。本次设计就是围绕这两点对现有电风扇进行改进。

1.总体方案设计及功能描述 本设计是以AT89C51单片机控制中心,主要通过提取热释电红外传感器感应到的人体红外线信息和温度传感器DS18B20得到的温度以及内部定时器设定时间长短来控制电风扇的开关及转速的变化。 功能描述:电风扇工作在四种状态:手动调速状态、自动调速状态、定时状态、停止状态。 手动状态时可以手动调节速度;自动状态时通过温度高低自动调节速度,如果出现手动现象则变为手动状态;定时状态时可以调节定时时间,并设定是否启动定时,之后可以手动退出,也可以在不操作6秒后自动退出进入手动状态;停止状态时可以被唤醒并进入自动状态。 当没有检测到人体存在超过3分钟或定时完毕时进入停止状态。 在数码管显示方面,当没有定时时,只显示气温,当定时启动时气温和定时剩余时间以3秒的速度交替显示。 系统方框图如下图所示,主要包括:输入、控制、输出三大部分8个功能模块。

74系列芯片引脚图资料大1

74系列芯片引脚图资料大全 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls02 2输入四或非门 74ls03 2输入四与非门 (oc) 74ls04 六倒相器 74ls05 六倒相器(oc) 74ls06 六高压输出反相缓冲器/驱动器(oc,30v) 74ls07 六高压输出缓冲器/驱动器(oc,30v) 74ls08 2输入四与门 74ls09 2输入四与门(oc) 74ls10 3输入三与非门 74ls11 3输入三与门 74ls12 3输入三与非门 (oc) 74ls13 4输入双与非门 (斯密特触发) 74ls14 六倒相器(斯密特触发) 74ls15 3输入三与门 (oc) 74ls16 六高压输出反相缓冲器/驱动器(oc,15v) 74ls17 六高压输出缓冲器/驱动器(oc,15v) 74ls18 4输入双与非门 (斯密特触发) 74ls19 六倒相器(斯密特触发) 74ls20 4输入双与非门 74ls21 4输入双与门 74ls22 4输入双与非门(oc) 74ls23 双可扩展的输入或非门 74ls24 2输入四与非门(斯密特触发) 74ls25 4输入双或非门(有选通) 74ls26 2输入四高电平接口与非缓冲器(oc,15v) 74ls27 3输入三或非门 74ls28 2输入四或非缓冲器 74ls30 8输入与非门 74ls31 延迟电路 74ls32 2输入四或门 74ls33 2输入四或非缓冲器(集电极开路输出) 74ls34 六缓冲器 74ls35 六缓冲器(oc) 74ls36 2输入四或非门(有选通) 74ls37 2输入四与非缓冲器 74ls38 2输入四或非缓冲器(集电极开路输出) 74ls39 2输入四或非缓冲器(集电极开路输出) 74ls40 4输入双与非缓冲器 74ls41 bcd-十进制计数器 74ls42 4线-10线译码器(bcd输入) 74ls43 4线-10线译码器(余3码输入) 74ls44 4线-10线译码器(余3葛莱码输入) 74ls45 bcd-十进制译码器/驱动器 74ls46 bcd-七段译码器/驱动器 74ls47 bcd-七段译码器/驱动器 74ls48 bcd-七段译码器/驱动器 74ls49 bcd-七段译码器/驱动器(oc) 74ls50 双二路2-2输入与或非门(一门可扩展) 74ls51 双二路2-2输入与或非门 74ls51 二路3-3输入,二路2-2输入与或非门 74ls52 四路2-3-2-2输入与或门(可扩展) 74ls53 四路2-2-2-2输入与或非门(可扩展) 74ls53 四路2-2-3-2输入与或非门(可扩展) 74ls54 四路2-2-2-2输入与或非门 74ls54 四路2-3-3-2输入与或非门 74ls54 四路2-2-3-2输入与或非门 74ls55 二路4-4输入与或非门(可扩展) 74ls60 双四输入与扩展 74ls61 三3输入与扩展 74ls62 四路2-3-3-2输入与或扩展器 74ls63 六电流读出接口门 74ls64 四路4-2-3-2输入与或非门 74ls65 四路4-2-3-2输入与或非门(oc) 74ls70 与门输入上升沿jk触发器 74ls71 与输入r-s主从触发器 74ls72 与门输入主从jk触发器 74ls73 双j-k触发器(带清除端) 74ls74 正沿触发双d型触发器(带预置端和清除端) 74ls75 4位双稳锁存器 74ls76 双j-k触发器(带预置端和清除端) 74ls77 4位双稳态锁存器 74ls78 双j-k触发器(带预置端,公共清除端和公共时钟端) 74ls80 门控全加器 74ls81 16位随机存取存储器 74ls82 2位二进制全加器(快速进位) 74ls83 4位二进制全加器(快速进位) 74ls84 16位随机存取存储器 74ls85 4位数字比较器 74ls86 2输入四异或门 74ls87 四位二进制原码/反码/oi单元 74ls89 64位读/写存储器 74ls90 十进制计数器 74ls91 八位移位寄存器 74ls92 12分频计数器(2分频和6分频) 74ls93 4位二进制计数器

74ls164引脚图_应用_工作原理

14-Jul-2012 TAPE AND REEL INFORMATION

14-Jul-2012

PACKAGE OUTLINE J0014A CDIP-5.08mm max height CERAMIC DUAL IN LINE PACKAGE PIN1ID (OPTIONAL)A4X.005MIN [0.13].015-.060TYP [0.38-1.52] 1 14 12X.100 [2.54] 78 14X.045-.065 [1.15-1.65] .754-.785 [19.15-19.94] 14X.014-.026 [0.36-0.66] .010[0.25]C A B B.245-.283 [6.22-7.19].2MAX TYP [5.08] C .13MIN TYP [3.3] SEATING PLANE .308-.314 [7.83-7.97] AT GAGE PLANE .015GAGE PLANE [0.38] 0-15 TYP 14X.008-.014 [0.2-0.36] 4214771/A05/2017 NOTES: 1.All controlling linear dimensions are in inches.Dimensions in brackets are in millimeters.Any dimension in brackets or parenthesis are for reference only.Dimensioning and tolerancing per ASME Y14.5M. 2.This drawing is subject to change without notice. 3.This package is hermitically sealed with a ceramic lid using glass frit. 4.Index point is provided on cap for terminal identification only and on press ceramic glass frit seal only. 5.Falls within MIL-STD-1835and GDIP1-T14.

74系列芯片引脚图资料大全

为了方便大家我收集了下列74系列芯片的引脚图资料,如还有需要请上电子论坛http://ww https://www.360docs.net/doc/fa19262329.html,/bbs/ 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器:

Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │ 1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器正逻辑与门,与非门:

74ls164

74LS164 简介 74LS164是一种8位串行输入/并行输出移位寄存器,广泛应用于数字电子领域。它由TI(Texas Instruments)公司制造,是74系列(TTL)的一员。 功能 74LS164具有以下主要功能: •8位位移寄存器:可以将8位数据进行位移操作,并将结果存储在内部存储器中。 •串行输入:通过一个输入引脚,可以逐位地输入8位数据。 •并行输出:通过8个输出引脚,可以同时输出寄存器中存储的8位数据。 引脚描述 74LS164具有如下引脚: 1.DS(Data Serial Input):串行数据输入引脚,用于输入通过位移操 作需要存储的8位数据。 2.SHCP(Shift Clock Input):移位时钟输入引脚,用于控制位移操作 的时钟信号。 3.STCP(Storage Clock Input):存储时钟输入引脚,用于控制存储数 据的时钟信号。 4.GND(Ground):接地引脚。 5.Q7’(Serial Output):串行输出引脚,用于输出移位操作的结果。 6.Q0-Q6(Parallel Outputs):并行输出引脚,用于输出存储的8位数 据。 7.VCC(Positive Supply):正电源引脚。 工作原理 74LS164工作时,可以通过两个时钟信号控制其行为。下面是其工作原理的描述: •存储器清零:在存储器清零时,将SHCP和STCP引脚设置为高电平,并将DS引脚设置为低电平。此时,存储器中所有的输出引脚将保持低电平状态。

•位移操作:在进行位移操作时,将SHCP引脚设置为低电平,然后将输入引脚DS设置为要输入的数据位状态(0或1)。接下来,通过将SHCP 引脚设置为高电平,使得数据在寄存器内进行位移,具体移位方向取决于输入引脚DS的状态。重复进行8次位移操作,即可完成8位数据的输入。 •存储数据:要将位移操作的结果存储在内部存储器中,需要控制STCP引脚的信号。当所有位移操作完成后,将STCP引脚设置为高电平,将移位结果存储在寄存器中。此时可以通过并行输出引脚Q0-Q6读取存储的8位数据。 应用 74LS164在数字电子设备中有许多应用场景,例如: •LED显示器:通过位移操作,可以将LED灯的亮灭状态存储在74LS164中,然后通过并行输出引脚控制LED的显示。 •按键矩阵:通过将按键的状态输入到74LS164,可以实现按键输入的存储和读取。 •数码管驱动器:通过位移操作和并行输出功能,可以控制数码管的显示。 总结 74LS164是一种8位串行输入/并行输出移位寄存器,通过位移操作和存储功能,可以实现数据的输入存储和输出。它在数字电子设备中有广泛的应用,例如LED显示器、按键矩阵和数码管驱动器等。了解74LS164的引脚描述和工作原理对于学习和设计数字电子电路非常有帮助。

74HC164

164 为8 位移位寄存器,其主要电特性的典型值如下: 54/74164 185mW 54/74LS164 80mW 当清除端(CLEAR)为低电平时,输出端(QA-QH)均为低电平。串行数据输入端(A,B)可控制数据。当A、B任意一个为低电平,则禁止新数据输入,在时钟端(CLOCK)脉冲上升沿作用下Q0 为低电平。当A、B 有一个为高电平,则另一个就允许输入数据,并在CLOCK 上升沿作用下决定Q0 的状态。引脚功能: CLOCK :时钟输入端 CLEAR:同步清除输入端(低电平有效) A,B :串行数据输入端 QA-QH:输出端 图1 74LS164封装图 图2 74LS164 内部逻辑图 极限值 电源电压7V 输入电压……… 5.5V 工作环境温度 54164………… -55~125℃ 74164………… -0~70℃ 储存温度……-65℃~150℃

图3 真值表 H-高电平L-低电平X-任意电平 ↑-低到高电平跳变 QA0,QB0,QH0 -规定的稳态条件建立前的电平 QAn,QGn -时钟最近的↑前的电平 图4 时序图 建议操作条件 符号参数最小值典型值最大值单位VCC 电源电压 4.75 5 5.25 V VIH 输入高电平电压ViH 2 --V

VIL 输入低电平电压ViL --0.8 V IOH 输出高电平电流IOH---0.4 mA IOL 输出低电平电流IOL --8 mA fCLK 时钟频率fCP 0 -25 MHz tW 脉冲宽度时钟20 -- ns 清除20 -- tSU 数据设置时间17 --ns tH 数据保持时间 5 --ns tREL 建立时间30 --ns TA 工作温度0 -70 ℃ 电气特性 符号参数测试条件最小值典型值最大值单位VI 输入钳位电压VCC = Min, II = -18 mA - - -1.5 V VOH 输出高电平电压VCC = Min, IOH = Max VIL = Max, VIH = Min 2.7 3.4 -V VOL 输出低电平电压VCC = Min, IOL = Max VIL = Max, VIH = Min -0.35 0.5 V IOL = 4 mA, VCC = Min -0.25 0.4 II 最大输入电压时 输入电流 VCC = Max, VI = 7V --0.1 mA IIH 输入高电平电流VCC = Max, VI = 2.7V --20 μA IIL 输入低电平电流VCC = Max, VI = 0.4V ---0.4 mA IOS 输出短路电流VCC = Max (Note 4) -20 - -100 mA ICC 电源电流VCC = Max (Note 5) -16 27 mA 动态特性(TA=25℃) 符号参数To (Output) RL = 2kΩ 单位CL = 15 pF CL = 50 pF 最小值最大值最小值最大值 fMAX 最大时钟频率-25 - - - MHz tPLH 低到高电平输出传递延迟时间时钟输出- 27 - 30 ns tPHL 高到低电平输出传递延迟时间时钟输出- 32 - 40 ns tPHL 传递延迟时间时钟输出- 36 - 45 ns

附录-数电常用管脚内部逻辑图

附录部份集成电路引脚排列 一.74系列部份集成电路引脚图 74ls00 2输入四与非门 74ls01 2输入四与非门 (oc) 74ls04 六倒相器 74ls02 2输入四或非门 74ls08 2输入四与门 74ls10 3输入三与非门

74ls11 3输入三与门 74ls20 4输入双与非门 74ls21 4输入双与门 74ls27 3输入三或非门 74ls30 8输入与非门 74ls32 2输入四或门

74ls48 bcd-七段译码器/驱动器 74ls85 4位数字比较器 74ls86 2输入四异或门 74ls90 十进制计数器 74ls112 负沿触发双j-k触发器(带预置端和清除端) 74ls138 3-8线译码器/多路转换器

74ls148 8线-3线八进制优先编码器 74ls160 可预置十进制计数器(异步清除) 74ls161 可预置四位二进制计数器(并清除异步) 74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器 74ls175 四d触发器 74ls175功能表

74ls190 同步可逆计数器(bcd,二进制) 74ls192 同步可逆计数器 74ls194 四位双向通用移位寄存器 74ls373 八d锁存器 74ls373功能表

二.CMOS集成电路引脚图 4001 四2输入或非门 4002 双4输入或非门 4011 四2输入与非门 4012双4输入与非门Y=/ABCD 4013 双D型触发器(带预置和清除端) 4014 8位串入/并入—串出移位寄存器

实验10:-74LS164-串入并出实验

实验10: 74LS164 串入并出实验 在单片机系统中,如果并行口的IO资源不够,而串行口又没有其他的作用,那么我们可以用74LS164来扩展并行IO口,节约单片机资源。 74LS164是一个串行输入并行输出的移位寄存器。并带有清除端。 其中: Q0—Q7 并行输出端。 A,B串行输入端。 MR 清除端,为0时,输出清零。 CP 时钟输入端。74LS164引脚定义: 74LS164逻辑表:

相关原理: 程序运行照片:

接线方法: 1、用一个2PIN数据排线一端插入CPU部份JP53(P3口)的P3.0,P3.1。另外一端插入74LS164部份的输入端JP20。 2、用一根8PIN的数据排线,一端插入74LS164部份的输出端JP26, 另一端插入8路指示灯的JP32。 程序流程序图: 汇编语言参考程序: org 0080h mov scon,#00000000b ;设定UART方式MODE0

start: mov dptr,#table ;数据指针指到TABLE loop: clr a ;清除ACC movc a,@a+dptr ;到TABLE取数据 cjne a,#03,a1 ;到结束码03了么?不是到A1 jmp start ;是则重新开始 a1: cpl a ;取到的数据反向 mov 30h,a ;A存入30H mov sbuf,30h ;30H的值存入SBUF loop1: jbc ti,loop2 ;监测TI=1?是则跳到LOOP2 jmp loop1 ;否则继续监测 loop2: call delay ;延时 inc dptr ;数据指针加1 jmp loop DELAY: ;延时程序 MOV R5,#255 D3:MOV R2,#255 D4: DJNZ R2,D4 DJNZ R5,D3 RET table : db 01h,02h,04h,08h ;左移 db 10h, 20h,40h,80h db 01h,02h,04h,08h

74及其他系列芯片引脚图资料大全

74及其他系列芯片引脚图资料大全 D

7 4ls160 可预置bcd计数器(异步清除) 74ls161 可预置四位二进制计数器(并清除异步) 74ls162 可预置bcd计数器(异步清除) 74ls163 可预置四位二进制计数器(并清除异步) 74ls164 8位并行输出串行移位寄存器 74ls165 并行输入8位移位寄存器(补码输出) 74ls166 8位移位寄存器 74ls167 同步十进制比率乘法器 74ls168 4位加/减同步计数器(十进制) 74ls169 同步二进制可逆计数器 74ls170 4*4寄存器堆 74ls171 四d触发器(带清除端) 74ls172 16位寄存器堆 74ls173 4位d型寄存器(带清除端) 74ls174 六d触发器 74ls175 四d触发器 74ls176 十进制可预置计数器 74ls177 2-8-16进制可预置计数器 74ls178 四位通用移位寄存器 74ls179 四位通用移位寄存器 74ls180 九位奇偶产生/校验器 74ls181 算术逻辑单元/功能发生器 74ls182 先行进位发生器 74ls183 双保留进位全加器 74ls184 bcd-二进制转换器 74ls185 二进制-bcd转换器 74ls190 同步可逆计数器(bcd,二进制) 74ls191 同步可逆计数器(bcd,二进制) 74ls192 同步可逆计数器(bcd,二进制) 74ls193 同步可逆计数器(bcd,二进制) 74ls194 四位双向通用移位寄存器 74ls195 四位通用移位寄存器 74ls196 可预置计数器/锁存器 74ls197 可预置计数器/锁存器(二进制) 74ls198 八位双向移位寄存器 74ls199 八位移位寄存器74ls210 2-5-10进制计数器 74ls213 2-n-10可变进制计数器 74ls221 双单稳触发器 74ls230 八3态总线驱动器 74ls231 八3态总线反向驱动器 74ls240 八缓冲器/线驱动器/线接收器(反码三态输出) 74ls241 八缓冲器/线驱动器/线接收器(原码三态输出) 74ls242 八缓冲器/线驱动器/线接收器 74ls243 4同相三态总线收发器 74ls244 八缓冲器/线驱动器/线接收器 74ls245 八双向总线收发器 74ls246 4线-七段译码/驱动器(30v) 74ls247 4线-七段译码/驱动器(15v) 74ls248 4线-七段译码/驱动器 74ls249 4线-七段译码/驱动器 74ls251 8选1数据选择器(三态输出) 74ls253 双四选1数据选择器(三态输出) 74ls256 双四位可寻址锁存器 74ls257 四2选1数据选择器(三态输出) 74ls258 四2选1数据选择器(反码三态输出) 74ls259 8为可寻址锁存器 74ls260 双5输入或非门 74ls261 4*2并行二进制乘法器 74ls265 四互补输出元件 74ls266 2输入四异或非门(oc) 74ls270 2048位rom (512位四字节,oc) 74ls271 2048位rom (256位八字节,oc) 74ls273 八d触发器 74ls274 4*4并行二进制乘法器 74ls275 七位片式华莱士树乘法器 74ls276 四jk触发器 74ls278 四位可级联优先寄存器 74ls279 四s-r锁存器 74ls280 9位奇数/偶数奇偶发生器/较验器 74ls281

74LS系列芯片引脚图资料大全

74系列芯片引脚图资料大全 作者:佚名来源:本站原创点击数:57276 更新时间:2007年07月26日【字体:大中小】 为了方便大家我收集了下列74系列芯片的引脚图资料,如还有需要请上电子论坛https://www.360docs.net/doc/fa19262329.html,/b bs/ 反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS245 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373

反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│ Y =A+C )│四总线三态门74LS125 │ 1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND

74系列元件引脚图讲解

反相器驱动器LS04 LS05 LS06 LS07 LS125 LS240 LS244 LS24 5 与门与非门LS00 LS08 LS10 LS11 LS20 LS21 LS27 LS30 LS38 或门或非门与或非门LS02 LS32 LS51 LS64 LS65 异或门比较器LS86 译码器LS138 LS139 寄存器LS74 LS175 LS373 反相器: Vcc 6A 6Y 5A 5Y 4A 4Y 六非门 74LS04 ┌┴—┴—┴—┴—┴—┴—┴┐六非门(OC门) 74LS05 _ │14 13 12 11 10 9 8│六非门(OC高压输出) 74LS06 Y = A )│ │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND 驱动器: Vcc 6A 6Y 5A 5Y 4A 4Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = A )│六驱动器(OC高压输出) 74LS07 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1Y 2A 2Y 3A 3Y GND Vcc -4C 4A 4Y -3C 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ _ │14 13 12 11 10 9 8│

Y =A+C )│四总线三态门74LS125 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ -1C 1A 1Y -2C 2A 2Y GND Vcc -G B1 B2 B3 B4 B8 B6 B7 B8 ┌┴—┴—┴—┴—┴—┴—┴—┴—┴—┴┐ 8位总线驱动器74LS245 │20 19 18 17 16 15 14 13 12 11│ )│ DIR=1 A=>B │1 2 3 4 5 6 7 8 9 10│ DIR=0 B=>A └┬—┬—┬—┬—┬—┬—┬—┬—┬—┬┘ DIR A1 A2 A3 A4 A5 A6 A7 A8 GND 页首非门,驱动器与门,与非门或门,或非门异或门,比较器译码器寄存器 正逻辑与门,与非门: Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与门74LS08 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND Vcc 4B 4A 4Y 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ __ │14 13 12 11 10 9 8│ Y = AB )│ 2输入四正与非门74LS00 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 1Y 2A 2B 2Y GND Vcc 1C 1Y 3C 3B 3A 3Y ┌┴—┴—┴—┴—┴—┴—┴┐ ___ │14 13 12 11 10 9 8│ Y = ABC )│ 3输入三正与非门74LS10 │1 2 3 4 5 6 7│ └┬—┬—┬—┬—┬—┬—┬┘ 1A 1B 2A 2B 2C 2Y GND

相关主题
相关文档
最新文档