逻辑门电路

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
● 当A、B中的任何一端为低电平“0”(0V)或A、B端同时为低电平“0”时,二极管D1、 D2的导通使输出端L为低电平“0”(0.7V)。
● 任何能够实现L=A·B “与”逻辑关系的电路均称为“与门”。
3.1.3 或门
定义:输入与输出信号状态满足“或”逻辑关系。
或门电路:
逻辑符号:
或门波形图:
或门工作特点: ● 如图所示为双输入单输出DTL或门电路及或门逻辑符号。当输入端A或B中的任一 端为高电平“1”(+5V)时,输出端L一定为高电平“1”(+4.3V);输入端A和B均为 高电平时,输出端也为高电平。
三、本章重点
三极管的开关特性,组合逻辑门电路的逻辑关系,TTL集成逻辑门电路的类型 系列和各自的特点,CMOS集成逻辑门电路的特点,集成逻辑门电路的应用,掌 握OC门、三态门的工作特点。
概述
用以实现各种基本逻辑关系的电子电路称为门电路。它是组成其它功能数字电路的基 础。常用的逻辑门电路有与门、或门、非门、与非门、或非门、三态门和异或门等。 集成逻辑门主要有双极型的TTL门电路和单极型的CMOS门电路。其输入和输出信号 只有高电平和低电平两种状态。用1表示高电平、用0表示低电平的情况称为正逻辑; 反之用0表示高电平、用1表示低电平的情况称为负逻辑。在本书中,如未加说明,则 一律采用正逻辑。
◆由非门能、够与实门现和或门组合L而成的A同 或BA门⊙及BA逻“同辑B或符”号逻如辑下关图系所的示电。路均称为“同或门”。
同或门电路:
逻辑符号:
双输入端同或门波形图:
提示
当输入端A、B 的电平状态互为 相反时,输出端L一定为低电平;而 当输入端A、B 的电平状态相同时, 输出端 L 一定为高电平。
非门电路:
逻辑符号:
非门波形图:
非门工作特点:
● 当输入端A 为高电平1(+5V)时,晶体管导通,L 端输出 0.2~0.3V的电压,属于低电平范围;
● 当输入端为低电平0(0V)时,晶体管截止,晶体管集电极—发射极间呈高阻状态, 输出端L的电压近似等于电源电压;
● 任何能够实现
“非”逻辑关系的电路均称为“非门”, 也称为反相器。式
中的符号“-”表示取反,在L其逻辑A符号的输出端用一个小圆圈来表示。
3.1.2 与门
定义:输入与输出信号状态满足“与”逻辑关系。
与门电路:
逻辑符号:
与门波形图:
与门工作特点:Baidu Nhomakorabea
● 如图所示为双输入单输出DTL与门电路及与门逻辑符号。当输入端A与B同时为高 电平“1”(+5V)时,二极管D1、D2均截止,R 中没有电流,其上的电压降为0V,输出 端L为高电平“1”(+5V);
● 任何能够满足◆“与非通”常逻我辑们关将系由的逻电辑路均符称号为表“示与的非逻门辑”电。路称为“逻辑图”。
2. 或非门
◆ 能够实现 L A B“或非”逻辑关系的电路均称为 “或非门”。在一个或门的输出端连接一个非门就构成 了“或非门”,如下图所示。
或非门电路:
逻辑符号:
或非门波形图:
3. 异或门
第3章 逻辑门电路
一、学习目的
逻辑门电路是构成数字电路的基本单元。要从内部结构上认识了解逻辑门电路 的基本构造和性能特点,了解逻辑门电路的逻辑关系用分立元件是如何实现的, 了解集成门电路的分类和各类集成逻辑门电路的工作特点及主要参数。
二、内容概要 本章首先介绍逻辑门电路的开关特性。在此基础上,简要介绍分立元件与门、 或门、非门及与非门、或非门的工作原理和逻辑功能,然后着重讨论TTL和 CMOS集成逻辑门电路的工作原理、逻辑功能和外特性,及它们的改进电路和其 它功能的集成逻辑门电路。还介绍TTL和CMOS电路的使用方法及其功能的测试 与应用。而对于各种集成逻辑门的内部电路只作简单介绍。
◆ 能够实现 L AB AB A“B 异或”逻辑关系的电 路均称为“异或门”。异或门可由非门、与门和或门组 合而成,如下图所示。
异或门电路:
逻辑符号:
双输入端异或门波形图:


当输入端A、B 的电平状态互为 相反时,输出端L一定为高电平;当 输入端A、B的电平状态相同时输出L 一定为低电平。
4. 同或门
● 当A、B 端同时为低电平“0”(0V)时,输出端L一定为低电平0。 ● 任何能够实现L=A+B “或”逻辑关系的电路均称为“或门”。
3.1.4 其他常见门电路
1. 与非门
与非门电路:
逻辑符号:
逻辑关系式:
L AB
与非门波形图:
与非门工作特点:
提 ●导出信● 端 2为.通端号1为低当V,就状如低电)输输一态图电平,入出定满所平0晶端(端为足示0体A(0高“L和为管V为◆“0电与)B双TV低或同平非1)时输截电时门,”常时,入止平为逻只”,输用单,0高辑有(所出间门输晶电关当+接 端接出体电0平系输二同.T管构路3(T。入V极样T成L也)+端2管也与也5。可。均V为D非截)例可1以为高门或止时见如由高电电D,,,2:电基平路导输所只平(及本通出接要时+其门,端二5输,逻V晶电L极入)为输辑体路管端。高出符管“D中电端号T1非的和1平才。的任D门(为当基2意截”+低输极5一止电、入V电端),平端“压为;晶,A与为低或当体既0门电B输管.输7中”平V入T入的(1、时端、与任小,同T输何于2输时均出一 示
◆ 逻辑门电路的描述有以下4 种方方式:真值表、逻辑表达式、逻辑图和波形图。 这4种描述方法都能反映逻辑门电路输入和输出变量间的逻辑关系。其实这4种描述 方法是等价的,各有其特点且可以相互转换。在逻辑电路的分析和设计过程中可根 据实际情况灵活选择不同的描述方式。
3.1.1 非门
定义:输入与输出信号状态满足“非”逻辑关系。
3.2 不同系列门电路
目前使用的门电路大多为集成门电路, 最常用的是TTL系列和CMOS系列。在两 种不同系列的门电路中,他们虽具有相同 的逻辑功能而两者的结构、制造工艺却不 同,其外形尺寸、性能指标也有所差别。
在数字电路中,只要能明确区分高电平和低电平两个状态就可以了,所以,高电平和 低电平都允许有一定的变化范围,如下图所示。
3.1 逻辑门电路
◆ 逻辑门电路是指能够实现一些基本逻辑关系的电路,简称“门电路”或“逻辑 元件”。各种门电路均可用半导体分立元件或集成电路构成。目前几乎都做成单片 集成电路
◆ 基本门电路是指能够实现三种基本逻辑功能关系的电路,即与门、或门、非门 (又称反相器)。
相关文档
最新文档