概述基本RS触发器几种时钟触发器的逻辑功能触发器的选择

合集下载
相关主题
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

集成触发器
例:用RS触发器构成无抖动开关
在机械开关扳动或按动过程中,一般都存在接触抖动,在几十毫秒的时间 里连续产生多个脉冲,如图(a)、(b)所示。这在数字系统中会造成电路的误动作。 为了克服电压抖动,可在电源和输出端之间接入一个基本RS触发器,在开关 动作时,使输出产生一次性的阶跃,如图(c)、(d)所示,这种无抖动开 头称为逻辑开关。若将开关S来回扳动一次,即可在输出端Q得到无抖动的负 的单拍脉冲。如图(c)输出端的波形。
示方法除使用真值表(特
性输表入端)全、为符1的号基本图R、S触时发序器图 (波形输入图状)态以保持外不,变还. 用特
1
Q由1变为0
0
1 1
集成触发器
2、在低电平信号作用下,触发器可以从一个稳态转换 到另一个稳态
0 1
Q由0变为1
1
0
Q = 0 S 0 R= 1
G2输入有0,则Q=1,G1输 置1端 入全为1,则G1输出端为0
3、失效的状态
1
集成触发器
正常情况下,两上输出端逻
辑互补,但此时为非正常状
1
态,不能使用该输入信号。
输入信号
SR
1
1
1
0
0
1
0
0
输出状态
Q
Q
不变
0
Байду номын сангаас
1
1
0
不定
功能说明
保持 置0 置1 失效
(2)用逻辑符号图表示
集成触发器
(3)用时序图(波形图)表示
1
1
0
0
1 11 1
11 1 0
11
1
0
0
1
11
0
0
1 不定 1
00
集成触发器
(4) 或非门构成的基本 RS 触发器
电路结构:
输入端为高电平有效.
逻辑功能的表示方法
概述
在数字电路系统中,经常采用触发器以及由它 们与各种门电路一起组成的时序逻辑电路。
时序逻辑电路的特点是:输出状态不仅取决于 当时的输入信号状态,而且还与原输出状态有关。
电路结构上存在反馈,使时序逻辑电路具有记 忆功能,即在输入信号作用撤消后,能保持在输入 信号作用时所具有的输出状态。
集成触发器
触发器的分类方法有三种:
2.逻辑功能分析
集成触发器
分析电路可知,在 CP=0 期间,R S 触1发器不动作。在CP=1 期间,R 和 S 端的信号经倒相后被引导到基本RS触发器的输
入端 端和R 端。在S CP 作用下,新状态 是输入Qn信1 号R和 S 及
原状态 的函数Q,n 即 = F(R,QS,n1 )
Qn
时钟触发器逻辑功能的表
集成触发器
或非门组成的基本RS触发器的真值表
输入信号
S
R
0
0
0
1
1
0
1
1
输出状态
Q
Q
不变
0
1
1
0
不定
功能说明
保持
演示
置0
演示
置1
演示
失效
演示
集成触发器
与非门和或非门基本RS触发器组成的真值表
输入
SR SR
1100 1001 0110 0011
输出
QQ
不变
0
1
1
0
不定
功能说明
保持 置0 置1 失效
输入端各自取反,其真值表相同.
按有无动作的统一时间节拍(时钟脉冲) 来分:有基本触发器(无时钟触发器)和 时钟触发器。
按电路的结构来分:有主从触发器、维 持阻塞触发器、边沿触发器和主从型边 沿触发器等。
按逻辑功能来分:有 RS 触发器、D 触 发器、JK 触发器、T 触发器、T’触发
器。
集成触发器
触发器的基本特性
有两个稳定状态(简称稳态):用来表 示逻辑 0 和 1。
“R”、“S”上面的非线,
表示这种触发器输入信号 为低电平有效.
集成触发器
二.基本工作原理
1、有两个稳定的状态
0
1 1
规定:以Q输出端的状态为
触发器的状态
当Q=1时,G1输入端全为1, 则G1输出为0, G2输入端
有0,则G2输出端为1。
1 1
0 1
R S 1
当输入端全 为1时,输出
端不变
集成触发器
0
0
集成触发器
特点:
一、当电路进入新的稳定状态后,即使撤销 了输入信号,触发器翻转后的状态也能够稳定的 保持。
二、 R端称为置0端:从1态换0态必须使
R=0 S =1
S 端称为置1端:从0态换1态,必须使
R = 1S = 0
集成触发器
三.逻辑功能的表示方法
(1) 真值表
与非门组成的基本RS触发器的真值表
具有时钟脉冲输入端的触发器称为时钟触发 器。
集成触发器
触发器的现态和次态的表示
现态
指触发器在输入信号变化前的状态,用 Qn 表示。
次态
指触发器在输入信号变化后的状态,用 Qn+1 表示。
集成触发器
同步 RS 触发器
1、电路组成及逻辑符号
它是由基本RS触发器和用来引入R、S及时钟脉冲CP的
两个与非门而构成,如图所示。
1、有两个稳定的状态
1
0
0
当Q=0时,G1输入端有0,则 G1输出端为1, G2输入端
全为1,则G2输出端为0
0
1
1
R S 1
当输入端全 为1时,输出
端不变
集成触发器
2、在低电平信号作用下,触发器可以从一个稳态转换
到另一个稳态
Q=1 R=0 S =1
1
10
置0端
G1输入有0,则G1输出端为
1, G2输入全为1,则Q=0.
在输入信号作用下,触发器的两个稳 定状态可相互转换(称为状态的翻转)。 输入信号消失后,新状态可长期保持下 来,因此具有记忆功能,可存储二进制 信息。
一个触发器可存储 1 位二进制数码
集成触发器
4.1 基本 RS 触发器
一、电路结构:
由两个与非门构成, 两个 输出端,一个为Q,一个为 . 正常Q 情况下, 两个输出端 是逻辑互补的,即一个为0, 一个为1。两个输入输。
集成触发器
第4章 集成触发器
概述
基本 RS 触发器
几种时钟触发器的逻辑功能 触发器的选择和使用
集成触发器
本章教学基本要求
本章教学基本要求:
掌握 RS 触发器、JK 触发器、D
触发器的逻辑功能 了解触发器的主要参数
熟悉 RS 触发器、JK 触发器、D 触
发器的电路结构、工作原理和触发 方式
集成触发器
集成触发器
四.基本RS触发器的优缺点
优点 缺点
电路简单,是构成各种触发器的基础。 (1). 输出受输入信号直接控制,不能定时控制。 (2). 有约束条件。
集成触发器
4.2几种时钟触发器的逻辑功能
基本RS触发器属于异步式或称为无时钟触 发器,动作特点是当输入的置0或置1信号一出 现,输出状态就可能随之而发生变化。触发器 状态的转换没有一个统一的节拍. 在使用触发器 时,往往要求按一定的节拍动作。这种触发器有 两种输入端:一种是决定其输出状态的数据信 号输入端(如RS触发器的置0、置1端R和S), 另一种是决定其动作时间的时钟脉冲(Clock Pulse),简称CP输入端。
相关文档
最新文档