《数字逻辑》——期末复习题及答案

合集下载

数字逻辑电路复习题与答案

数字逻辑电路复习题与答案

_、单选题1、十进制整数转换为二进制数一般采用()。

A.除2取整法B.除10取余法C.除2取余法D.除10取整法正确答案:C2、将十进制小数转换为二进制数一般采用()。

A.乘2取整法B.乘10取余法C.乘2取余法D.乘10取整法正确答案:A3、十进制数"13",用三进制表示为()。

A.211B.111C.112D.101正确答案:B4、将十进制数18转换成八进制是().A.20B.24C.22D.21正确答案:C5、十进制数25用8421 BCD码表示为()A.10 010100B.0010 0101C.10 101D.10 000101正确答案:B6、以下代码中为恒权码的是()。

A.余3循坏码B右移码C.5211 码D.余3码正确答案:C7、T立八进制数可以用()位二进制数来表示。

A.4B.3C.1D.2正确答案:B&十进制数43用8421BCD码表示为()。

A.10011B.0100 0011C.101011D.1000011正确答案:B9、A+BC=()A.AB+ACB.BCC・(A+B)(A+C)正确答案:C10、4变量逻辑函数的真值表,表中的输入变量的取值应有()种。

A.4B.2C.16D.8正确答案:C11、f 16选1的数据选择器,其选择控制(地址)输入端有()个,数据输入端有16个,输出端有1个。

A.4B.16C.1D.2正确答案:A12、一个译码器若有100个译码输出端,则译码输入端至少有()个。

A.5B.8C.7D.6正确答案:C13、能实现并-串转换的是()。

A.数据选择器B.数据分配器C.译码器D.数值比较器正确答案:A14、欲设计一个3位无符号数乘法器(即3x3),需要6位输入及()位输出信号。

B.6C.4D.5正确答案:B15、4位输入的二逬制译码器,其输出应有()位。

A.4B.1C.8D.16正确答案:D16、对于8线一3线优先编码器,下面说法正确的是()A.有8根输入线,8根输出线B.有8根输入线,3根输出线C.有3根输入线,8根输出线D.有3根输入线,3根输出线正确答案:B17、3线-8线译码电路是()译码器A.八进制B.三进制C.三位二进制D.H-A进制正确答案:C18、实现多输入、单输出逻辑函数,应选()。

数字逻辑复习题有答案

数字逻辑复习题有答案

数字逻辑复习题有答案1. 什么是数字逻辑中的“与”操作?答案:在数字逻辑中,“与”操作是一种基本的逻辑运算,它只有当所有输入信号都为高电平(1)时,输出信号才为高电平(1)。

如果任何一个输入信号为低电平(0),则输出信号为低电平(0)。

2. 描述数字逻辑中的“或”操作。

答案:在数字逻辑中,“或”操作是另一种基本的逻辑运算,它只要至少有一个输入信号为高电平(1),输出信号就为高电平(1)。

只有当所有输入信号都为低电平(0)时,输出信号才为低电平(0)。

3. 如何理解数字逻辑中的“非”操作?答案:“非”操作是数字逻辑中最基本的逻辑运算之一,它将输入信号的电平状态取反。

如果输入信号为高电平(1),输出信号则为低电平(0);反之,如果输入信号为低电平(0),输出信号则为高电平(1)。

4. 解释数字逻辑中的“异或”操作。

答案:数字逻辑中的“异或”操作是一种逻辑运算,它只有在输入信号中有一个为高电平(1)而另一个为低电平(0)时,输出信号才为高电平(1)。

如果输入信号相同,即都是高电平或都是低电平,输出信号则为低电平(0)。

5. 什么是数字逻辑中的“同或”操作?答案:“同或”操作是数字逻辑中的一种逻辑运算,它只有在输入信号都为高电平(1)或都为低电平(0)时,输出信号才为高电平(1)。

如果输入信号不同,即一个为高电平一个为低电平,输出信号则为低电平(0)。

6. 什么是触发器,它在数字逻辑中的作用是什么?答案:触发器是一种具有记忆功能的数字逻辑电路,它可以存储一位二进制信息。

在数字逻辑中,触发器用于存储数据、实现计数、寄存器和移位寄存器等功能。

7. 简述D触发器的工作原理。

答案:D触发器是一种常见的触发器类型,它的输出状态由输入端D的电平决定。

当触发器的时钟信号上升沿到来时,D触发器会将输入端D的电平状态锁存到输出端Q,从而实现数据的存储和传递。

8. 什么是二进制计数器,它的功能是什么?答案:二进制计数器是一种数字逻辑电路,它能够按照二进制数的顺序进行计数。

数字逻辑试卷及答案

数字逻辑试卷及答案

计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷学号 班级 姓名 成绩一、填空(每空1分,共14分)1、(21.5)10=( )2=( )8=( )162、若0.1101x =-,则[]x 补=( )3、十进制数809对应的8421BCD 码是( )4、若采用奇校验,当信息位为10011时,校验位应是( )5、数字逻辑电路分为( )和( )两大类6、电平异步时序逻辑电路的描述工具有( )、( )、( )7、函数()()F A B C D =+⋅+的反函数是( )8、与非门扇出系数N O 的含义是( )9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( )二、选择题(每空2分,共16分)从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内1、数字系统采用( )可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态A .2B .4C .5D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( )A .两个稳态B .两个暂稳态C .一个稳态,一个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是( )A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最大项和最小项的关系是( )A .i i m M =B .i i m M =C .1i i m M ⋅=D .无关系 三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式 四、分析题(每小题12分,共24分)1、分析图1所示组合逻辑电路① 写出输出函数表达式 ② 列出真值表 ③ 说明电路功能2、分析图2所示脉冲异步时序逻辑电路① 写出输出函数和激励函数表达式 ② 列出次态真值表,作出状态表和状态图 ③ 说明电路功能④ 设初态2100y y =,作出x 输入4个异步脉冲后的状态y 2y 1和输出z 的波形图。

数字逻辑电路期末考试试卷及答案

数字逻辑电路期末考试试卷及答案

请浏览后下载,资料供参考,期待您的好评与关注!期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。

DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。

A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。

A.计数器B.译码器C.加法器D.多路选择器装请浏览后下载,资料供参考,期待您的好评与关注!请浏览后下载,资料供参考,期待您的好评与关注!10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

数字逻辑期末考试题及答案

数字逻辑期末考试题及答案

数字逻辑期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是答案:D2. 一个三输入的与门,当输入全为1时,输出为:A. 0B. 1C. 随机D. 无法确定答案:B3. 一个异或门的真值表中,当输入相同时,输出为:A. 1B. 0C. 随机D. 无法确定答案:B4. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. AND触发器答案:D5. 在数字电路中,同步计数器和异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 计数精度D. 计数方式答案:B6. 一个4位二进制计数器,其最大计数值为:A. 15B. 16C. 32D. 64答案:A7. 以下哪个不是数字逻辑设计中常用的简化方法?A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 逻辑表简化答案:C8. 在数字电路中,一个信号的上升沿指的是:A. 信号从0变为1的瞬间B. 信号从1变为0的瞬间C. 信号保持不变D. 信号在变化答案:A9. 一个D触发器的Q输出端在时钟信号上升沿时:A. 保持不变B. 翻转状态C. 跟随D输入端D. 随机变化答案:C10. 以下哪个不是数字逻辑中的状态机?A. Moore机B. Mealy机C. 有限状态机D. 无限状态机答案:D二、填空题(每空2分,共20分)11. 在布尔代数中,逻辑与操作用符号______表示。

答案:∧12. 一个布尔函数F(A,B,C)=A∨B∧C的最小项为______。

答案:(1,1,1)13. 在数字电路设计中,卡诺图是一种用于______的工具。

答案:布尔函数简化14. 一个4位二进制加法器的输出端最多有______位。

答案:515. 一个同步计数器在计数时,所有的触发器都______时钟信号。

答案:接收16. 一个JK触发器在J=K=1时,其状态会发生______。

《数字逻辑》——期末复习题及答案

《数字逻辑》——期末复习题及答案

《数字逻辑》——期末复习题及答案中国⽯油⼤学(北京)远程教育学院《数字逻辑》期末复习题⼀、单项选择题1. TTL 门电路输⼊端悬空时,应视为( )A. ⾼电平B. 低电平C. 不定D. ⾼阻2. 最⼩项D C B A 的逻辑相邻项是()A .ABCDB .D BC A C .CD AB D .BCD A3. 全加器中向⾼位的进位1+i C 为( )A. i i i C B A ⊕⊕B.i i i i i C B A B A )(⊕+C.i i i C B A ++D.i i i B C A )(⊕4. ⼀⽚⼗六选⼀数据选择器,它应有()位地址输⼊变量A. 4B. 5C. 10D. 165. 欲对78个信息以⼆进制代码表⽰,则最少需要()位⼆进制码A. 4B. 7C. 78D. 106. ⼗进制数25⽤8421BCD 码表⽰为()A.10 101B.0010 0101C.100101D.101017. 常⽤的BCD 码有()A:奇偶校验码 B:格雷码 C:8421码 D:ASCII 码8. 已知Y A AB AB =++,下列结果中正确的是()A:Y=A B:Y=B C:Y=A+B D: Y A B =+9. 下列说法不正确的是()A:同⼀个逻辑函数的不同描述⽅法之间可相互转换B:任何⼀个逻辑函数都可以化成最⼩项之和的标准形式C:具有逻辑相邻性的两个最⼩项都可以合并为⼀项D:任⼀逻辑函数的最简与或式形式是唯⼀的10. 逻辑函数的真值表如下表所⽰,其最简与或式是()A: ABC ABC ABC ++ B: ABC ABC ABC ++ C: BC AB + D: BC AC +11.以下不是逻辑代数重要规则的是( ) 。

A. 代⼊规则B. 反演规则C. 对偶规则D. 加法规则12.已知函数E)D (C B A F +?+=的反函数应该是( ) 。

A. [])E (D C B A F +?+?= B. [])E D (C B A F +?+?= C. [])E (D C B A F +?+?=D. [])E D (C B A F +?+?=13.组合逻辑电路⼀般由()组合⽽成。

数字逻辑题目及其答案和解析(1)一共60道题

数字逻辑题目及其答案和解析(1)一共60道题

第一部分:1.在二进制系统中,下列哪种运算符表示逻辑与操作?A) amp;B) |C) ^D) ~解析:正确答案是 A。

在二进制系统中,amp; 表示逻辑与操作,它仅在两个位都为1时返回1。

2.在数字逻辑中,Karnaugh 地图通常用于简化哪种类型的逻辑表达式?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是B。

Karnaugh 地图通常用于简化或门的逻辑表达式,以减少门电路的复杂性。

3.一个全加器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 C。

一个全加器有三个输入:两个加数位和一个进位位。

4.下列哪种逻辑门可以实现 NOT 操作?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 D。

与非门可以实现 NOT 操作,当且仅当输入为0时输出为1,输入为1时输出为0。

5.在数字逻辑中,Mux 是指什么?A) 多路复用器B) 解码器C) 编码器D) 多路分配器解析:正确答案是 A。

Mux 是指多路复用器,它可以选择输入中的一个,并将其发送到输出。

6.在二进制加法中,下列哪个条件表示进位?A) 0 + 0B) 0 + 1C) 1 + 0D) 1 + 1解析:正确答案是 D。

在二进制加法中,当两个位都为1时,会产生进位。

7.在数字逻辑中,一个 JK 触发器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 B。

一个 JK 触发器有两个输入:J 和 K。

8.下列哪种逻辑门具有两个输入,且输出为两个输入的逻辑与?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 A。

与门具有两个输入,只有当两个输入都为1时,输出才为1。

9.在数字逻辑中,下列哪种元件可用于存储单个位?A) 寄存器B) 计数器C) 锁存器D) 可编程逻辑门阵列解析:正确答案是 C。

锁存器可用于存储单个位,它可以保持输入信号的状态。

10.一个带有三个输入的逻辑门,每个输入可以是0或1,一共有多少种可能的输入组合?A) 3B) 6C) 8D) 12解析:正确答案是 C。

数字逻辑期末考试试题题库及参考答案数电试数字逻辑期末考试试题题库及参考答案 (1)

数字逻辑期末考试试题题库及参考答案数电试数字逻辑期末考试试题题库及参考答案 (1)

200 /200 学年第一学期《数字电路》试卷班级________________学号________________姓名_______________成绩______________一、选择题(每题2分,共20分) 1、下面属于有权码的是( B )A 、格雷码B 、8421BCD 码C 、奇偶校验码D 、余三码2、一个两输入端的门电路,当输入为1和0时,输出不是1的门是( C )A 、与非门B 、或门C 、或非门D 、异或门 3、和逻辑式AB 逻辑关系不同的逻辑式是( B )A 、B A + B 、B A ∙C 、B B A +∙D 、A B A + 4、数字电路中机器识别和常用的数制是( A )A 、二进制B 、八进制C 、十进制D 、十六进制 5、十进制数100对应的二进制数为( C )A 、1011110B 、1100010C 、1100100D 、110001006、七段译码器74LS47(共阳)的输出低电平有效,当输入的4位数为0101显示 5时,输出七段LED 数码管的abcdefg 为( A )A 、1011011B 、0100100C 、1101101D 、00100107、在函数D ABC F +=的真值表中,0=F 的状态共有多少个( D )A 、2B 、4C 、9D 、78、下列各型号中属于优先编码器的是( C )A 、74LS85B 、74LS138C 、74LS148D 、74LS48 9、逻辑函数中的逻辑“或”和它对应的逻辑代数运算关系为( A )A 、逻辑加B 、逻辑乘C 、逻辑非10、余三码与8421BCD 码相差0011,因此,用下列哪个器件实现将8421BCD 码转换到余三码的设计最简单。

( A )A 、4位二进制加法器B 、比较器C 、数据选择器D 、译码器abcd e fg二、填空题(每空1.5分,共30分)1、具有“相异出1,相同出0”功能的逻辑门是 异或 门,它的反是 同或 门。

数字逻辑期末考试试卷(含答案)

数字逻辑期末考试试卷(含答案)

2007-2008学年第一学期期末考试试题(答案)考试科目:数字逻辑 试卷类别:3卷 考试时间:110 分钟计算机学院 ______________系级 班姓名学号毛题号一二三四总分得分 一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . CB AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断得分评卷人5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D CB A F +++= B . DC B A F +++=C .D .D C B A F =DC B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的AB 逻辑功能的是____A______。

8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。

A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

数字逻辑期末复习题

数字逻辑期末复习题

一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。

A . D C B A F +++= B . D C B A F +++=C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。

B A F& ∇FB A &∇8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。

A . 计数器B . 译码器C . 加法器D .多路选择器 10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

A . 0100100B .1100011C . 1011011D .0011011二、填空题(每小题2分,共20分)11.TTL 电路的电源是__5__V ,高电平1对应的电压范围是__2.4-5____V 。

数字逻辑与电路复习题及答案

数字逻辑与电路复习题及答案

《数字逻辑与电路》复习题第一章数字逻辑基础(数制与编码)一、选择题1.以下代码中为无权码的为 CD。

A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为 AB 。

码 B. 5421BCD码 C. 余三码 D. 格雷码3.一位十六进制数可以用 C 位二进制数来表示。

A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为 B 。

A. 10 101B. 0010 0101C. 100101D. 101015.在一个8位的存储单元中,能够存储的最大无符号整数是 CD 。

A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数()10等值的数或代码为 ABCD 。

A. (0101 8421BCDB.16C.2D.87.与八进制数8等值的数为:AB 。

A.2B.16C. )16D. 28.常用的BC D码有C D 。

A.奇偶校验码B.格雷码码 D.余三码二、判断题(正确打√,错误的打×)1. 方波的占空比为。

(√)2. 8421码1001比0001大。

(×)3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。

(√)4.格雷码具有任何相邻码只有一位码元不同的特性。

(√)5.八进制数(17)8比十进制数(17)10小。

(√)6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。

(√)7.十进制数(9)10比十六进制数(9)16小。

(×)8.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。

(√)三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1和 0来表示。

2.分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。

3.在数字电路中,常用的计数制除十进制外,还有二进制、八进制、十六进制。

4.常用的BCD码有 8421BCD码、 2421BCD码、 5421BCD码、余三码等。

《数字逻辑》期末复习题及答案

《数字逻辑》期末复习题及答案

《数字逻辑》期末复习题一、单项选择题1.以下不是逻辑代数重要规则的是( D ) 。

A. 代入规则 B. 反演规则 C. 对偶规则 D. 加法规则2.已知函数E)D (C B A F +⋅+=的反函数应该是( A ) 。

A.[])E (D C B A F +⋅+⋅= B. [])E D (C B A F +⋅+⋅= C. [])E (D C B A F +⋅+⋅= D. [])E D (C B A F +⋅+⋅=3.组合逻辑电路一般由( A )组合而成。

A 、门电路 B 、触发器 C 、计数器 D 、寄存器4.求一个逻辑函数F 的对偶式,可将F 中的( A )。

A 、“·”换成“+”,“+”换成“·”,常数中的“0”“1”互换B 、原变量换成反变量,反变量换成原变量C 、变量不变D 、常数中的“0”换成“1”,“1”换成“0”5.逻辑函数()()()()=++++=E A D A C A B A F ( A ) 。

A. AB+AC+AD+AEB. A+BCEDC. (A+BC)(A+DE)D. A+B+C+D+E6.下列逻辑电路中,不是组合逻辑电路的有( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器7.逻辑表达式A+BC=( C ) A 、AB B 、A+C C 、(A+B)(A+C) D 、B+C8.在( A )输入情况下,“或非”运算的结果是逻辑“1”。

A.全部输入为“0”B.全部输入为“1”C.任一输入为“0”,其他输入为“1”D.任一输入为“1”9.逻辑函数()6,5,4,2m F 1∑=同 C B B A F 2+=之间关系为( A ) A.21F F = B. 21F F = C. 21F F = D.无关10.时序逻辑电路一定包含( A )A 、触发器B 、组合逻辑电路C 、移位寄存器D 、译码器11.时序逻辑电路中必须有( A )A 、输入逻辑变量B 、时钟信号C 、计数器D 、编码器12.逻辑函数()()=++++++++=C B A C B A C )B C )(A B (A F ( A ) 。

数字逻辑期末复习题

数字逻辑期末复习题

3、用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展。

()所选答案:错7、( 5E.C)16=([1])2=([2])8=([3])10=([4])8421BCD1 的指定答案: 1011110.112 的指定答案: 136.63 的指定答案: 94.754 的指定答案:(1001 0100.0111 0101)6、PROM的或阵列(存储矩阵)是可编程阵列。

()所选答案:对2、寻址容量为16K×8的RAM需要()根地址线。

所选答案: E. 142、格雷码具有任何相邻码只有一位码元不同的特性。

所选答案:对1、存储器的[1]和[2]是反映系统性能的两个重要指标。

1 的指定答案:存储容量2 的指定答案:存取时间3、常用的BCD 码有[1]、[2]、[3]、[4]等。

常用的可靠性代码有[5]、[6]等。

1 的指定答案: 8421BCD码2 的指定答案: 5421BCD码3 的指定答案: 2421BCD码4 的指定答案: 余3码5 的指定答案: 余3码6 的指定答案:余3循环码4、在时间和幅度上都离散的信号是数字信号,语音信号不是数字信号。

所选答案: 对问题 9 得 1 分,满分 1 分2、RAM 由若干位存储单元组成,每个存储单元可存放一位二进制信息。

( )所选答案: 对5、存储器字数的扩展可以利用外加译码器控制数个芯片的片选输入端来实现。

( )所选答案: 对1、实际中,常以字数和位数的乘积表示存储容量。

( ) 所选答案: 对8、动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失。

( )所选答案: 对10、PROM 的与陈列(地址译码器)是( )。

所选答案: D. 全译码不可编程阵列4、RAM 中的信息,当电源断掉后又接通,则原存的信息不会改变。

( ) 所选答案: 错9、只读存储器ROM 中的内容,当电源断掉后又接通,存储器中的内容( )。

所选答案: B. 保持不变7、欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为()。

数字逻辑期末考试试卷含答案

数字逻辑期末考试试卷含答案

数字逻辑期末考试试卷含答案一、选择题(共10题,每题2分,共20分)在下列选项中选择正确答案,并在答题卡上填写对应答案的字母。

1. 逻辑门是数字电路中最基本的组成单元,它由多个电子器件组合而成,能够实现逻辑运算。

下列不属于逻辑门的是:A. 与门B. 或门C. 非门D. 电容门2. 在数字电路中,最简单的存储单元是:A. 寄存器B. 计数器C. 缓存器D. 锁存器3. 二进制数是由二个字符0和1组成的数,它在计算机中占有重要地位。

下面哪个是5的十进制表示?A. 101B. 0101C. 110D. 00001014. 半加器是指具有两个输入端和两个输出端的二进制加法器。

下列选项中,不属于半加器的是:A. 异或门B. 与门C. 或门D. 非门5. 在数字电路中,集成电路是指将多个电子器件集成到一个芯片上,以实现特定功能。

下列选项中不属于集成电路的是:A. 与门B. 或门C. 霍尔开关D. 计数器6. 在计算机中,ALU指的是运算器,负责进行各种算术和逻辑运算。

下面哪个选项不属于ALU的功能?A. 加法运算B. 乘法运算C. 与门逻辑运算D. 异或门逻辑运算7. 时钟信号是数字电路中常见的同步信号,用于控制电路的工作时间。

下列选项中,不属于时钟信号的是:A. 脉冲信号B. 方波信号C. 高电平信号D. 低电平信号8. 译码器是指将输入的数字代码转换为特定信号输出,用于对输入数字进行解码。

下面哪个选项不属于译码器?A. 74LS138B. 74LS74C. 74LS47D. 74LS869. 在数字电路中,多路选择器是一种常用的逻辑电路,具有多个输入和一个输出。

下列选项中不属于多路选择器的是:A. 2:1选择器B. 4:1选择器C. 8:1选择器D. 16:1选择器10. D触发器是一种常用的时序元件,能够存储一个比特的数据。

下列选项中,不属于D触发器的是:A. RS触发器B. JK触发器C. T触发器D. D触发器与门二、填空题(共5题,每题4分,共20分)根据题目所给条件,在答题卡上填写正确的答案。

《数字逻辑》总复习测试题参考答案

《数字逻辑》总复习测试题参考答案
数字逻辑总复习测试题参 考答案
目录
• 测试题答案概述 • 选择题答案解析 • 填空题答案解析 • 简答题答案解析 • 计算题答案解析
01
测试题答案概述
测试题答案的解析
测试题1答案解析
这道题考查了基本逻辑门的功能和特点,通 过分析题目中的逻辑表达式,可以确定使用
的逻辑门类型和输入输出关系。
测试题2答案解析
解析:此题考查了触发器的功能,C选项代表了边沿触发器的特性,即在时钟信号的上升沿或下降沿时,触发器 会进行状态更新。
03
填空题答案解析填空题一答案及解析来自答案1010解析
根据二进制数的定义,二进制数由0和1组成,逢2进1。因此,将十进制数10转换为二进制数得到1010。
填空题二答案及解析
答案:8
测试题答案的注意事项
注意单位的统一
在解题过程中,需要注意单位的一致性,避免出现单位混淆或单位 错误的情况。
考虑边界条件
在分析逻辑电路或可编程逻辑器件的应用时,需要考虑各种边界条 件和极端情况,以确保电路的可靠性和稳定性。
重视细节
在解题过程中,需要注意细节问题,如符号的规范使用、电路连接方 式的正确性等,这些细节问题可能会影响最终结果的正确性。
05
计算题答案解析
计算题一答案及解析
答案
11010010
解析
根据二进制加法规则,1010+101=1101,然后后缀一个 0,得到11010010。
计算题二答案及解析
答案:3
解析:根据逻辑或运算规则,当两个输入信 号中至少有一个为高电平时,输出信号为高 电平。因此,A、B、C中至少有一个为高电
02
选择题答案解析
选择题一答案及解析

数字逻辑期末考试题

数字逻辑期末考试题

.数字逻辑考试题数字逻辑考试题(一)一、填空(共17分,每空1分)1. (1011.11)B =( ) D =( )H2. (16)D =( )8421BCD 码。

3. 三态门的输出有 、 、 三种状态。

6. ABC C B A Y =),,( 的最简式为Y= 。

7. 由n 位寄存器组成的扭环型移位寄存器可以构成 进制计数器。

10. 四位环型计数器初始状态是1000,经过5个时钟后状态为 。

11. 在RS 、JK 、T 和D 触发器中, 触发器的逻辑功能最多。

12. 设一个包围圈所包围的方格数目为S ,消去的变量数目为N ,那么S 与N 的关系式应是 。

13. 在卡诺图化简逻辑函数时,圈1求得 的最简与或式,圈0求得 的最简与或式。

二、选择(共10分,每题1分)1. DE BC A Y +=的反函数为Y =( )。

A. E D C B A Y +++⋅=B. E D C B A Y +++⋅=C. )(E D C B A Y +++⋅=D. )(E D C B A Y +++⋅=3. 十进制数25用8421BCD 码表示为( )。

A. 10101B. 0010 0101C. 100101D. 101014. 若用1表示高电平,0表示低电平,则是( )。

A. 正逻辑B. 负逻辑C. 正、负逻辑D. 任意逻辑5. 下逻辑图的逻辑表达式为( )。

A. AC BC AB Y =B. BC AC AB Y ++=C. BC AC AB Y ++=D. BC AC AB Y =6. 三态门的逻辑值正确是指它有( )。

A. 1个B. 2个C. 3个D. 4个9. 组合逻辑电路在电路结构上的特点下列不正确的是( )。

A. 在结构上只能由各种门电路组成B. 电路中不包含记忆(存储)元件C. 有输入到输出的通路D. 有输出到输入的反馈回路10. 已知74LS138译码器的输入三个使能端(E 1=1,022==B A E E )时,地址码A 2A 1A 0=011,则输出07~Y Y 为( )。

(完整版)数字逻辑电路期末考试试卷及答案

(完整版)数字逻辑电路期末考试试卷及答案

t h数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟XXXX 学院 ______________系级班姓名学号 题号一二三四总分得分一、选择题(每小题2分,共20分)1. 八进制(273 2 的位权为___B___。

A .(128)10 C .(256)10 D .(8)102. C B +,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误得分评卷人装 订 线 内 请 勿答 题数字逻辑电路 3卷答案 第 2 页 共 8 页6. 功能相等的表达式为___C_____。

B .D C B A F +++=D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=;C=1时,F 为高阻态的逻AB 辑功能的是____A______。

8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。

A . 500KHzB .200KHzC . 100KHzD .50KHz 9.下列器件中,属于时序部件的是_____A_____。

A . 计数器B . 译码器C . 加法器D .多路选择器装a n t数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

(完整版)数字逻辑电路期末考试试卷及答案

(完整版)数字逻辑电路期末考试试卷及答案

数字逻辑电路 3卷答案 第 1 页 共 8 页期末考试试题(答案)考试科目:数字逻辑电路 试卷类别:3卷 考试时间:110 分钟 XXXX 学院 ______________系 级 班姓名 学号 毛题号 一 二 三 四 总分 得分一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。

A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。

A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。

A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。

A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。

A .0B .1C .不确定D .逻辑概念错误得分 评卷人装订线内请勿答题6. 与逻辑函数DCBAF+++=功能相等的表达式为___C_____。

DCBAF+++=B.DCBAF+++=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是____A______。

8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。

A. 500KHz B.200KHzC. 100KHz D.50KHz9.下列器件中,属于时序部件的是_____A_____。

A.计数器B.译码器C.加法器D.多路选择器装数字逻辑电路3卷答案第2 页共8 页数字逻辑电路 3卷答案 第 3 页 共 8 页10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

中国石油大学(北京)远程教育学院《数字逻辑》期末复习题一、单项选择题1. TTL 门电路输入端悬空时,应视为( )A. 高电平B. 低电平C. 不定D. 高阻2. 最小项D C B A 的逻辑相邻项是( )A .ABCDB .D BC A C .CD AB D .BCD A3. 全加器中向高位的进位1+i C 为( )A. i i i C B A ⊕⊕B.i i i i i C B A B A )(⊕+C.i i i C B A ++D.i i i B C A )(⊕4. 一片十六选一数据选择器,它应有( )位地址输入变量A. 4B. 5C. 10D. 165. 欲对78个信息以二进制代码表示,则最少需要( )位二进制码A. 4B. 7C. 78D. 106. 十进制数25用8421BCD 码表示为( )A.10 101B.0010 0101C.100101D.101017. 常用的BCD 码有( )A:奇偶校验码 B:格雷码 C:8421码 D:ASCII 码8. 已知Y A AB AB =++,下列结果中正确的是()A:Y=A B:Y=B C:Y=A+B D: Y A B =+9. 下列说法不正确的是( )A:同一个逻辑函数的不同描述方法之间可相互转换B:任何一个逻辑函数都可以化成最小项之和的标准形式C:具有逻辑相邻性的两个最小项都可以合并为一项D:任一逻辑函数的最简与或式形式是唯一的10. 逻辑函数的真值表如下表所示,其最简与或式是( )A: ABC ABC ABC ++ B: ABC ABC ABC ++ C: BC AB + D: BC AC +11.以下不是逻辑代数重要规则的是( ) 。

A. 代入规则B. 反演规则C. 对偶规则D. 加法规则12.已知函数E)D (C B A F +⋅+=的反函数应该是( ) 。

A. [])E (D C B A F +⋅+⋅= B. [])E D (C B A F +⋅+⋅= C. [])E (D C B A F +⋅+⋅=D. [])E D (C B A F +⋅+⋅=13.组合逻辑电路一般由( )组合而成。

A 、门电路B 、触发器C 、计数器D 、寄存器14.求一个逻辑函数F 的对偶式,可将F 中的( )。

A 、“·”换成“+”,“+”换成“·”,常数中的“0”“1”互换B 、原变量换成反变量,反变量换成原变量C 、变量不变D 、常数中的“0”换成“1”,“1”换成“0”15.逻辑函数()()()()=++++=E A D A C A B A F ( ) 。

A. AB+AC+AD+AEB. A+BCEDC. (A+BC)(A+DE)D. A+B+C+D+E16.下列逻辑电路中,不是组合逻辑电路的有( )A 、译码器B 、编码器C 、全加器D 、寄存器17.逻辑表达式A+BC=( )A 、AB B 、A+C C 、(A+B)(A+C)D 、B+C18.在( )输入情况下,“或非”运算的结果是逻辑“1”。

A.全部输入为“0”B.全部输入为“1”C.任一输入为“0”,其他输入为“1”D.任一输入为“1” 19.逻辑函数()6,5,4,2m F 1∑=同 C B B A F 2+=之间关系为( )A.21F F =B. 21F F =C. 21F F =D.无关20.时序逻辑电路一定包含( )A 、触发器B 、组合逻辑电路C 、移位寄存器D 、译码器21.时序逻辑电路中必须有( )A 、输入逻辑变量B 、时钟信号C 、计数器D 、编码器22.逻辑函数()()=++++++++=C B A C B A C)B C)(A B (A F ( ) 。

A.)5,4,1,0(m ∏B. m(0,1,4,5)∑C.()5,4m ∑D. A(B+C) 23.已知函数--+=D C B A F ,根据反演规则得到的反函数是( ) A .D)C ()B A (+⋅+-- B .(A+B )(C+D )C .B A -D .CD B A -24.最小项D C B A 的逻辑相邻项是( )A .ABCDB .D BC A C .CD AB D .BCD A25.Mealy 型时序逻辑电路的输出( )。

A.只与当前外部输入有关B. 只与电路内部状态有关C.与外部输入和内部状态都有关D. 与外部输入和内部状态都无关26.逻辑函数()()()=++++++=C B A C B A C B A F ( ) 。

A.)7,6,3(M ∏ B. ()5,6,7m ∑ C.()7,6,3m ∑ D. A(B+C) 27.JK 触发器在CP 脉冲作用下,欲实现n 1n Q Q =+,则输入信号不能为( )A .J=K=0B .J=Q ,K=QC .J=Q ,K=QD .J=Q,K=028.逻辑函数ABC C AB BC A C B A C B A C)B,F(A,++++==( )A .∑m(0,1,3,6,7)B .∏m(0,1,3,6,7)C .∑m(6,7)D .AB+C29.下列触发器中没有约束条件的是( )A 、基本RS 触发器B 、主从RS 触发器C 、维持阻塞RS 触发器D 、边沿D 触发器30.欲得到D 触发器的功能,以下诸图中唯有图( )是正确的A.B.C.D.31. 以下四个系列的 TTL 集成电路,其中功耗最小的为( )A. CT74B. CT74HC. CT74SD. CT74LS32. 下列门电路,不属于基本逻辑门的是( )A. 异或门B. 与门C. 或门D. 非门33.n 个变量函数的最小项是 ( ) 。

A. n 个变量的积项,它包含全部n 个变量B. n 个变量的和项,它包含n 个变量C.每个变量都以原、反变量的形式出现,且仅出现一次D. n 个变量的和项,它不包含全部变量34. 下图示触发器电路的特征方程Q n+1 =( )A. B. C. D. T35. 图示ROM 阵列逻辑图,当地址为A1A0=10时,该字单元的内容为( )A. 1l10B. 111C. 1010D. 10036. 译码器的逻辑功能是将( )A:输入的二进制代码译成对应输出的二进制代码B:输入的高、低电平译成对应输出的二进制代码C:输入的高、低电平译成对应输出的高、低电平D:输入的二进制代码译成对应输出的高、低电平37. =+++AB B A B A B A ________ ( )A. AB. BC. 1D.038. 由与非门构成的基本RS 触发器两个输入端1,0____==R S 时,触发器的状态为() A.0,1__==Q Q B.Q=1,=__Q 1 C. Q=0,=__Q 1 D. Q=0,=__Q 0二、填空题1.组合电路中的险象可根据竞争冒险的原因不同分为 和 。

n n Q T Q T +n TQ +Q T n Q2.数字逻辑电路一般分为和。

3.组合逻辑电路的特点是在任何时刻电路产生的稳定输出信号仅与该时刻电路的_________ 有关。

4.组合逻辑电路的分析和设计所用到的主要工具是,而时序逻辑电路的分析和设计所要用到的工具主要是和。

5.如果决定某一事件发生的多个条件中,只要有一个或一个以上条件成立,事件便可发生,则这种因果关系称之为。

6.将逻辑函数表达式F中所有的“·”变成“+”,“+”变成“·”,“0”变成“1”,“1”变成“0”,原变量变成反变量,反变量变成原变量,则所得到的新的函数为原函数F的反函数,这一规则称为。

7.时序电路一般由、和三部分组成。

8.同步时序电路常用的方法有和。

9.判断一个电路是否可能产生险象的方法有、、和___________。

三、判断题1.判断两个逻辑函数是否相等,通常有两种方法,一种是列出输入变量所有可能的取值的组合;另一种是逻辑代数的公理,定理和规则证明()2.描述逻辑函数常用方法有逻辑表达式、真值表、卡诺图()3.如果一个具有n个变量的函数和项包含全部n个变量,每个变量都以原变量或反变量形式出现,且仅出现一次,则这个和项称为最小项()4.2421码的1011,其权展开式为3()5. 加法器是克服了空翻的寄存器( )6. 单向移位寄存器电路中没有组合逻辑电路( )7. 触发器的输出是现态函数. ( )8. 逻辑函数化简后的结果是唯一的. ( )四、分析题1. 分析如图1给定的组合逻辑电路,写出输出P1,P2,P3,P4的逻辑表达式,并写出输出F的逻辑表达式。

2.输入变量中无反变量时,用与非门实现下列逻辑函数F(A,B,C,D)=∑m(2,3,5,6)3.设计一个序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0,典典型输入序列如下:输入X :0 1 1 1 0 1 1 1 1 0输出Z :0 0 0 1 0 0 0 1 1 0作出原始状态图。

4.已知描述某组合电路的逻辑函数表达式为AC B A C A F ++=,试判断该逻辑电路是否可能产生险象。

5. 用T 触发器实现J-K 触发器的功能,并画出逻辑电路图。

6. 设计一个3人抢答电路。

3人A 、B 、C 各控制一个按键开关K A 、K B 、K C 和一个发光二极管D A 、D B 、D C 。

谁先按下开关,谁的发光二极管亮,同时使其他人的抢答信号无效。

中国石油大学(北京)远程教育学院《数字逻辑》期末复习题标准答案一、单项选择题1.P44-462.P24-253.P105-1064.P95-965.P86.P97.P108.P20-239.P14-23 10. P20-23 11.P14-19 12.P20 13.P69 14.P20 15.P20 16.P82 17.P20-23 18.P15 19.P23-25 20.P113 21.P149-151 22.P23-25 23.P20 24.P149-151 25.P160 26.P23-25 27.P123-125 28.P23-25 29. P115-137 30.P125-126 31.P57 32.P1533.P20-23 34.P133 35.P213-215 36.P88 37.P20-23 38.P115-116二、填空题1.组合电路中的险象可根据竞争冒险的原因不同分为和。

教材P772.数字逻辑电路一般分为和。

教材P683.组合逻辑电路的特点是在任何时刻电路产生的稳定输出信号仅与该时刻电路的_________有关。

教材P694.组合逻辑电路的分析和设计所用到的主要工具是,而时序逻辑电路的分析和设计所要用到的工具主要是和。

教材P69\1515.如果决定某一事件发生的多个条件中,只要有一个或一个以上条件成立,事件便可发生,则这种因果关系称之为。

相关文档
最新文档