计算机组成原理A卷

合集下载

计算机组成原理试卷A卷答案

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试《计算机组成原理》考试试卷(A卷)学院课程名称考试日期姓名专业学号一、选择题(本大题共15小题,每小题2分,共30分))1、完整的计算机系统应包括_______。

A.CPU和主存B.外部设备和主机C.主机和实用程序D.配套的硬件系统和软件系统2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。

A.硬件B.软件C.固件D.辅助存储器3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。

A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。

设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。

若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。

A.00111 1100010 B.00101 0001000C.01000 0010001 D.发生溢出5、下列关于RISC的叙述中,错误的是_______。

A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。

A.Cache B.ROM C.EPROM D.CMOS7、相对于微程序控制器,硬布线控制器的特点是_______。

A.指令执行速度慢,指令功能的修改和扩展容易B.指令执行速度慢,指令功能的修改和扩展困难C.指令执行速度快,指令功能的修改和扩展容易D.指令执行速度快,指令功能的修改和扩展困难8、下列有关RAM和ROM的叙述中,正确的是_______。

① RAM是易失性存储器,ROM是非易失性存储器② RAM和ROM都是采用随机存取方式进行信息访问③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新A.仅①②B.仅②③C.仅①②③D.仅②③④9、下列不会引起指令流水阻塞的是_______。

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、若数据在存储器中采用以低字节地址为字地址的存放方式(小端存储),则十六进制数12345678H按自己地址由小到大依次存为()。

A.12345678B.87654321C.78563412D.341278562、主存储器主要性能指标有()。

1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是3、若浮点数用补码表示,则判断运算结果为规格化数的方法是()。

A.阶符与数符相同,则为规格化数B.小数点后第一位为1,则为规格化数C.数符与小数点后第1位数字相异,则为规格化数D.数符与小数点后第1位数字相同,则为规格化数4、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ5、在浮点机中,()是隐藏的。

A.阶码B.数符C.尾数D.基数6、在下面描述的PCI总线的基本概念中,不正确的表述是()。

A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备7、下列关于同步总线的说法中,正确的有()。

I.同步总线一般按最慢的部件来设置公共时钟II.同步总线一般不能很长III.同步总线一般采用应答方式进行通信IV.通常,CPU内部总线、处理器总线等采用同步总线A. I,IIB. I,II,IVC.III,IVD.II,III,IV8、下列关于计算机操作的单位时间的关系中,正确的是()。

A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期9、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。

计算机组成原理与系统结构试卷

计算机组成原理与系统结构试卷

《计算机组成与系统结构》课程考试试卷( A 卷) 本试卷适用专业 :计科、网络、物联、软工 年级 : 考试时间:110分钟 考试方式: 闭卷 一、 单项选择题(每小题1分,共10分) 1.用于直接给出内存地址寻找内存中操作数的寻址方式称为______寻址。

A. 直接 B. 间接 C. 寄存器直接 D. 寄存器间接 2.______可区分存储单元中存放的是指令还是数据。

A .用户 B .运算器 C .存储器 D .控制器 3.系统总线中地址线的功用是 。

A. 用于指定主存单元和I/O 设备接口电路的地址 B. 用于传送主存物理地址和逻辑地址 C. 用于选择进行信息传输的设备 D. 用于选择主存单元 4.某计算机字长是16位,它的存储容量是512KB ,按字编址,它的寻址范围是______。

A .128K ;B .256K ;C .256KB ;D .128KB 。

5.在小数定点机中,下述第______种说法是正确的。

A .原码和反码不能表示 -1,补码可以表示 -1 B .三种机器数均可表示 -1 C .三种机器数均可表示 -1,且三种机器数的表示范围相同 D .三种机器数均不可表示 -1 6.相对寻址方式中,操作数的有效地址是______。

A .基址寄存器内容加上形式地址(位移量) B .程序计数器内容加上形式地址 C .变址寄存器内容加上形式地址 D .以上都不对 7.一个节拍信号的宽度是指______。

A .存储周期 B .时钟周期 C .机器周期 D .指令周期 8.将微程序存储在EPROM 中的控制器是______控制器。

A .硬布线 B .毫微程序 C .静态微程序 D .动态微程序 9.地址总线的宽度由总线的 定义。

A. 功能特性B. 电气特性C. 物理特性D. 时间特性10.三种集中式总线控制中,______方式对电路故障最敏感。

A .以下都不对B .计数器定时查询C .独立请求D .链式查询二 填空题(每小题3分,共15分)1.存储器和CPU 连接时,要完成______的连接、______的连接和______的连接,方能正常工作。

山东大学试卷计算机组成原理a

山东大学试卷计算机组成原理a

山东大学试卷(A)课程:《计算机组成原理》学号:姓名得分一、选择题:(每小题2分,共30分)1. 信息只用一条传输线,且采用脉冲传输的方式称为______。

A.串行传输B.并行传输C.并串行传输D.分时传输2. 常用的虚拟存储系统由______两级存储器组成。

A.主存—辅存B.快存—主存C.快存—辅存D.通用寄存器—主存3. 相联存储器是按______ 进行寻址的存储器。

A.地址指定方式B.堆栈存取方式C.内容指定方式D.地址指定与堆栈存取方式结合4 计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是______。

A.巴贝奇B.冯. 诺依曼C.帕斯卡D.贝尔5. ______表示法主要用于表示浮点数中的阶码。

A. 原码B. 补码C. 反码D. 移码6. 下列有关运算器的描述中,______是正确的。

A.只做算术运算,不做逻辑运算B. 只做加法C.能暂时存放运算结果D. 既做算术运算,又做逻辑运算7. 设[X]补=1.x1x2x3x4,当满足______时,X > -1/2成立。

A.x1必须为1,x2x3x4至少有一个为1 B.x1必须为1,x2x3x4任意C.x1必须为0,x2x3x4至少有一个为1 D.x1必须为0,x2x3x4任意8. 没有外存储器的计算机监控程序可以放在______ 。

A.RAM B.ROM C.RAM和ROM D.CPU9. 在机器数______ 中,零的表示形式是唯一的。

A.原码 B.补码 C.移码 D.反码10.在主存和CPU之间增加cache存储器的目的是______。

A. 增加内存容量B. 提高内存可靠性C. 解决CPU和主存之间的速度匹配问题D. 增加内存容量,同时加快存取速度11.双端口存储器在______情况下会发生读/写冲突。

A. 左端口与右端口的地址码不同B. 左端口与右端口的地址码相同C. 左端口与右端口的数据码不同D. 左端口与右端口的数据码相同12.在CPU中,跟踪后继指令地指的寄存器是______。

2022年太原科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年太原科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年太原科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。

在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。

【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。

局部性通常有两种不同的形式:时间局部性和空间局部性。

程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。

对于下面这个函数,说法正确的是()。

int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性23、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错4、某机器字长为8位,采用原码表示法(其中一位为符号位),则机器数所能表示的范围是()。

A.-127~+127B.-127~+128C.-128~+127D.-128~+1285、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、下列关于同步总线的说法中,正确的有()。

计算机专业《计算机组成原理》试卷A参考答案

计算机专业《计算机组成原理》试卷A参考答案

厦门理工学院2005—2006学年第一学期期末考试03级计算机专业《计算机组成原理》试卷A参考答案学号姓名成绩一、填空题(每个空格1分,40分)1、计算机系统由_硬件_系统和_软件_系统构成,主机由_运算器_与_控制器_、存储器、输入输出接口和系统总线构成。

2、计算机系统中的主存储器是用来存放_程序和数据_。

计算机系统中的存储器可分为_主存_和_外存_,必须将指令放在_主存_。

3、1MB等于1024KB,或者等于220字节。

4、将11010.10010112转换成八进制数的结果是32.454 ,转换成十六进制的结果是1a.96H 。

5、二进制数-1011的原码是11011 ,反码是10100 ,补码是10101 。

6、浮点数加法运算的过程分为零检查、对阶、尾数相加、规格化和舍入处理和溢出检查。

7、按存储器的读写功能分,可以把存储器分为ROM 和RAM 两种类型。

8、一片容量为32k×8的SRAM存储器芯片,地址线有15条,数据线有8条,地址范围从000016到7fffH 。

9、存储器的传输速率是_每个存储周期传输的字节数_。

如果t M表示存储周期,W表示存储器字长,则传输率定义为_W/t M__。

10、层次化的存储器系统一般分为三级:cache 、主存、辅存。

11、层次化存储器结构的设计是依据程序局部性原理。

12、虚拟存储器主要用于解决计算机中主存储器的容量问题。

13、cache 是一种_高速存储器,是为了解决CPU和主存之间_速度不匹配而采用的一项重要技术。

它与主存的替换算法有LRU_、_LFU_、_FIFO_。

14、指令操作码字段表征指令的_操作性质_,而地址码字段指示_操作数的位置。

15、程序控制方式包括_程序查询_方式和_程序中断_方式。

16、微指令的格式大体分成两类:垂直型微指令和水平型微指令。

二、选择题(每题1分,共15分,请将答案写在下表中)三、应用题(共45分)1、用已知x=0.101001, y=0.111 采用不恢复余数除法求x÷y。

2022年南昌理工学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年南昌理工学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年南昌理工学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。

如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。

A.16,6B.17,6C.18,8 D .19,82、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。

若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。

A.13.3%B.20%C.26.7%D.33.3%3、在定点机中执行算术运算时会产生溢出,其根本原因是()。

A.主存容量不够B.运算结果无法表示C.操作数地址过大D.栈溢出4、加法器采用先行进位的根本目的是()。

A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是5、常用的(n,k)海明码中,冗余位的位数为()。

A.n+kB.n-kC.nD.k6、在异步通信方式中,一个总线传输周期的过程是()。

A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定7、控制总线主要用来传送()。

I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。

现在硬件设计人员想设计计算机B,希望该程序在B上的运行时间能缩短为8s,使用新技术后可使B的时钟频率大幅度提高,但在B上运行该程序所需要的时钟周期数为在A上的1.5倍。

那么,机器B的时钟频率至少应为()能运到所希望的要求。

A.800MHzB.1.2 GHzC.1.5GHzD.1.8GHz9、在计算机系统中,作为硬件与应用软件之间的界面是()。

杭电计算机组成原理A卷

杭电计算机组成原理A卷
二、计算填空题(20分,每空1分)
1、在CPU执行的一段时间内,Cache完成存取的次数为3900次,主存完成的存取次数为100次,已知Cache的存储周期为15ns,主存的存储周期为75ns。则Cache的命中率为(1),Cache/主存系统的平均访问时间为(2)ns,Cache/主存系统的效率为(3)。
RD(2位)
ADDR/ DATA / DISP
其中,RD为源/目的寄存器号,MOD为寻址方式码字段,指令第二字为地址、数据或偏移量;源操作数由MOD字段和指令第二字共同确定。除了HALT指令为单字指令外,其他指令均为双字指令;操作码字段解释见表1-1,MOD字段解释见表1-2,RD字段解释见表1-3。
表1-1
指令助记符
操作码
指令助记符
操作码
MOV
0000
SBB
0100
ADD
0001
JMP
1000
SUB
0010
……
……
AND
0011
HALT
1111
表1-2表1-3
MOD
寻址方式
RD
寄存器
00
立即寻址
00
R0
01
直接寻址
01
R1
10
变址寻址(SI)
10
R2
11
间接寻址
11
R3
1指令ADDR1,((40H))的功能:R1 = ((40H))+R1;指令使用间接寻址,则该指令机器码第一字节为(9)H,第二字节为(10)H。
杭州电子科技大学学生考试卷(A)卷
考试课程
计算机组成原理(甲)
考试日期
成 绩
课程号
教师号

计算机组成原理参考试卷-A

计算机组成原理参考试卷-A

一、填空题(每空1分,共25分)1.计算机硬件系统由输入设备、输出设备、运算器、和存储器五大部件组成。

2.在总线判优控制中,常见的集中控制优先权仲裁方式有三种,分别为、和独立请求方式。

3.动态随机存储器DRAM芯片是将电信号存储于中,因此需要进行。

4. 主机和I/O进行信息通信的控制方式有:方式方式和DMA方式。

5.CPU响应中断及中断服务程序中需要保护现场,保护现场主要是指对和的保护。

6.DMA用于高速数据块的传送,直接在主存和之间进行数据传送。

DMA的数据块传送可分为预处理、数据传送和三个阶段。

7.若机器字长为8位,采用补码形式,若数据为A7H,则对应的十进制整的数值为。

8. 一个浮点数,其尾数右移2位,欲使其值不变,阶码必须;尾数左移1位,欲使其值不变,阶码必须。

9. 一条机器指令是由操作码和两部分组成。

10.如果指令的地址字段直接指出操作数的内存地址,则该寻址方式称为寻址。

11.指令寻址是一种较简单的寻址方式中,它可分为顺序寻址和两种。

12.设相对寻址的转移指令占2个字节,第一字节为操作码,第二字节是位移量(用补码表示),每当CPU从存储器取出一个字节时,即自动完成(pc)+ 1→ pc。

设当前指令地址为3008H,要求转移到300FH,则该转移指令第二字节的内容应为。

13.CPU从存储器取出一条指令并执行这条指令的时间和称为。

14.微指令的编码方式分为、和字段间接编码方式三种。

15.控制器由于设计与实现的方法的不同,可分为控制器、控制器。

16.间接寻址的指令周期包括取址周期、周期和周期三个阶段。

二、单项选择题(每小题1分,共25分)1.以下选项中属于冯·诺依曼计算机特点的是______。

A.多指令流单数据流;B.指令和数据以同等地位存放于存储器内,并可按地址访问;C.堆栈操作;D.存贮器按内容选择地址2.对有关数据加以分类、统计、分析,这属于计算机在______方面的应用。

A.数值计算; B.辅助设计; C.数据处理; D.实时控制。

2022年西南交通大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西南交通大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西南交通大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、采用指令Cache与数据Cache分离的主要目的是()。

A.降低Cache的缺失损失B.提高Cache的命中率C.降低CPU平均访存时间D.减少指令流水线资源冲突2、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。

A.8MB.16MBC.16MD.8MB3、加法器采用先行进位的根本目的是()。

A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是4、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。

A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-15、在C语言程序中,以下程序段最终的f值为()。

Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、控制总线主要用来传送()。

I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。

该机的MIPS数是()。

A.100B.200C.400D.6009、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ10、CPU在中断周期中()A.执行中断服务程序B.执行中断隐指令C.与I/O设备传送数据D.处理异常情况11、下列选项中,()不是发生中断请求的条件。

最新版计算机组成原理试题及答案a

最新版计算机组成原理试题及答案a

最新版计算机组成原理试题及答案a《计算机组成原理》期末试卷A⼀、填空题:1、原码⼀位乘法中,符号位与数值位()。

2、设X= —0.1011,则[X]补为()。

3、在存储系统的Cache与主存层次结构中,常会发⽣数据替换问题,此时我们较常使⽤的替换算法有()和()等。

4、在多级存储体系中,Cache存储器的主要功能是()。

5、在下列常⽤术语后⾯,写出相应的中⽂名称:PC( ), RISC( ), DMA( ), DRAM( )、EPROM()。

6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括()、()、()。

7、从计算机系统结构的发展和演变看,近代计算机是以()为中⼼的系统结构。

9、⼀条指令实际上包括两种信息即()和()。

10、在主存和CPU之间增加cache存储器的⽬的是()。

⼆、单项选择题:1、在下列机器数中,零的表⽰形式是唯⼀的。

A、原码B、补码C、反码D、原码和反码2、下列数中最⼤的数是。

A、(10011001)2B、(227)8C、(98)16D、(152)103、有关Cache的说法正确的是()。

A、只能在CPU以外B、CPU内外都可以设置CacheC、只能在CPU以内D、若存在Cache,CPU就不能再访问主存4、在浮点数编码表⽰中,()在机器数中不出现,是隐含的。

A、基数B、尾数C、符号D、阶码B、从主存取出⼀条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产⽣有关的操作控制信号,以解释执⾏该指令。

6、计算机系统的层次结构从内到外依次为()。

A、硬件系统、系统软件、应⽤软件B、系统软件、硬件系统、应⽤软件C、系统软件、应⽤软件、硬件系统D、应⽤软件、硬件系统、系统软件7、32个汉字的机内码需要()。

A、8字节B、64字节C、32字节D、16字节8、相联存储器是按()进⾏寻址的存储器。

A、地址指定⽅式B、堆栈指定⽅式C、内容指定⽅式D、地址指定⽅式与堆栈存储⽅式结合9、状态寄存器⽤来存放()。

计算机组成原理(A)

计算机组成原理(A)
学号
线

姓名

厦门理工学院试卷
2011-2012 学年 第 1 学期
课程名称
计算机组成原理
专业 级 班级
试卷 A 卷别 B □
考试 闭卷 方式 开卷 □
本试卷共六大题( 4 页),满分 100 分,考试时间 120 分钟。 请在答题纸上作答,在试卷上作答无效。
一、 选择题(本题共 30 小题,每题 1 分,共 30 分)
A 存放一个二进制信息位的存贮元 B 存放一个机器字的所有存贮元集合 C 存放一个字节的所有存贮元集合 D 存放两个字节的所有存贮元集合; 7.某计算机的 Cache 共有 16 块,采用 2 路组相联映射方式(即每组 2 块)。每个主存块 大小为 32 字节,按字节编址。主存 223 号单元所在主存块应装入到的 Cache 组号是 __D____。 A.0 B.2 C.4 D.6
11.指令寄存器寄存的是___C___ 。
A.下一条要执行的指令 B.已执行完了的指令 C.正在执行的指令 D.要转移的指令
12.某机字长 16 位,其中 1 位符号位,15 位表示尾数。若用定点小数表示,则最大正小数为___B___。
A +(1 – 2-16) B +(1 – 2-15) C 2-16 D 2-15
第3页共6页
(2分)该指令格式最多可以定义多少种不同的操作?立即数寻址操作数的范围是什么? (4分)写出各种寻址方式的有效地址的计算表达式。(4分)各种寻址方式能访问的最大主存范围是多少? 解:由于操作码占 5 位,因此可以进行 32 种不同的操作,由于形式地址占 8 位,采用补码表示,因此立即数的操作 数范围从-128 到 127 寻址方式的有效地址的计算; M=0 立即寻址;无 EA M=1 直接寻址(这是D为地址,无符号数);EA=D M=2 间接寻址;EA=(D) M=3 变址寻址(变址寄存器Ri,16位);EA=(Ri)+D M=4 基址寻址(基址寄存器Rb,16位);EA=(Rb)+D M=5 相对寻址。EA=(PC)+D 寻址方式能访问的最大主存范围 M=0 立即寻址;无有效地址,不用计算 M=1 直接寻址(这是D为地址,无符号数);0-255 M=2 间接寻址;0-216-1 M=3 变址寻址(变址寄存器Ri,16位);0-216-1 M=4 基址寻址(基址寄存器Rb,16位);0-216-1 M=5 相对寻址。PC 附近 256 个字(-128――+127)

《计算机组成原理》试卷A

《计算机组成原理》试卷A

《计算机组成原理》试卷A1.(单选题)完整的计算机系统应包括______。

(本题3.0分)A. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统答案:D.2.(单选题)冯·诺依曼机工作方式的基本特点是______。

(本题3.0分)A. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址答案:B.3.(单选题)在下列数中最小的数为______。

(本题3.0分)A. (101001)2B. (52)8C. (101001)BCDD. (233)16答案:C.4.(单选题)在机器中,______的零的表示形式是唯一的。

(本题3.0分)A. 原码B. 补码C. 反码D. 原码和反码答案:B.5.(单选题)一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

(本题3.0分)A. –127B. –32C. –125D. –3答案:B.6.(单选题)若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。

(本题3.0分)A. 原B. 补C. 反D. 移7.(单选题)某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正小数为____,最小负小数为_____。

(本题3.0分)A. +(231–1)B. –(1–2-32)C. +(1–2-31)≈+1D. –(1–2-31)≈–1答案:D.8.(单选题)在定点二进制运算器中,减法运算一般通过______来实现。

(本题3.0分)A. 原码运算的二进制减法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 补码运算的二进制加法器答案:D.9.(单选题)下列说法中正确的是______。

(本题3.0分)A. 采用变形补码进行加减运算可以避免溢出B. 只有定点数运算才有可能溢出,浮点数运算不会产生溢出C. 只有带符号数的运算才有可能产生溢出D. 将两个正数相加有可能产生溢出答案:D.10.(单选题)下溢指的是______。

2022年西南石油大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西南石油大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西南石油大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。

A.146KB.147KC.148KD.158K2、有如下C语言程序段:for(k=0;k<1000;k++)a[k]=a[k]+32;若数组a及变量k均为int型,int型数据占4B,数据Cache采用直接映射方式、数据区大小为1KB,块大小位16B,该程序段执行前Cache为空,则该程序段执行过程中访问数组a的Cache缺失率约为()。

A.1.25%B.2.5%C.12.5%D.25%3、假设机器字长为8位(含两位符号位),若机器数DA日为补码,则算术左移一位和算术右移一位分别得()。

A.B4H EDHB.F4H 6DHC.B5H EDHD.B4H 6DH4、串行运算器结构简单,其运算规律是()。

A.由低位到高位先行进行进位运算B.由低位到高位先行进行借位运算C.由低位到高位逐位运算D.由高位到低位逐位运算5、在补码一位乘中,若判断位Y n Y n+1=01,则应执行的操作为()。

A.原部分积加[-x]补,然后右移一位B.原部分积加[x]补,然后右移一位C.原部分积加[-x] 补,然后左移一位D.原部分积加[x]补,然后左移一位6、在异步通信方式中,一个总线传输周期的过程是()。

A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定7、在计数器定时查询方式下,正确的描述是()。

A.总线设备的优先级可变B.越靠近控制器的设备,优先级越高C.各设备的优先级相等D.对硬件电路故障敏感8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。

对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。

2022年华北理工大学轻工学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年华北理工大学轻工学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年华北理工大学轻工学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。

若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。

A.128B.256C.1024D.163842、主存与Cache间采用全相联映射方式,Cache容量4MB,分为4块,每块lMB,主存容量256MB。

若主存读/写时间为30ms,Cache的读/写时间为3ns,平均读/写时间为3.27ms,则Cache的命中率为()。

A.90%B.95%C.97%D.99%3、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ4、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。

该机的MIPS数是()。

A.100B.200C.400D.6005、下列描述中,正确的是()。

A.控制器能理解、解释并执行所有指令以及存储结果B.所有数据运算都在CPU的控制器中完成C.ALU可存放运算结果D.输入、输出装置以及外界的辅助存储器称为外部设备6、在异步通信方式中,一个总线传输周期的过程是()。

A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定7、在下面描述的PCI总线的基本概念中,不正确的表述是()。

A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备8、下列关于超标量流水线特性的叙述中,正确的是()。

I.能缩短流水线功能段的处理时间II.能在一个时钟周期内同时发射多条指令III.能结合动态调度技术提高指令执行并行性A.仅IIB.仅I、IIIC.仅I、IID. I、II、III9、组合逻辑控制器和微程序控制器的主要区别在于()。

计算机组成原理A卷

计算机组成原理A卷

计算机组成原理A卷1.考⽣将姓名、学号等信息写在试卷相应位置;2.必须使⽤蓝(⿊)⾊钢笔或签字笔在规定位置答题;3.注意字迹清楚,保持卷⾯整洁。

6.存储周期是指()。

A、存储器的读出时间B、存储器连续启动两次读操作所需间隔的最⼩时间C、存储器的写⼊时间D、存储器进⾏连续写操作所允许的最短时间间隔7.某SRAM芯⽚,存储容量为16K×16位,该芯⽚的地址线和数据线数⽬为()。

A、32,14B、16,16C、16,8D、14,168.在主存和CPU之间增加cache的⽬的是()。

A、增加内存容量B、提⾼内存的可靠性C、解决CPU与内存之间的速度匹配问题D、增加内存容量,同时加快存取速度9.⽤某个寄存器的值做操作数地址的寻址⽅式称为()寻址。

A、直接B、间接C、寄存器D、寄存器间接10.单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个操作数经常采⽤()。

A、堆栈寻址⽅式B、⽴即寻址⽅式C、隐含寻址⽅式D、间接寻址⽅式11.偏移寻址通过将某个寄存器内容与⼀个形式地址相加⽽⽣成有效地址。

下列寻址⽅式中,不.属于偏移寻址⽅式的是()。

A、间接寻址B、基址寻址C、相对寻址D、变址寻址12.在CPU中跟踪指令后继地址的寄存器是()。

A、MARB、PCC、IRD、PSW13.存放微程序的控制存储器称为()。

A、⾼速缓冲存储器B、控制存储器C、虚拟存储器D、主存储器14.相对于微程序控制器,硬布线控制器的特点是()。

A、指令执⾏速度慢,指令功能的修改和扩展容易B、指令执⾏速度慢,指令功能的修改和扩展难C、指令执⾏速度快,指令功能的修改和扩展容易D、指令执⾏速度快,指令功能的修改和扩展难15.系统总线是指()。

A、CPU、主存与外围设备接⼝之间的连接部件B、运算器、寄存器、主存之间的连接部件C、运算器、寄存器、外围设备之间的连接部件D、运算器、控制器、寄存器之间的连接部件16.计算机系统的输⼊输出接⼝是()之间的交接界⾯。

2022年清华大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年清华大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年清华大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。

A.146KB.147KC.148KD.158K2、假定编译器将赋值语句“x=x+3;”转换为指令“add xaddr,3”,其中xaddr是x 对应的存储单元地址。

若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且Cache使用直写(Write Trough)方式,则完成该指令功能需要访问主存的次数至少是()。

A.0B.1C.2D.343、CPU中不包括()。

A.操作码译码器B.指令寄存器C.地址译码器D通用寄存器4、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。

若CPU速度提高50%,V/O速度不变,则运行基准程序A所耗费的时间是()。

A.55sB.60sC.65 sD.70s5、将高级语言源程序转换为机器目标代码文件的程序是()。

A.汇编程序B.链接程序C.编译程序D.解释程序6、关于总线的叙述,下列说法正确的是()。

I.总线忙信号由总线控制器建立II.计数器定时查询方式不需要总线同意信号III.链式查询、计数器查询、独立请求方式所需控制线路由少到多排序是:链式查询、独立请求方式、计数器查询A.仅I、IIIB.仅II,IIIC.仅IIID.仅II7、在计数器定时查询方式下,正确的描述是()。

A.总线设备的优先级可变B.越靠近控制器的设备,优先级越高C.各设备的优先级相等D.对硬件电路故障敏感8、下列说法中正确的是()。

A.微程序控制方式与硬布线控制方式相比较,前者可以使指令的执行速度更快B.若采用微程序控制方式,则可用μPC取代PCC.控制存储器可以用掩膜ROM,EPROM或闪速存储器实现,D.指令周期也称为CPU周期9、从一条指令的启动到下一条指令启动的时间间隔称为()A.时钟周期B.机器周期C.节拍D.指令周期10、下列选项中,()不是发生中断请求的条件。

2022年电子科技大学成都学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年电子科技大学成都学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年电子科技大学成都学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。

若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。

A.128B.256C.1024D.163842、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是()。

A.23B.25C.50D.193、在计算机系统中,作为硬件与应用软件之间的界面是()。

A.操作系统B.编译程序C.指令系统D.以上都不是4、计算机()负责指令译码。

A.算术逻辑单元B.控制单元(或者操作码译码器)C.存储器电路D.输入/输出译码电路5、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。

A.外存、主存、Cache、寄存器B.外存、主存、寄存器、CacheC.外存、Cache、寄存器、主存D.主存、Cache、寄存器、外存6、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。

若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。

A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s7、一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入多个数据。

这种总线事务方式称为()。

A.并行传输B.串行传输C.突发传输D.同步传输8、下列说法中正确的是()。

A.采用微程序控制器是为了提高速度B.控制存储器采用高速RAM电路组成C.微指令计数器决定指令的执行顺序D.一条微指令放在控制存储器的一个单元中9、在CPU的状态字寄存器中,若符号标志位SF为“1",表示运算结果是()。

《计算机组成原理》试卷A与参考答案

《计算机组成原理》试卷A与参考答案
五、计算题三(本题9分)
有一个64K×16位的存储器, 由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns。试问:
(1)(3分)需要多少DRAM芯片?
(2)(3分)采用异步刷新方式,如果单元刷新间隔不超过2ms,则刷新信号周期是多少?
(3)(3分)如果采用集中式刷新,存储器刷新一遍最少要用多少时间?
18.已知X为整数,且[X]补= 10011011,则X的十进制数值是。
A +155 B–101 C–155 D +101
19.主存储器是计算机系统的记忆设备,它主要用来。
A存放数据B存放程序C存放数据和程序D存放微程序
20.指令系统采用不同寻址方式的目的是。
A实现存贮程序和程序控制;B缩短指令长度,扩大寻址空间,提高编程灵活性; 。
C变址寄存器内容加上形式地址 (位移量)D程序记数器内容加上形式地址 (位移量)
4.计算机系统中的存贮器系统是指。
A RAM存贮器B ROM存贮器
C主存贮器D cache、主存贮器和外存贮器
5.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是。
A阶符与数符相同为规格化数B阶符与数符相异为规格化数
A主存地址寄存器B程序计数器C指令寄存器D状态条件寄存器
16.微型计算机系统中 ,操作系统保存在硬盘上,其主存储器应该采用。
A RAM B ROM C RAM和ROM D CCP
17.至今为止,计算机中的所有信息仍以二进制方式表示的理由是。
A.节约元件;B运算速度快;C物理器件的性能决定 ;D信息处理方便;
XXXX学院试卷
2010-2011学年 第2学期
课程名称
计算机组成原理
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

8、采用虚拟存储器的目的是( A、提高主存的速度
第 1 页
共 4 页
C、弥补主存存储容量的不足
D、降低存储器的价格 ) 。 D、011101 ) 。
9、下列移码表示的机数中,其真值最小的是( A、100000 B、010111
C、110000
10、常规乘、除法运算过程采用部分积右移、余数左移的做法,其目的是( A、节省硬件(节省加法器的位数) C、提高运算速度 B、 提高精度 D、 防止溢出
) ,规格化的主要
4、 “中断隐指令”完成的主要操作有保存断点、关中断和(
) 。
5 、总线优先和仲裁机构的集中式控制方式主要有链式查询、 计数器定时查询和 ( ⑦ )等。 )
6、机器字长为 32 位,存储容量为 1MB,若按字编址访问,其地址实现方法有组合逻辑型和( ⑨ ) 。
第 4 页
共 4 页
考核形式: 时 量:

总分 100
复查人
临班
班级
得分
评卷人
一、 单选题(每小题 1 分,共 20 分)
1、冯·诺依曼结构计算机工作方式的核心思想是( A、数据流驱动 ) 。 D、 B、存储程序控制 C、采用 VLSI 器件
装 订 线 ( 考 生 答 题 不 要 超 过 此 装 订 线 )
------------------------------------------------------
第 2 页
共 4 页
二、填空题(每空题 1 分,共 10 分)
得分 评卷人 (注意:按括号中的答题顺序填空) 1、数值连同符号在计算机中的编码表示称之为该数据的 ( ① ) ,其原来的数值称为( ② ) 。 ③ ) 。
2、一个带 1 位符号位的补码 10011010 ,左移 2 位后的结果是( 3、浮点运算中,对结果的尾数进行规格化的过程简称为( 目的是( ⑤ ) 。 ⑥ ④
6、在浮点数表示中,其阶码常采用哪种编码表示( A、原码 B、反码 C、补码
班级 姓名
7、 用 8 位字长的补码 (其中 1 位符号位) 表示定点小数 N, 能表示的数值范围是 ( A、0≤|N|≤1-2-7 B、-1≤|N|≤1-2-8 ) 。 B、扩大辅存的存储容量 C、-1≤|N|≤1-2-7 D、-(1-2-7 )≤|N|≤1-2-7
11、在“多级先行进位方式”的加法器中,为了减小进位的延迟,常采用( A、组内并行进位、组间串行进位 C、组内并行进位、组间并行进位 B、组内串行进位、组间并行进位
) 。
D、行波进位(进位从低到高依次传递) ) 。
12、设浮点数的尾数用双符号位表示(变形补码) ,以下哪个不是规格化的( A、00.101101 B、11.001101 C、11.110101 ) 。 D、00.111101
15、计算机操作的最小时间单位是( A、时钟周期 B、指令周期
16、某 SRAM 芯片,其容量为 512×8 位,该芯片的数据线与地址线数之和是( ) 。 A、23 B、8 C、 9 D、17 17、以下哪个描述是错误的( ) A、中断的响应可以发生在一条指令执行完毕后,也可以发生在指令执行过程中 B、DMA 方式在数据传输过程中接管了 CPU 的总线控制权 C、中断的响应次序和其处理次序可以不一致 D、程序查询的输入输出控制方式不支持多个设备并行工作 18、在微程序控制工作方式中,一条机器指令对应的是( ) 。 A、一个微操作 B、一个微命令 C、一个微指令周期 D、一段微程序 19、在 I/O 的控制方式中,程序查询方式、中断方式和 DMA 方式的优先级从低到高的 排列次序是( ) 。 A、程序查询方式、DMA 方式、中断方式 B、程序查询方式、中断方式、DMA 方式 C、DMA 方式、中断方式、程序查询方式 D、中断方式、程序查询方式、DMA 方式、 20、向量中断中的中断向量是( ) 。 A、中断返回地址 B、中断的类型码 C、子程序的入口地址 D、中断服务例程的入口地址
湖南商学院课程考核试卷
课程名称:
计算机组成原理
(A)卷
分:
2 闭卷、考试 120 分钟 合分人

考核学期: 2008—2009 学年度第 1 学期 年级、专业、层次: 计科 06 级,临 0723、0724
------------------------------------------------临班 题号 应得分 实得分 评卷人 一 20 二 10 三 30 四 25 五 15 六 七
13、一个十进制数 26,用“余 3 码”表示为( A、 (26)10 B、 (0010 0110)余 3 码
C、 (0101 1001)余 3 码 D、 (00011010)2 ) 。
14、以下数据中含有 1 位奇校验位,哪个数据在传输过程中发生了错误 ( A、10101011 B、 10011001 C、00100101 ) C、机器周期 D、微指令周期 D、10001001
(10 分) (1)若采用直接寻址方式,指令能访问多少个主存单元。 (5 分) (2)若在指令中增加一位直接/间接寻址标志,扩充寻址方式为直接/间接寻址,指令 可寻址范围是多少?(5 分)
控制信号

CU
时钟
(二)有一模型机的 CPU 的 数据通路如右图。@表示间接寻 址。 分析指令: SUB @R0 , R1
地址线 存储 总线 数据线
指令译码器 OP IR out IR
Ad IRout IRin PCin CP U 内 部 总 线
+1
PC MAR MDR
PCout MARin MDRin MDRout R0in
在组合逻辑控制方式下 CPU 的控制 过程。 要求写出指令解释的各个 周期、以及所涉及到的部件和微 命令。(15 分)
模式匹配驱动的智能计算 2、关于“同步控制”方式的描述正确的是( A、只适用于 CPU 内部的控制 C、所有指令执行的时间相同 ) 。
姓名
B、只适用于外围设备的控制 D、由统一时序信号控制的方式 ) 。
3、在计算机系统的多层结构中,以下哪一级程序是硬件可以直接执行的( A、汇编语言级 B、微程序级 C、操作系统级 D、虚拟机器级
学号
学号
4、 某计算机指令平均运算时间是 10ns (1ns =10-9s) , 则该机的平均运算速度是 ( A、 1MPIS B、10MPIS C、100MPIS D、1000MPIS ) 。
) 。
5、在计算机系统中,用来表征指令运行状态的部件是( A、主存地址寄存器 B、主存数据寄存器
C、程序计数器 D、程序状态字 ) 。 D、移码 )
-011 -100
(二)有两浮点数的真值是 x=0.101110×2
, y= -(0.101011)×2
。设这两个数的
格式是:阶码 4 位,用移码表示(偏置值为 8) ;尾数 8 位,含 1 位符位,用补码表示。 计算:x + y 的浮点运算结果(尾数运算时采用变形补码运算) 。要求写出完整的运算 步骤。 (10 分)
R0
R0out Rn-1in Rn-1out Yin ALUin
Rn-1 Y
控制信号
ALU Z Zout


得分
评卷人
五、设计题 (共 15 分)
某半导体存储器, 总容量 3KB。 其中固化区 1KB, 分布在地址低端,
工作区为 2KB。现有如下芯片, EPROM 芯片(1K×8 位/片) 、SRAM 芯片 2114(1K ×4 位/片) 。读写控制信号为 R/W ,芯片的片选低电平有效。 (1) 计算芯片数量和选型 (5 分) (2) 分析存储器和各芯片的地址范围、确定各芯片的片选信号 (5 分) (3) 画出逻辑图(可采用门电路、2-4 译码器、3-8 译码器等) (5 分)
8、对于一个 40 行× 32 列矩阵的 DRAM,存储器的最大刷新周期为 2ms,在用异步刷新 方式下,该存储相邻两行的刷新间隔时间为( ⑩ ) μs。
得分
评卷人
三、计算题 (每题 10 分,共 30 分)
(一)x= 35 41 , y= 。用变形补码计算 (10 分) 64 64
(1) [x]补=?、[y]补=? (5 分) (2)[x-y]补=? 判断结果的溢出情况? (5 分)
(三)已知 x=0.1011,y=-0.1010,用“原码一位乘法”求 x × y 的值,要求写出计算机中 的运算过程。 (10 分)
第 3 页
共 4 页
得分
评卷人
四、分析题(共 25 分)
(一)某机字长为 16 位,主存容量为 64K 字,指令格式为单字长 单地址,共有 32 条指令。回答下面问题,要求有详细的分析过程。
相关文档
最新文档