计算机组成原理试卷A及答案

合集下载

计算机组成原理试卷A卷答案

计算机组成原理试卷A卷答案

华侨大学2012—2013学年第一学期期末考试《计算机组成原理》考试试卷(A卷)学院课程名称考试日期姓名专业学号一、选择题(本大题共15小题,每小题2分,共30分))1、完整的计算机系统应包括_______。

A.CPU和主存B.外部设备和主机C.主机和实用程序D.配套的硬件系统和软件系统2、有些计算机将一部分软件永恒地存于只读存储器中,称之为_______。

A.硬件B.软件C.固件D.辅助存储器3、冯·诺依曼计算机中指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是_______。

A.指令操作码的译码结果B.指令和数据的寻址方式C.指令周期的不同阶段D.指令和数据所在的存储单元4、浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和溢出判断等步骤。

设浮点数的阶码和尾数都采用补码表示,且位数分别为5位和7位(均含2位符号位)。

若有两个数X=27*29/32、Y=25*5/8,则浮点加法计算X+Y的最终结果是_____。

A.00111 1100010 B.00101 0001000C.01000 0010001 D.发生溢出5、下列关于RISC的叙述中,错误的是_______。

A.RISC普遍采用微程序控制器B.RISC大多数指令在一个时钟周期内完成C.RISC的内部通用寄存器数量相对CISC多D.RISC的指令数、寻址方式和指令格式种类相对CISC少6、在微机中,系统日期、硬盘参数与计算机配置信息等均存储在_______。

A.Cache B.ROM C.EPROM D.CMOS7、相对于微程序控制器,硬布线控制器的特点是_______。

A.指令执行速度慢,指令功能的修改和扩展容易B.指令执行速度慢,指令功能的修改和扩展困难C.指令执行速度快,指令功能的修改和扩展容易D.指令执行速度快,指令功能的修改和扩展困难8、下列有关RAM和ROM的叙述中,正确的是_______。

① RAM是易失性存储器,ROM是非易失性存储器② RAM和ROM都是采用随机存取方式进行信息访问③ RAM和ROM都可用做Cache ④ RAM和ROM都需要进行刷新A.仅①②B.仅②③C.仅①②③D.仅②③④9、下列不会引起指令流水阻塞的是_______。

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年中国科学技术大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、若数据在存储器中采用以低字节地址为字地址的存放方式(小端存储),则十六进制数12345678H按自己地址由小到大依次存为()。

A.12345678B.87654321C.78563412D.341278562、主存储器主要性能指标有()。

1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是3、若浮点数用补码表示,则判断运算结果为规格化数的方法是()。

A.阶符与数符相同,则为规格化数B.小数点后第一位为1,则为规格化数C.数符与小数点后第1位数字相异,则为规格化数D.数符与小数点后第1位数字相同,则为规格化数4、为了表示无符号十进制整数,下列哪些是合法的8421BCD码?()I.01111001 Ⅱ.11010110 Ⅲ.00001100 Ⅳ.1000010lA.I、IⅡB.Ⅱ、ⅢC.I、ⅣD.I、Ⅱ、Ⅲ5、在浮点机中,()是隐藏的。

A.阶码B.数符C.尾数D.基数6、在下面描述的PCI总线的基本概念中,不正确的表述是()。

A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备7、下列关于同步总线的说法中,正确的有()。

I.同步总线一般按最慢的部件来设置公共时钟II.同步总线一般不能很长III.同步总线一般采用应答方式进行通信IV.通常,CPU内部总线、处理器总线等采用同步总线A. I,IIB. I,II,IVC.III,IVD.II,III,IV8、下列关于计算机操作的单位时间的关系中,正确的是()。

A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期9、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。

2022年山东财经大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年山东财经大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年山东财经大学数据科学与大数据技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、假定编译器将赋值语句“x=x+3;”转换为指令“add xaddr,3”,其中xaddr是x 对应的存储单元地址。

若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且Cache使用直写(Write Trough)方式,则完成该指令功能需要访问主存的次数至少是()。

A.0B.1C.2D.342、在全相联映射、直接映射和组相联映射中,块冲突概率最小的是()。

A.全相联映射B.直接映射C.组相联映射D.不一定3、float型数据通常用IEEE754标准中的单精度浮点数格式表示。

如果编译器将float型变量x分配在一个32位浮点寄存器FR1中,且x=-8.25,则FR1的内容是()。

A.C1040000HB.C2420000HC. C1840000HD.CIC20000H4、在C语言程序中,以下程序段最终的f值为()。

Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.55、加法器采用先行进位的根本目的是()。

A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是6、在异步通信方式中,一个总线传输周期的过程是()。

A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定7、在下面描述的PCI总线的基本概念中,不正确的表述是()。

A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备8、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ9、CPU中的译码器要用()。

2022年太原科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年太原科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年太原科技大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。

在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。

【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。

局部性通常有两种不同的形式:时间局部性和空间局部性。

程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。

对于下面这个函数,说法正确的是()。

int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性23、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错4、某机器字长为8位,采用原码表示法(其中一位为符号位),则机器数所能表示的范围是()。

A.-127~+127B.-127~+128C.-128~+127D.-128~+1285、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、下列关于同步总线的说法中,正确的有()。

计算机专业《计算机组成原理》试卷A参考答案

计算机专业《计算机组成原理》试卷A参考答案

厦门理工学院2005—2006学年第一学期期末考试03级计算机专业《计算机组成原理》试卷A参考答案学号姓名成绩一、填空题(每个空格1分,40分)1、计算机系统由_硬件_系统和_软件_系统构成,主机由_运算器_与_控制器_、存储器、输入输出接口和系统总线构成。

2、计算机系统中的主存储器是用来存放_程序和数据_。

计算机系统中的存储器可分为_主存_和_外存_,必须将指令放在_主存_。

3、1MB等于1024KB,或者等于220字节。

4、将11010.10010112转换成八进制数的结果是32.454 ,转换成十六进制的结果是1a.96H 。

5、二进制数-1011的原码是11011 ,反码是10100 ,补码是10101 。

6、浮点数加法运算的过程分为零检查、对阶、尾数相加、规格化和舍入处理和溢出检查。

7、按存储器的读写功能分,可以把存储器分为ROM 和RAM 两种类型。

8、一片容量为32k×8的SRAM存储器芯片,地址线有15条,数据线有8条,地址范围从000016到7fffH 。

9、存储器的传输速率是_每个存储周期传输的字节数_。

如果t M表示存储周期,W表示存储器字长,则传输率定义为_W/t M__。

10、层次化的存储器系统一般分为三级:cache 、主存、辅存。

11、层次化存储器结构的设计是依据程序局部性原理。

12、虚拟存储器主要用于解决计算机中主存储器的容量问题。

13、cache 是一种_高速存储器,是为了解决CPU和主存之间_速度不匹配而采用的一项重要技术。

它与主存的替换算法有LRU_、_LFU_、_FIFO_。

14、指令操作码字段表征指令的_操作性质_,而地址码字段指示_操作数的位置。

15、程序控制方式包括_程序查询_方式和_程序中断_方式。

16、微指令的格式大体分成两类:垂直型微指令和水平型微指令。

二、选择题(每题1分,共15分,请将答案写在下表中)三、应用题(共45分)1、用已知x=0.101001, y=0.111 采用不恢复余数除法求x÷y。

2022年南昌理工学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年南昌理工学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年南昌理工学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。

如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。

A.16,6B.17,6C.18,8 D .19,82、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。

若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。

A.13.3%B.20%C.26.7%D.33.3%3、在定点机中执行算术运算时会产生溢出,其根本原因是()。

A.主存容量不够B.运算结果无法表示C.操作数地址过大D.栈溢出4、加法器采用先行进位的根本目的是()。

A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是5、常用的(n,k)海明码中,冗余位的位数为()。

A.n+kB.n-kC.nD.k6、在异步通信方式中,一个总线传输周期的过程是()。

A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定7、控制总线主要用来传送()。

I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。

现在硬件设计人员想设计计算机B,希望该程序在B上的运行时间能缩短为8s,使用新技术后可使B的时钟频率大幅度提高,但在B上运行该程序所需要的时钟周期数为在A上的1.5倍。

那么,机器B的时钟频率至少应为()能运到所希望的要求。

A.800MHzB.1.2 GHzC.1.5GHzD.1.8GHz9、在计算机系统中,作为硬件与应用软件之间的界面是()。

2021年西南石油大学网络工程专业《计算机组成原理》科目期末试卷A(有答案)

2021年西南石油大学网络工程专业《计算机组成原理》科目期末试卷A(有答案)

2021年西南石油大学网络工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。

A.8MB.16MBC.16MD.8MB2、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。

在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。

【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8623、float 型数据常用IEEE754单精度浮点格式表示。

假设两个float型变量x和y分别存放在32位寄存器fl和f2中,若(fl)=CC900000H,(f2)=BOC00000H,则x和y 之间的关系为()。

A.x<y且符号相同B.x<y符号不同C.x>y且符号相同D.x>y且符号不同4、下列说法正确的是()。

A.当机器采用补码表示时,0有两种编码方式B.当机器采用原码表示时,0有两种编码方式C.当机器采用反码表示时,0有一种编码方式D.无论机器数采用何种码表示,0都有两种编码方式5、浮点数加/减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。

设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含两位符号位)。

若有两个数,即x=2×29/32,y=25×5/8,则用浮点数加法计算xty的最终结果是()。

A.001111100010B.001110100010C.010*********D.发生溢出6、内部总线(又称片内总线)是指()。

A.CPU内部连接各寄存器及运算部件之间的总线B.CPU和计算机系统的其他高速功能部件之间互相连接的总线C.多个计算机系统之间互相连接的总线D.计算机系统和其他系统之间互相连接的总线7、下列关于总线仲裁方式的说法中,正确的有()。

计算机组成原理考试试题及答案

计算机组成原理考试试题及答案

计算机组成原理考试试题及答案一、选择题 (每题5分,共50分)1. 下列哪种设备不属于输入设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C2. 下列哪种存储器访问速度最快?A. 硬盘B. 缓存C. 内存D. 光盘【答案】B3. 下列哪种指令能够实现两个数相加?A. ADDB. SUBC. MULD. DIV【答案】A4. 下列哪种总线用于连接处理器和内存?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】D5. 下列哪种寄存器用于存储指令?A. 数据寄存器B. 地址寄存器C. 指令寄存器D. 状态寄存器【答案】C6. 下列哪种缓存方式是CPU缓存采用的?A. 直接映射缓存B. 全相连缓存C. 组相连缓存D. 以上都对【答案】D7. 下列哪种技术能够提高存储器的访问速度?A. 并行存储B. 串行存储C. 缓存D. 分页存储【答案】C8. 下列哪种指令能够实现两个数相乘?A. ADDB. SUBC. MULD. DIV【答案】C9. 下列哪种设备属于输出设备?A. 鼠标B. 键盘C. 打印机D. 扫描仪【答案】C10. 下列哪种总线用于连接处理器和外部设备?A. ISA总线B. PCI总线C. EISA总线D. CPU总线【答案】B二、填空题 (每题5分,共30分)11. 计算机的中央处理器简称为________。

【答案】CPU12. 计算机中用于存储程序和数据的设备称为________。

【答案】存储器13. 计算机中的数据是以________的形式进行存储和传输的。

【答案】二进制14. 计算机中的内存分为________和________两种类型。

【答案】RAM, ROM15. 在计算机中,数据的传输是通过________实现的。

【答案】总线三、简答题 (每题10分,共30分)16. 请简述CPU的主要功能。

【答案】CPU的主要功能是执行程序中的指令,进行数据的运算和控制计算机的运行。

2022年山东女子学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年山东女子学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年山东女子学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。

局部性通常有两种不同的形式:时间局部性和空间局部性。

程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。

对于下面这个函数,说法正确的是()。

int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性22、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要()片。

A.80K,2B.96K,2C.160K,5 C.192K,53、某机器字长为8位,采用原码表示法(其中一位为符号位),则机器数所能表示的范围是()。

A.-127~+127B.-127~+128C.-128~+127D.-128~+1284、下列关于各种移位的说法中正确的是()。

I.假设机器数采用反码表示,当机器数为负时,左移时最高数位丢0,结果出错;右移时最低数位丢0,影响精度Ⅱ在算术移位的情况下,补码左移的前提条件是其原最高有效位与原符号位要相同Ⅲ.在算术移位的情况下,双符号位的移位操作中只有低符号位需要参加移位操作()A. Ⅲ、ⅡB.只有ⅡC.只有ⅢD.全错5、设x为整数,[x]补=1.x1x2x3x4x5,若要x<-16,x1~ x5应满足的条件是()。

A. x1~ x5至少有一个为1B.x1必须为1,x2~x5至少有一个为1C.x1必须为0,x2~x5至少有一个为1D.x1必须为0,x2~x5任意6、按数据传送格式,总线常被划分为()。

2022年西南交通大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西南交通大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年西南交通大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、采用指令Cache与数据Cache分离的主要目的是()。

A.降低Cache的缺失损失B.提高Cache的命中率C.降低CPU平均访存时间D.减少指令流水线资源冲突2、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。

A.8MB.16MBC.16MD.8MB3、加法器采用先行进位的根本目的是()。

A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是4、对于相同位数(设为N位,且各包含1位符号位)的二进制补码小数和十进制小数,(二进制小数所表示的数的个数)/(十进制小数所能表示的数的个数)为()。

A.(0.2)NB. (0.2)N-1C. (0.02)ND. (0.02)N-15、在C语言程序中,以下程序段最终的f值为()。

Float f=2.5+1e10;f=f-1e10;A.2.5B.250C.0D.3.56、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、控制总线主要用来传送()。

I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。

该机的MIPS数是()。

A.100B.200C.400D.6009、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ10、CPU在中断周期中()A.执行中断服务程序B.执行中断隐指令C.与I/O设备传送数据D.处理异常情况11、下列选项中,()不是发生中断请求的条件。

2022年河南工程学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年河南工程学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年河南工程学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。

A.A15,A14B.A0,AlC.A14,A13D.A1,A22、对36位虚拟地址的页式虚拟存储系统,每页8KB,每个页表项为32位,页表的总容量为()。

A.1MBB.4MBC.8MBD.32MB3、计算机硬件能够直接执行的是()。

1.机器语言程序IⅡ.汇编语言程序Ⅲ.硬件描述语言程序入A.仅IB.仅I、ⅡC.仅I、ⅢD. I、Ⅱ 、Ⅲ4、下列关于配备32位微处理器的计算机的说法中,正确的是()。

该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ5、指令寄存器的位数取决()。

A.存储器的容量B.指令字长C.机器字长人D.存储字长6、下列关于总线仲裁方式的说法中,正确的有()。

I.独立请求方式响应时间最快,是以增加处理器开销和增加控制线数为代价的II.计数器定时查询方式下,有,根总线请求(BR)线和一根设备地址线,若每次计数都从0开始,则设备号小的优先级高III.链式查询方式对电路故障最敏感IV.分布式仲裁控制逻辑分散在总线各部件中,不需要中央仲裁器A.III,IVB. I,III,IVC. I,II,IVD.II,III,IV7、在下面描述的PCI总线的基本概念中,不正确的表述是()。

A.PCI总线支持即插即用B.PCI总线可对传输信息进行奇偶校验C.系统中允许有多条PCI总线D.PCI设备一定是主设备8、指令从流水线开始建立时执行,设指令由取指、分析、执行3个子部件完成,并且,每个子部件的时间均为At,若采用常规标量单流水线处理器(即处理器的度为1),连续执行12条指令,共需()。

最新版计算机组成原理试题及答案a

最新版计算机组成原理试题及答案a

最新版计算机组成原理试题及答案a《计算机组成原理》期末试卷A⼀、填空题:1、原码⼀位乘法中,符号位与数值位()。

2、设X= —0.1011,则[X]补为()。

3、在存储系统的Cache与主存层次结构中,常会发⽣数据替换问题,此时我们较常使⽤的替换算法有()和()等。

4、在多级存储体系中,Cache存储器的主要功能是()。

5、在下列常⽤术语后⾯,写出相应的中⽂名称:PC( ), RISC( ), DMA( ), DRAM( )、EPROM()。

6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括()、()、()。

7、从计算机系统结构的发展和演变看,近代计算机是以()为中⼼的系统结构。

9、⼀条指令实际上包括两种信息即()和()。

10、在主存和CPU之间增加cache存储器的⽬的是()。

⼆、单项选择题:1、在下列机器数中,零的表⽰形式是唯⼀的。

A、原码B、补码C、反码D、原码和反码2、下列数中最⼤的数是。

A、(10011001)2B、(227)8C、(98)16D、(152)103、有关Cache的说法正确的是()。

A、只能在CPU以外B、CPU内外都可以设置CacheC、只能在CPU以内D、若存在Cache,CPU就不能再访问主存4、在浮点数编码表⽰中,()在机器数中不出现,是隐含的。

A、基数B、尾数C、符号D、阶码B、从主存取出⼀条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产⽣有关的操作控制信号,以解释执⾏该指令。

6、计算机系统的层次结构从内到外依次为()。

A、硬件系统、系统软件、应⽤软件B、系统软件、硬件系统、应⽤软件C、系统软件、应⽤软件、硬件系统D、应⽤软件、硬件系统、系统软件7、32个汉字的机内码需要()。

A、8字节B、64字节C、32字节D、16字节8、相联存储器是按()进⾏寻址的存储器。

A、地址指定⽅式B、堆栈指定⽅式C、内容指定⽅式D、地址指定⽅式与堆栈存储⽅式结合9、状态寄存器⽤来存放()。

2022年合肥工业大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年合肥工业大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年合肥工业大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。

A.146KB.147KC.148KD.158K2、下列存储器中,在工作期间需要周期性刷新的是()。

A. SRAMB. SDRAMC.ROMD. FLASH3、完整的计算机系统应该包括()。

A.运算器、存储器、控制器B.外部设备和主机C.主机和应用程序D.主机、外部设备、配套的软件系统4、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。

该机的MIPS数是()。

A.100B.200C.400D.6005、指令寄存器的位数取决()。

A.存储器的容量B.指令字长C.机器字长人D.存储字长6、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。

若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。

A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s7、某总线共有88根信号线,其中数据总线为32根,地址总线为20根,控制总线36根,总线工作频率为66MHz、则总线宽度为(),传输速率为()A.32bit 264MB/sB.20bit 254MB/sC.20bit 264MB/sD.32bit 254MB/s8、在计算机体系结构中,CPU内部包括程序计数器(PC)、存储器数据寄存器(MDR)、指令寄存器(IR)和存储器地址寄存器(MAR)等。

若CPU要执行的指令为MOV RO,#100(即将数值100传送到寄存器R0中),则CPU首先要完成的操作是()。

2022年兰州理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年兰州理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年兰州理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、关于Cache的3种基本映射方式,下面叙述中错误的是()。

A.Cache的地址映射有全相联、直接和多路组相联3种基本映射方式B.全相联映射方式,即主存单元与Cache单元随意对应,线路过于复杂,成本太高C.多路组相联映射是全相联映射和直接映射的一种折中方案,有利于提高命中率D.直接映射是全相联映射和组相联映射的一种折中方案,有利于提高命中率2、下列关于虚拟存储器的说法,错误的是()。

A.虚拟存储器利用了局部性原理B.页式虚拟存储器的页面如果很小,主存中存放的页面数较多,导致缺页频率较低,换页次数减少,可以提升操作速度C.页式虚拟存储器的页面如果很大,主存中存放的页面数较少,导致页面调度频率较高,换页次数增加,降低操作速度D.段式虚拟存储器中,段具有逻辑独立性,易于实现程序的编译、管理和保护,也便于多道程序共享3、加法器采用先行进位的根本目的是()。

A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是4、在原码两位乘中,符号位单独处理,参加操作的数是()。

A.原码B.绝对值的补码C.补码D.绝对值5、若x=103,y=-25,则下列表达式采用8位定点补码运算时,会发生溢出的是()。

A.x+yB.-x+yC.x-yD.x-y6、总线的通信控制主要解决()问题。

A.由哪个主设备占用总线B.通信双方如何获知传输开始和结束C.通信过程中双方如何协调配合D.B和C7、为了对n个设备使用总线的请求进行仲裁,如果使用独立请求方式,则需要()根控制线。

A.nB.log2n+2C.2nD.38、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。

对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。

若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。

《计算机组成原理》试卷A

《计算机组成原理》试卷A

《计算机组成原理》试卷A1.(单选题)完整的计算机系统应包括______。

(本题3.0分)A. 运算器、存储器和控制器B. 外部设备和主机C. 主机和实用程序D. 配套的硬件设备和软件系统答案:D.2.(单选题)冯·诺依曼机工作方式的基本特点是______。

(本题3.0分)A. 多指令流单数据流B. 按地址访问并顺序执行指令C. 堆栈操作D. 存储器按内部选择地址答案:B.3.(单选题)在下列数中最小的数为______。

(本题3.0分)A. (101001)2B. (52)8C. (101001)BCDD. (233)16答案:C.4.(单选题)在机器中,______的零的表示形式是唯一的。

(本题3.0分)A. 原码B. 补码C. 反码D. 原码和反码答案:B.5.(单选题)一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。

(本题3.0分)A. –127B. –32C. –125D. –3答案:B.6.(单选题)若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。

(本题3.0分)A. 原B. 补C. 反D. 移7.(单选题)某机字长32位,采用定点小数表示,符号位为1位,尾数为31位,则可表示的最大正小数为____,最小负小数为_____。

(本题3.0分)A. +(231–1)B. –(1–2-32)C. +(1–2-31)≈+1D. –(1–2-31)≈–1答案:D.8.(单选题)在定点二进制运算器中,减法运算一般通过______来实现。

(本题3.0分)A. 原码运算的二进制减法器B. 补码运算的二进制减法器C. 补码运算的十进制加法器D. 补码运算的二进制加法器答案:D.9.(单选题)下列说法中正确的是______。

(本题3.0分)A. 采用变形补码进行加减运算可以避免溢出B. 只有定点数运算才有可能溢出,浮点数运算不会产生溢出C. 只有带符号数的运算才有可能产生溢出D. 将两个正数相加有可能产生溢出答案:D.10.(单选题)下溢指的是______。

2022年西北农林科技大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年西北农林科技大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年西北农林科技大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、下列关于虚拟存储器的说法,错误的是()。

A.虚拟存储器利用了局部性原理B.页式虚拟存储器的页面如果很小,主存中存放的页面数较多,导致缺页频率较低,换页次数减少,可以提升操作速度C.页式虚拟存储器的页面如果很大,主存中存放的页面数较少,导致页面调度频率较高,换页次数增加,降低操作速度D.段式虚拟存储器中,段具有逻辑独立性,易于实现程序的编译、管理和保护,也便于多道程序共享2、下列存储器中,在工作期间需要周期性刷新的是()。

A. SRAMB. SDRAMC.ROMD. FLASH3、将高级语言源程序转换为机器目标代码文件的程序是()。

A.汇编程序B.链接程序C.编译程序D.解释程序4、程序P在机器M上的执行时间是20s,编译优化后,P执行的指令数减少到原来的70%,而CPl增加到原来的1.2倍,则P在M上的执行时间是()。

A.8.4sB.11.7sC.14sD.16.8s5、下列选项中,能缩短程序执行时间的措施是()。

1.提高CPU时钟频率Ⅱ.优化数据通路结构ll.对程序进行编译优化A.仪I、ⅡB.仅I、ⅢC.仅Ⅱ、ID.I、Ⅱ、Ⅲ6、某同步总线采用数据线和地址线复用方式,其中地址/数据线有32根,总线时钟频率为66MHz,每个时钟周期传送两次数据(上升沿和下降沿各传送一次数据),该总线的最大数据传输率(总线带宽)是()。

A.132MB/sB.264MB/sC.528MB/sD.1056MB/s7、为了对n个设备使用总线的请求进行仲裁,如果使用独立请求方式,则需要()根控制线。

A.nB.log2n+2C.2nD.38、下面是段MIPS指令序列:add $a3, $s1, $s0 #R[$t3] ←R[$s1] +R($s0]add $t2, $s0, $s3 #R[$t2]←R[$s0] +R [$s3]Lw $t1,0($t2) #R[$t1] ←M[R[$t2] +0]add $t1, $t1, $t2 #R[$t1] ←R[$t1]+R[$t2]以上:指令序列中,指令之间发生数据相关?()A.1和2,2和3B.1和2,2和4C.1和3,2和3,2和4,3和4D.1和2,2和3,2和4,3和49、下列部件中不属于控制部件的是()。

2022年青海民族大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年青海民族大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年青海民族大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某计算机使用4体交叉编址存储器,假定在存储器总线上出现的主存地址(十进制)序列为8005,8006,8007,8008,8001,8002,8003,8004,8000,则可能发生访存冲突的地址对是()。

A.8004和8008B.8002和8007C.8001和8008D.8000和80042、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是()。

A.23B.25C.50D.193、一个C语言程序在一台32位机器上运行,程序中定义了3个变量x、y、z,其中x 和z是int型,y为short型。

当x=127,y=-9时,执行赋值语句z=xty后,x、y、z的值分别是()。

A.x=0000007FH,y=FFF9H,z=00000076HB.x=0000007FH,y=FFF9H,z=FFFFO076HC.X=0000007FH,y-FFF7H,z=FFFF0076HD.X=0000007FH,y=FFF7H,z=00000076H4、在补码加减交替除法中,参加操作的数和商符分别是()。

A.绝对值的补码在形成商值的过程中自动形成B.补码在形成商值的过程中自动形成C.补码由两数符号位“异或”形成D.绝对值的补码由两数符号位“异或”形成5、下列关于进制的说法中正确的是()。

I.任何二进制整数都可用十进制表示Ⅱ.任何二进制小数都可用十进制表示Ⅲ.任何十进制整数都可用二进制表示IⅣ.任何十进制小数都可用二进制表示A.I、ⅢB. I、Ⅱ、ⅢC.I、Ⅱ、Ⅲ、ⅣD.Ⅱ、IV6、某机器I/O设备采用异步串行传送方式传送字符信息,字符信息格式为1位起始位、8位数据位、1位校验位和1位停止位。

若要求每秒传送640个字符,那么该设备的有效数据传输率应为()。

A.640b/sB.640B/sC.6400B/sD.6400b/s7、中断判优逻辑和总线仲裁方式相类似,下列说法中,正确的是()。

2022年清华大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年清华大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)

2022年清华大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。

A.146KB.147KC.148KD.158K2、假定编译器将赋值语句“x=x+3;”转换为指令“add xaddr,3”,其中xaddr是x 对应的存储单元地址。

若执行该指令的计算机采用页式虚拟存储管理方式,并配有相应的TLB,且Cache使用直写(Write Trough)方式,则完成该指令功能需要访问主存的次数至少是()。

A.0B.1C.2D.343、CPU中不包括()。

A.操作码译码器B.指令寄存器C.地址译码器D通用寄存器4、假设基准程序A在某计算机上的运行时间为100s,其中90s为CPU时间,其余为/O 时间。

若CPU速度提高50%,V/O速度不变,则运行基准程序A所耗费的时间是()。

A.55sB.60sC.65 sD.70s5、将高级语言源程序转换为机器目标代码文件的程序是()。

A.汇编程序B.链接程序C.编译程序D.解释程序6、关于总线的叙述,下列说法正确的是()。

I.总线忙信号由总线控制器建立II.计数器定时查询方式不需要总线同意信号III.链式查询、计数器查询、独立请求方式所需控制线路由少到多排序是:链式查询、独立请求方式、计数器查询A.仅I、IIIB.仅II,IIIC.仅IIID.仅II7、在计数器定时查询方式下,正确的描述是()。

A.总线设备的优先级可变B.越靠近控制器的设备,优先级越高C.各设备的优先级相等D.对硬件电路故障敏感8、下列说法中正确的是()。

A.微程序控制方式与硬布线控制方式相比较,前者可以使指令的执行速度更快B.若采用微程序控制方式,则可用μPC取代PCC.控制存储器可以用掩膜ROM,EPROM或闪速存储器实现,D.指令周期也称为CPU周期9、从一条指令的启动到下一条指令启动的时间间隔称为()A.时钟周期B.机器周期C.节拍D.指令周期10、下列选项中,()不是发生中断请求的条件。

2022年郑州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年郑州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)

2022年郑州大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、若单译码方式的地址输入线为6,则译码输出线有()根,那么双译码方式有输出线()根。

A.64,16B.64,32C.32,16D.16,642、主存储器主要性能指标有()。

1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是3、用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。

A.2B.3C.4D.54、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。

A.循环冗余校验码B.海明码C.奇校验码D.偶校验码5、并行加法器中,每位全和的形成除与本位相加两数数值位有关外,还与()有A.低位数值大小B.低位数的全和C.高位数值大小D.低位数送来的进位6、总线宽度与下列()有关。

A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、下列关于总线设计的叙述中,错误的是()。

A.并行总线传输比串行总线传输速度快B.采用信号线复用技术可减少信号线数量C.采用突发传输方式可提高总线数据传输率D.采用分离事务通信方式可提高总线利用率8、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。

对P优化时,将其所有乘4指令都换成了一条左移两位的指令,得到优化后的程序P。

若在M上乘法指令的CPl为102,左移指令的CPl为z,P的执行时间是P”执行时间的1.2倍,则P中的乘法指令条数为()。

A.200万B.400万C.800万D.1600万9、冯·诺依曼型计算机的设计思想主要有()。

1.存储程序Ⅱ.二进制表示Ⅲ.微程序方式Ⅳ.局部性原理A. I,ⅢB.Ⅱ,ⅢC.IⅡ,IⅣD.I,IⅡ10、下列选项中,用于提高RAID可靠性的措施有()。

I.磁盘镜像II.条带化III.奇偶校验IV.增加Cache机制A.仅I,IIB.仅I,IIIC.仅I,III,IVD.仅II.、III,IV11、若磁盘转速为7200r/min,平均寻道时间为8ms,每个磁道包含1000个扇区,则访问一个扇区的平均存取时间大约是()。

《计算机组成原理》试卷A与参考答案

《计算机组成原理》试卷A与参考答案
五、计算题三(本题9分)
有一个64K×16位的存储器, 由16K×1位的DRAM芯片(芯片内是128×128结构)构成,存储器读/写周期为500ns。试问:
(1)(3分)需要多少DRAM芯片?
(2)(3分)采用异步刷新方式,如果单元刷新间隔不超过2ms,则刷新信号周期是多少?
(3)(3分)如果采用集中式刷新,存储器刷新一遍最少要用多少时间?
18.已知X为整数,且[X]补= 10011011,则X的十进制数值是。
A +155 B–101 C–155 D +101
19.主存储器是计算机系统的记忆设备,它主要用来。
A存放数据B存放程序C存放数据和程序D存放微程序
20.指令系统采用不同寻址方式的目的是。
A实现存贮程序和程序控制;B缩短指令长度,扩大寻址空间,提高编程灵活性; 。
C变址寄存器内容加上形式地址 (位移量)D程序记数器内容加上形式地址 (位移量)
4.计算机系统中的存贮器系统是指。
A RAM存贮器B ROM存贮器
C主存贮器D cache、主存贮器和外存贮器
5.若浮点数用补码表示,则判断运算结果是否为规格化数的方法是。
A阶符与数符相同为规格化数B阶符与数符相异为规格化数
A主存地址寄存器B程序计数器C指令寄存器D状态条件寄存器
16.微型计算机系统中 ,操作系统保存在硬盘上,其主存储器应该采用。
A RAM B ROM C RAM和ROM D CCP
17.至今为止,计算机中的所有信息仍以二进制方式表示的理由是。
A.节约元件;B运算速度快;C物理器件的性能决定 ;D信息处理方便;
XXXX学院试卷
2010-2011学年 第2学期
课程名称
计算机组成原理
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

《计算机组成原理》试卷A
一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在题后的括号内。

1.若十进制数为13
2.75,则相应的十六进制数为( )。

A.21.3
B.84.c
C.24.6
D.84.6
=( )。

2.若x=1011,则[x]

A.01011
B.1011
C.0101
D.10101
3.某机字长8位,含一位数符,采用原码表示,则定点小数所能表示的非零最小正数为( )。

A.2-9
B.2-8
C.1-2-7
D.2-7
4.设某浮点数共12位。

其中阶码含1位阶符共4位,以2为底,初码表示;尾数含1位数符共8位,补码表示,规格化。

则该浮点数所能表示的最大正数是( )。

A.27
B.28
C.28-1
D.27-1
5.原码乘法是指( )
A.用原码表示乘数与被乘数,直接相乘
B.取操作数绝对值相乘,符号位单独处理
C.符号位连同绝对值一起相乘
D.取操作数绝对值相乘,乘积符号与乘数符号相同
6.一般来讲,直接映象常用在( )
A.小容量高速Cache
B.大容量高速Cache
C.小容量低速Cache
D.大容量低速Cache
7.下列存储器中,( )速度最快。

A.硬盘
B.光盘
C.磁带
D.半导体存储器
8.采用直接寻址方式,则操作数在( )中。

A.主存
B.寄存器
C.直接存取存储器
D.光盘
9.零地址指令的操作数一般隐含在( )中。

A.磁盘
B.磁带
C.寄存器
D.光盘
10.微程序存放在( )
A.主存中
B.堆栈中
C.只读存储器中
D.磁盘中
11.在微程序控制方式中,机器指令和微指令的关系是( )。

A.每一条机器指令由一条微指令来解释执行
B.每一条机器指令由一段(或一个)微程序来解释执行
C.一段机器指令组成的工作程序可由一条微指令来解释执行
D.一条微指令由若干条机器指令组成
12.异步传送方式常用于( )中,作为主要控制方式。

A.微型机的CPU内部控制
B.硬连线控制器
C.微程序控制器
D.串行I/O总线
13.串行总线主要用于( )。

A.连接主机与外围设备
B.连接主存与CPU
C.连接运算器与控制器
D.连接CPU内部各部件
14.在常用磁盘中,( )。

A.外圈磁道容量大于内圈磁道容量
B.各道容量不等
C.各磁道容量相同
D.内圈磁道容量大于外圈磁道容量
15.在下列存储器中,( )可以作为主存储器。

A.半导体存储器
B.硬盘
C.光盘
D.磁带
二、改错题(本大题共5小题,每小题2分,共10分)针对各小题的题意,改正其结论中的错误,或补充其不足。

1.在计算机中,各指令周期的时间长度是相同的。

2.CPU只是计算机的控制器。

3.按时序控制方式分,总线可分为串行总线和并行总线。

4.显示适配器中的显示缓冲存储器用于存放显示器将要向CPU输入的信息。

5.对外设统一编址是指给每个外设设置一个地址码。

三、名词解释题(本大题共5小题,每小题2分,共10分)
1.主机:
2.基数r:
3.控制存储器(CPU内的):
4.主设备:
5.I/O接口:
四、简答题(本大题共6小题,每小题5分,共30分)
1.静态存储器(SRAM)依靠什么来存储信息?为什么称为“静态”存储器?
2.简述寄存器间接寻址方式的含义,说明其寻址过程。

3.微程序控制器怎么产生操作控制信号,这种控制器有何优缺点?
4.何谓串行传输,有何优缺点?适用什么场合?
5.何谓DAM方式?说明它的适用场合。

6.何谓多重中断?如何保证它的实现?
五、计算题(本大题共1小题,10分)
已知x=0011,y=-0101,试用原码一位乘法求xy=?请给出规范的运算步骤,求出乘积。

六、设计题(本大题共2小题,共25分)
1.(10分)以单总线的CPU数据通路结构为背景,拟出加法指令ADD R
3,R
1
,R
2
的指令
流程。

本指令功能是将R
1和R
2
中的数相加,结果送入R
3。

2.(15分)用2K×4位/片的RAM存储芯片构成一个8KB的存储器,地址总线为A
15
(高
位)~A
0(低位),数据总线D
7
(高位)~D
(低位),WE控制读写。

请写出片选逻辑式,画
出芯片级逻辑图,注意各信号线。

计算机组成原理试题A 参考答案
一、单项选择题(每小题1分,共15分)
1.B
2.A
3.D
4.D
5.B
6.B
7.D
8.A
9.C 10.C
11.B 12.D 13.A 14.C 15.A
二、改错题(每小题2分,共10分)
1.一般说,由于各指令功能的不同,它们的指令周期有长有短,不一定相同。

2.CPU是由控制器和运算器组成的。

3.按时序控制方式分,总线可分成同步总线和异步总线。

4.显示缓冲存储器存放屏上待显示的信息(一帧字符的编码或一帧图像的像点代码)。

5.对外设统一编址是指将外设接口中的控制寄存器、数据寄存器和状态字寄存器等有关的接口
寄存器与主存联合在一起统一编排地址。

三、名词解释(每小题2分,共10分)
1.逻辑上把CPU和主存合在一起称为主机。

2.进位计数制中各数位允许使用的数码个数称为该进位计数制的基数。

3.CPU内用于存放实现指令系统全部指令的微程序的只读存储器称为控制存储器。

4.申请并获得总线控制权,控制总线传送操作的设备称为主设备。

5.是指连接主机和外围设备的逻辑部件。

四、简答题(每小题5分,共30分)
1.静态存储器依靠双稳态电路的两个稳定状态来分别存储0和1。

这类存储器在电源正常情况下,可以长期保存信息不变(除非重新写入),不需要动态刷新,所以称为“静态”存储器。

2.含义:指令中给出寄存器号,操作数的地址在寄存器中。

寻址过程:从指令中取出寄存器号,找到对应的寄存器,以该寄存器内容作为地址访问主
存,读出操作数。

3.操作控制信号的产生:事先把操作控制信号以代码形式构成微指令,然后存放到控制存储
器中,取出微指令时,其代码直接或译码产生操作控制信号。

优点:规整、易于修改和扩展
缺点:速度较慢
4.串行传输是指用一条线按位串行传送数据
优点:线路成本低
缺点:传送速度慢
适用场合:主机与低速外设间的传送
远距离通信总线的数据传送
系统之间的通信总线的数据传送
5.定义:由DMA控制器控制系统总线,直接依靠硬件实现主存与I/O设备之间的数据直传,
传送期间不需要CPU程序干预。

适用场合:高速、批量数据的简单传送。

6.多重中断:CPU在响应处理中断的过程中,允许响应处理更高级别的中断请求,这种方式
称为多重中断。

实现方法:在中断服务程序的起始部分用一段程序来保存现场,送新屏蔽字以取屏蔽同级别和低纸别的中断请求、然后开中断,这样CPU就可响应更高级别的中断请求,实现多重中断。

五、计算题(10分)
初值:x原=00011,|x|=0011
y原=10101,|y|=0101 求符号:z f=x f⊕y f=0⊕1=1
分步操作:
结果:z=x·y=-1111
六、设计题(共25分)
1.(10分)
PC→MAR
PC+1→PC
DBUS→MDR→IR
R1→Y
R2+Y→Z
Z→R3
2.(15分)。

相关文档
最新文档