Stratix Ⅱ DDR2系统有效性总结
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
陷、地反弹以及系统功能等。结果表明
图l 所示 为写操 作期间的 眼图 ,左 规 范 。
Sr t I tai I 系列 F GA的 DD x P R2存储器 侧 为 OC 5 , 侧为 1 mA。测试 在 T2 右 Q 6
接口解决方案非常可靠, 鲁棒性强,而 DI MM( ) 进行 ( 远端 即带有 F GA驱动 ) P 。 Vc c 下陷和地反 弹
DDR 2
D E (obe D t R t 2 D A D 2 Du l aa ae )S R M是 由 J D C进行开 相对于 D E标准 的 2 V EE D 5 .降低 了不 少 ,从而提 供了 更低 的
发 的内存 技术标准 , 与上 一代DE 它 D 内存技术标准 的区别在 功耗 与发 热量。DR 存 技术最大 的突破 在于在 更低发 热 D 2内
温 度( VT) P 以及存储 器件 ,以找到影 响 系统 成 功的 关 键方 面 。每 一 测试 按 照
图 21 m 6 A驱动能力时的地反弹和 V。 。下陷测量
“ 通过 和不 通过 ”的标 准来 检查各 种响
应 ,包括 眼图质量 、边沿速 率 、电压下 写操作 眼圈 土 15 mV( 7 mV至 1 o 5 的 DDR2 2 75 .2 v)
量 清楚地 显示 了边界 明显 高于 9 O 下陷( O mV 右侧) 和地反弹( 左侧) 屏幕截图。
表 1D M I M写操作 期间 的眼圈结果
测量
V
。h
驱动能力
OCT2 . 5n
v u( ) ot v
1 1 .5
1 23 .
D MM规范( I V)
l0 5 。 2 0 75 .7
下陷
l 6
mA
1 2 .3
地 反弹
OCT2 50
l m A 6
O 6 .9
0. 4 6
75 7
5 3 / 开关信号 ( 3 Mb s 浅绿 色) 自7 个影 固定在9 。 , 来 1 O 各种P VT设置 的有 效读 窗 If e n的存 储器进行 了测试 。不 同的 ni o n 响引脚之一 ,静态 ‘ ’和静 态 ‘ ’信 口测试 结果如表 3所示 。正如预 期 ,各 存储 器供应 商对工作结果 没有影 响。 1 0 号( 桔黄色) 自受影 响的引脚 。 来 种 工艺、电压和温 度设置下 的有 效读 窗 口出 现 移 动 。请 注 意 , 自动 计 算 的 结 论 读操作余璧 Me a z r g Wia d二次 同步 相位( 1 。的蓝 35
刻的环境中,这些方案设计必须非常 可靠 , 具有较强的鲁棒性 。 为解决这一
挑 战 ,需要 采 取一 系列 测试 方 案 来 查
明影 响 系统 功 能 最关 键 的 问题 一旦 找 到 这 些问题 , 需要 进 一步 解 决 的是: 已有 的 F A 解决 方 案在 这 些环 境 中 PG
的设计 , P T设置范 围内运 行速率达 在 V 到 5 3 / 。改变驱 动能力 、匹配方案 3 Mb s 以及不同供应商 的存储器对系统工作没 有影 响 。此外 ,结果还显示 了优异的设
置和 保持余量 。
注释:
FF =快速 芯片 ,1 9 .V TT=慢速 芯片 ,17 t ,18 Vc1 5 .V( ̄ .V c l ] 0士 %)
FG P A资源占用超过Байду номын сангаас7%。下面说明写 0
操作眼 图、 V。下陷 、 地反 弹以及读 操作
最小
l 6
m A
V
。 l
余量等测试结果 。
最大
OCT2 50
1 6
05 .5
O. 43
m A
_ …o o月 e
维普资讯
且在所有方面都达 到甚至超过 了预 期的 驱 动能力为 l mA, 6 匹配设 置为 I类 。 I 测 性能 。 所有测试 使用DDR2 Me a o e g C r来 进 行 ,速率 为 2 7 6 MHZ 5 3 ( 3 Mb/ ) s。 图2 显示 了 1mA- 动能 力时的Vc 6  ̄ c
图 1 IM 写操 作期 间的眼围 DM
究 竟表 现 怎样 ? 测 试 采 用 了 A1e a t r D R P内核 , 率 为 5 3 / , D 2I 速 3 Mb s 该
内核 目前向 Q a t s I u ru I 用户免费提
供。
工程师们研 究了驱动 能力 、匹配方
案 、寻 址方案 、数据模式 、工艺 电压和
专题特写:数字 i e
表 2D M I M写操作 时的 V 下陷 和地反弹
示 了较 好 的 读 操 作 余 量 。 Vot u( V)
1. 2 1
测 量
V
cc
驱动能 力
OCT2 5 0
DMM 规范 () I V
105 .2 0
.
这些 测试表 明 , tr R2 口 Al a DD 接 e 方案 在各 种P VT设置时具有 1 5 6 。有效 读窗 口。 6 MHz , 在2 7 时 这是 大于 17 s .n 的有效 窗 口。系统同时采 用 Mir n和 co
一 专-字 题 : l 特数C N
仅 依 靠 FPGA 特 征 数 据 来 检 验
DDR2接 口方 案 功能 是 不 够 的 ,在苛
维普资讯
Srt D R 系统有效性总结 t iI D 2 a x I
A tr 公 司 R zk Mo a e a l a e aa h mm d
一
系 列 的 系 统 有 效 性 测 试 表 明
测试 工作速率 2 7 6 MHz DQ , S相移 色显示) 设置总是保 持在有效 范围内 , 显 A tr DR2 口方案是可靠而 叉鲁棒 lea D 接
表 39 。D L相移 ,各种不 同 P T设置 F P L相移窗 【 0 L V 的 L = _ l