浅述DDR的PCB设计
合集下载
- 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
- 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
- 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
钟上升沿下降沿都采集数据。
图1
仿真结果图如图1,我们截取了其中一个DDR地址线管脚的仿真眼图。
从此眼图可以看出,信号质量不是很好。
有过冲,下降沿太缓,振铃等问题,眼睛挣得不是很圆。
再来看看菊花链拓扑结构仿真波形。
我们一样导入主控芯片及DDR芯片IBIS模型。
一样设置好导线阻抗为55Ohm+/-10%。
激励信号跟上面同样的设置。
频率设置为
图2
仿真眼图如图2,此眼图与上面的眼图比起来,有明显的改善。
说明菊花链拓扑结构相比于树形拓扑结构来说信号质量更好。
2DDR时序分析
信号完整性除了要保证信号质量还需要保证DDR信号的时序问题。
信号经过传输线到达接收端之后,必须满足建立时间和保持时间这两个时序参数。
他们可以从芯片的数据手册中获得。
时钟沿有效时,要求数据必须已经存在一段时间这就是器件需要的建立时间
胶乳固含量也由改造前的。
地址的时序也可以通过上述的步骤。