实验六:时序逻辑电路的应用

合集下载
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字电路实验报告
姓名:
班级:
学号:
同组人员:
实验四:时序逻辑电路的应用
一、实验目的:
1. 实现序列Y=001100111(使用74LS161,74LS00); 2. 实现十分频且占空比为50%(使用74LS161,74LS00)。

二、 实验原理:
74LS161为二进制同步计数器,具有同步预置数、异步清零以及保持等功能。

D 1
D 0
D 2D 3CT P
CP
图 1
当CR =0(输入低电平),则不管其他输入端(包括CP 端)状态如何,四个数据输出端Q A 、Q B 、Q C 、Q D 全部清零。

当==1,CTr =CTp =1时,则对计数脉冲CP 实现同步十进制加计数;当
CR
=LD =1时,只要CTr 和ENP 中有一个为0,则不管CP 状态如
何(包括上升沿),计数器所有数据输出都保持原状态不变。

因此,CTr 和CTp 应该为计数控制端,当它们同时为1时,计数器执行正常同步计数功能;而当它们有一个为0时,计数器执行保持功能。

1、实现序列Y=001100111
列真值表如下:
Q3 Q2 Q1 Q0 Y
0 0 0 0 0
0 0 0 1 0
0 0 1 0 1 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 1
0 1 1 1 1
1 0 0 0 1 由左边的表格观察很容易得
到:Y=3Q
1
Q
3
Q
1
Q=
+
=
+,结合74LS161电路的特点,当Q3Q2Q1Q0 =1001时必须清零,将Q0Q3接回到CR端,实现清零,即可得到结果。

2、实现十分频且占空比为50%
列真值表如下:
Q3 Q2 Q1 Q0 Y
0 0 0 0
0 0 0 1
0 0 1 0
0 0 1 1 0
0 1 0 0 0
0 1 0 1 0
0 1 1 0 0
0 1 1 1 0
1 0 0 0 1
1 0 0 1 1 1 0 1 0 1 1 0 1 1 1 1 1 0 0 1 1 1 0 1
1 1 1 0
1 1 1 1 由左边表格得到:
要实现十分频,正好可以从0011到1100,当Q3Q2Q1Q0 =1100时进行置数,将D3D2D1D0接成0011。

由上表得到Y=Q3,Q2Q3接回LD端实现置数。

三、实验内容
1、实现序列Y=001100111的电路图如下:
2、实现十分频且占空比为50%的电路图如下:
四、实验结果
1、实现序列Y=001100111
2、实现十分频且占空比为50%
五、实验总结
1.逻辑电路的设计过程设分灵活,通过列真值表观察其值的变化非常有效;
2.不仅要仔细了解各种基本电路的功能和原理,更重要的是能用它们组合起来实现一定的功能。

相关文档
最新文档